drm/nouveau: fence: fix undefined fence state after emit
[platform/kernel/linux-rpi.git] / drivers / gpu / drm / amd / amdgpu / amdgpu_psp.h
1 /*
2  * Copyright 2016 Advanced Micro Devices, Inc.
3  *
4  * Permission is hereby granted, free of charge, to any person obtaining a
5  * copy of this software and associated documentation files (the "Software"),
6  * to deal in the Software without restriction, including without limitation
7  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
8  * and/or sell copies of the Software, and to permit persons to whom the
9  * Software is furnished to do so, subject to the following conditions:
10  *
11  * The above copyright notice and this permission notice shall be included in
12  * all copies or substantial portions of the Software.
13  *
14  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
15  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
16  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
17  * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
18  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
19  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
20  * OTHER DEALINGS IN THE SOFTWARE.
21  *
22  * Author: Huang Rui
23  *
24  */
25 #ifndef __AMDGPU_PSP_H__
26 #define __AMDGPU_PSP_H__
27
28 #include "amdgpu.h"
29 #include "psp_gfx_if.h"
30 #include "ta_xgmi_if.h"
31 #include "ta_ras_if.h"
32 #include "ta_rap_if.h"
33 #include "ta_secureDisplay_if.h"
34
35 #define PSP_FENCE_BUFFER_SIZE   0x1000
36 #define PSP_CMD_BUFFER_SIZE     0x1000
37 #define PSP_1_MEG               0x100000
38 #define PSP_TMR_SIZE(adev)      ((adev)->asic_type == CHIP_ALDEBARAN ? 0x800000 : 0x400000)
39 #define PSP_TMR_ALIGNMENT       0x100000
40 #define PSP_FW_NAME_LEN         0x24
41
42 extern const struct attribute_group amdgpu_flash_attr_group;
43
44 enum psp_shared_mem_size {
45         PSP_ASD_SHARED_MEM_SIZE                         = 0x0,
46         PSP_XGMI_SHARED_MEM_SIZE                        = 0x4000,
47         PSP_RAS_SHARED_MEM_SIZE                         = 0x4000,
48         PSP_HDCP_SHARED_MEM_SIZE                        = 0x4000,
49         PSP_DTM_SHARED_MEM_SIZE                         = 0x4000,
50         PSP_RAP_SHARED_MEM_SIZE                         = 0x4000,
51         PSP_SECUREDISPLAY_SHARED_MEM_SIZE       = 0x4000,
52 };
53
54 enum ta_type_id {
55         TA_TYPE_XGMI = 1,
56         TA_TYPE_RAS,
57         TA_TYPE_HDCP,
58         TA_TYPE_DTM,
59         TA_TYPE_RAP,
60         TA_TYPE_SECUREDISPLAY,
61
62         TA_TYPE_MAX_INDEX,
63 };
64
65 struct psp_context;
66 struct psp_xgmi_node_info;
67 struct psp_xgmi_topology_info;
68 struct psp_bin_desc;
69
70 enum psp_bootloader_cmd {
71         PSP_BL__LOAD_SYSDRV             = 0x10000,
72         PSP_BL__LOAD_SOSDRV             = 0x20000,
73         PSP_BL__LOAD_KEY_DATABASE       = 0x80000,
74         PSP_BL__LOAD_SOCDRV             = 0xB0000,
75         PSP_BL__LOAD_DBGDRV             = 0xC0000,
76         PSP_BL__LOAD_INTFDRV            = 0xD0000,
77         PSP_BL__LOAD_RASDRV                 = 0xE0000,
78         PSP_BL__DRAM_LONG_TRAIN         = 0x100000,
79         PSP_BL__DRAM_SHORT_TRAIN        = 0x200000,
80         PSP_BL__LOAD_TOS_SPL_TABLE      = 0x10000000,
81 };
82
83 enum psp_ring_type {
84         PSP_RING_TYPE__INVALID = 0,
85         /*
86          * These values map to the way the PSP kernel identifies the
87          * rings.
88          */
89         PSP_RING_TYPE__UM = 1, /* User mode ring (formerly called RBI) */
90         PSP_RING_TYPE__KM = 2  /* Kernel mode ring (formerly called GPCOM) */
91 };
92
93 struct psp_ring {
94         enum psp_ring_type              ring_type;
95         struct psp_gfx_rb_frame         *ring_mem;
96         uint64_t                        ring_mem_mc_addr;
97         void                            *ring_mem_handle;
98         uint32_t                        ring_size;
99         uint32_t                        ring_wptr;
100 };
101
102 /* More registers may will be supported */
103 enum psp_reg_prog_id {
104         PSP_REG_IH_RB_CNTL        = 0,  /* register IH_RB_CNTL */
105         PSP_REG_IH_RB_CNTL_RING1  = 1,  /* register IH_RB_CNTL_RING1 */
106         PSP_REG_IH_RB_CNTL_RING2  = 2,  /* register IH_RB_CNTL_RING2 */
107         PSP_REG_LAST
108 };
109
110 struct psp_funcs {
111         int (*init_microcode)(struct psp_context *psp);
112         int (*bootloader_load_kdb)(struct psp_context *psp);
113         int (*bootloader_load_spl)(struct psp_context *psp);
114         int (*bootloader_load_sysdrv)(struct psp_context *psp);
115         int (*bootloader_load_soc_drv)(struct psp_context *psp);
116         int (*bootloader_load_intf_drv)(struct psp_context *psp);
117         int (*bootloader_load_dbg_drv)(struct psp_context *psp);
118         int (*bootloader_load_ras_drv)(struct psp_context *psp);
119         int (*bootloader_load_sos)(struct psp_context *psp);
120         int (*ring_create)(struct psp_context *psp,
121                            enum psp_ring_type ring_type);
122         int (*ring_stop)(struct psp_context *psp,
123                             enum psp_ring_type ring_type);
124         int (*ring_destroy)(struct psp_context *psp,
125                             enum psp_ring_type ring_type);
126         bool (*smu_reload_quirk)(struct psp_context *psp);
127         int (*mode1_reset)(struct psp_context *psp);
128         int (*mem_training)(struct psp_context *psp, uint32_t ops);
129         uint32_t (*ring_get_wptr)(struct psp_context *psp);
130         void (*ring_set_wptr)(struct psp_context *psp, uint32_t value);
131         int (*load_usbc_pd_fw)(struct psp_context *psp, uint64_t fw_pri_mc_addr);
132         int (*read_usbc_pd_fw)(struct psp_context *psp, uint32_t *fw_ver);
133         int (*update_spirom)(struct psp_context *psp, uint64_t fw_pri_mc_addr);
134         int (*vbflash_stat)(struct psp_context *psp);
135 };
136
137 struct ta_funcs {
138         int (*fn_ta_initialize)(struct psp_context *psp);
139         int (*fn_ta_invoke)(struct psp_context *psp, uint32_t ta_cmd_id);
140         int (*fn_ta_terminate)(struct psp_context *psp);
141 };
142
143 #define AMDGPU_XGMI_MAX_CONNECTED_NODES         64
144 struct psp_xgmi_node_info {
145         uint64_t                                node_id;
146         uint8_t                                 num_hops;
147         uint8_t                                 is_sharing_enabled;
148         enum ta_xgmi_assigned_sdma_engine       sdma_engine;
149         uint8_t                                 num_links;
150 };
151
152 struct psp_xgmi_topology_info {
153         uint32_t                        num_nodes;
154         struct psp_xgmi_node_info       nodes[AMDGPU_XGMI_MAX_CONNECTED_NODES];
155 };
156
157 struct psp_bin_desc {
158         uint32_t fw_version;
159         uint32_t feature_version;
160         uint32_t size_bytes;
161         uint8_t *start_addr;
162 };
163
164 struct ta_mem_context {
165         struct amdgpu_bo                *shared_bo;
166         uint64_t                shared_mc_addr;
167         void                    *shared_buf;
168         enum psp_shared_mem_size        shared_mem_size;
169 };
170
171 struct ta_context {
172         bool                    initialized;
173         uint32_t                session_id;
174         uint32_t                resp_status;
175         struct ta_mem_context   mem_context;
176         struct psp_bin_desc             bin_desc;
177         enum psp_gfx_cmd_id             ta_load_type;
178         enum ta_type_id         ta_type;
179 };
180
181 struct ta_cp_context {
182         struct ta_context               context;
183         struct mutex                    mutex;
184 };
185
186 struct psp_xgmi_context {
187         struct ta_context               context;
188         struct psp_xgmi_topology_info   top_info;
189         bool                            supports_extended_data;
190 };
191
192 struct psp_ras_context {
193         struct ta_context               context;
194         struct amdgpu_ras               *ras;
195 };
196
197 #define MEM_TRAIN_SYSTEM_SIGNATURE              0x54534942
198 #define GDDR6_MEM_TRAINING_DATA_SIZE_IN_BYTES   0x1000
199 #define GDDR6_MEM_TRAINING_OFFSET               0x8000
200 /*Define the VRAM size that will be encroached by BIST training.*/
201 #define GDDR6_MEM_TRAINING_ENCROACHED_SIZE      0x2000000
202
203 enum psp_memory_training_init_flag {
204         PSP_MEM_TRAIN_NOT_SUPPORT       = 0x0,
205         PSP_MEM_TRAIN_SUPPORT           = 0x1,
206         PSP_MEM_TRAIN_INIT_FAILED       = 0x2,
207         PSP_MEM_TRAIN_RESERVE_SUCCESS   = 0x4,
208         PSP_MEM_TRAIN_INIT_SUCCESS      = 0x8,
209 };
210
211 enum psp_memory_training_ops {
212         PSP_MEM_TRAIN_SEND_LONG_MSG     = 0x1,
213         PSP_MEM_TRAIN_SAVE              = 0x2,
214         PSP_MEM_TRAIN_RESTORE           = 0x4,
215         PSP_MEM_TRAIN_SEND_SHORT_MSG    = 0x8,
216         PSP_MEM_TRAIN_COLD_BOOT         = PSP_MEM_TRAIN_SEND_LONG_MSG,
217         PSP_MEM_TRAIN_RESUME            = PSP_MEM_TRAIN_SEND_SHORT_MSG,
218 };
219
220 struct psp_memory_training_context {
221         /*training data size*/
222         u64 train_data_size;
223         /*
224          * sys_cache
225          * cpu virtual address
226          * system memory buffer that used to store the training data.
227          */
228         void *sys_cache;
229
230         /*vram offset of the p2c training data*/
231         u64 p2c_train_data_offset;
232
233         /*vram offset of the c2p training data*/
234         u64 c2p_train_data_offset;
235         struct amdgpu_bo *c2p_bo;
236
237         enum psp_memory_training_init_flag init;
238         u32 training_cnt;
239         bool enable_mem_training;
240 };
241
242 /** PSP runtime DB **/
243 #define PSP_RUNTIME_DB_SIZE_IN_BYTES            0x10000
244 #define PSP_RUNTIME_DB_OFFSET                   0x100000
245 #define PSP_RUNTIME_DB_COOKIE_ID                0x0ed5
246 #define PSP_RUNTIME_DB_VER_1                    0x0100
247 #define PSP_RUNTIME_DB_DIAG_ENTRY_MAX_COUNT     0x40
248
249 enum psp_runtime_entry_type {
250         PSP_RUNTIME_ENTRY_TYPE_INVALID          = 0x0,
251         PSP_RUNTIME_ENTRY_TYPE_TEST             = 0x1,
252         PSP_RUNTIME_ENTRY_TYPE_MGPU_COMMON      = 0x2,  /* Common mGPU runtime data */
253         PSP_RUNTIME_ENTRY_TYPE_MGPU_WAFL        = 0x3,  /* WAFL runtime data */
254         PSP_RUNTIME_ENTRY_TYPE_MGPU_XGMI        = 0x4,  /* XGMI runtime data */
255         PSP_RUNTIME_ENTRY_TYPE_BOOT_CONFIG      = 0x5,  /* Boot Config runtime data */
256         PSP_RUNTIME_ENTRY_TYPE_PPTABLE_ERR_STATUS = 0x6, /* SCPM validation data */
257 };
258
259 /* PSP runtime DB header */
260 struct psp_runtime_data_header {
261         /* determine the existence of runtime db */
262         uint16_t cookie;
263         /* version of runtime db */
264         uint16_t version;
265 };
266
267 /* PSP runtime DB entry */
268 struct psp_runtime_entry {
269         /* type of runtime db entry */
270         uint32_t entry_type;
271         /* offset of entry in bytes */
272         uint16_t offset;
273         /* size of entry in bytes */
274         uint16_t size;
275 };
276
277 /* PSP runtime DB directory */
278 struct psp_runtime_data_directory {
279         /* number of valid entries */
280         uint16_t                        entry_count;
281         /* db entries*/
282         struct psp_runtime_entry        entry_list[PSP_RUNTIME_DB_DIAG_ENTRY_MAX_COUNT];
283 };
284
285 /* PSP runtime DB boot config feature bitmask */
286 enum psp_runtime_boot_cfg_feature {
287         BOOT_CFG_FEATURE_GECC                       = 0x1,
288         BOOT_CFG_FEATURE_TWO_STAGE_DRAM_TRAINING    = 0x2,
289 };
290
291 /* PSP run time DB SCPM authentication defines */
292 enum psp_runtime_scpm_authentication {
293         SCPM_DISABLE                     = 0x0,
294         SCPM_ENABLE                      = 0x1,
295         SCPM_ENABLE_WITH_SCPM_ERR        = 0x2,
296 };
297
298 /* PSP runtime DB boot config entry */
299 struct psp_runtime_boot_cfg_entry {
300         uint32_t boot_cfg_bitmask;
301         uint32_t reserved;
302 };
303
304 /* PSP runtime DB SCPM entry */
305 struct psp_runtime_scpm_entry {
306         enum psp_runtime_scpm_authentication scpm_status;
307 };
308
309 struct psp_context {
310         struct amdgpu_device            *adev;
311         struct psp_ring                 km_ring;
312         struct psp_gfx_cmd_resp         *cmd;
313
314         const struct psp_funcs          *funcs;
315         const struct ta_funcs           *ta_funcs;
316
317         /* firmware buffer */
318         struct amdgpu_bo                *fw_pri_bo;
319         uint64_t                        fw_pri_mc_addr;
320         void                            *fw_pri_buf;
321
322         /* sos firmware */
323         const struct firmware           *sos_fw;
324         struct psp_bin_desc             sys;
325         struct psp_bin_desc             sos;
326         struct psp_bin_desc             toc;
327         struct psp_bin_desc             kdb;
328         struct psp_bin_desc             spl;
329         struct psp_bin_desc             rl;
330         struct psp_bin_desc             soc_drv;
331         struct psp_bin_desc             intf_drv;
332         struct psp_bin_desc             dbg_drv;
333         struct psp_bin_desc             ras_drv;
334
335         /* tmr buffer */
336         struct amdgpu_bo                *tmr_bo;
337         uint64_t                        tmr_mc_addr;
338
339         /* asd firmware */
340         const struct firmware           *asd_fw;
341
342         /* toc firmware */
343         const struct firmware           *toc_fw;
344
345         /* cap firmware */
346         const struct firmware           *cap_fw;
347
348         /* fence buffer */
349         struct amdgpu_bo                *fence_buf_bo;
350         uint64_t                        fence_buf_mc_addr;
351         void                            *fence_buf;
352
353         /* cmd buffer */
354         struct amdgpu_bo                *cmd_buf_bo;
355         uint64_t                        cmd_buf_mc_addr;
356         struct psp_gfx_cmd_resp         *cmd_buf_mem;
357
358         /* fence value associated with cmd buffer */
359         atomic_t                        fence_value;
360         /* flag to mark whether gfx fw autoload is supported or not */
361         bool                            autoload_supported;
362         /* flag to mark whether df cstate management centralized to PMFW */
363         bool                            pmfw_centralized_cstate_management;
364
365         /* xgmi ta firmware and buffer */
366         const struct firmware           *ta_fw;
367         uint32_t                        ta_fw_version;
368
369         uint32_t                        cap_fw_version;
370         uint32_t                        cap_feature_version;
371         uint32_t                        cap_ucode_size;
372
373         struct ta_context               asd_context;
374         struct psp_xgmi_context         xgmi_context;
375         struct psp_ras_context          ras_context;
376         struct ta_cp_context            hdcp_context;
377         struct ta_cp_context            dtm_context;
378         struct ta_cp_context            rap_context;
379         struct ta_cp_context            securedisplay_context;
380         struct mutex                    mutex;
381         struct psp_memory_training_context mem_train_ctx;
382
383         uint32_t                        boot_cfg_bitmask;
384
385         /* firmware upgrades supported */
386         bool                            sup_pd_fw_up;
387         bool                            sup_ifwi_up;
388
389         char                            *vbflash_tmp_buf;
390         size_t                          vbflash_image_size;
391         bool                            vbflash_done;
392 };
393
394 struct amdgpu_psp_funcs {
395         bool (*check_fw_loading_status)(struct amdgpu_device *adev,
396                                         enum AMDGPU_UCODE_ID);
397 };
398
399
400 #define psp_ring_create(psp, type) (psp)->funcs->ring_create((psp), (type))
401 #define psp_ring_stop(psp, type) (psp)->funcs->ring_stop((psp), (type))
402 #define psp_ring_destroy(psp, type) ((psp)->funcs->ring_destroy((psp), (type)))
403 #define psp_init_microcode(psp) \
404                 ((psp)->funcs->init_microcode ? (psp)->funcs->init_microcode((psp)) : 0)
405 #define psp_bootloader_load_kdb(psp) \
406                 ((psp)->funcs->bootloader_load_kdb ? (psp)->funcs->bootloader_load_kdb((psp)) : 0)
407 #define psp_bootloader_load_spl(psp) \
408                 ((psp)->funcs->bootloader_load_spl ? (psp)->funcs->bootloader_load_spl((psp)) : 0)
409 #define psp_bootloader_load_sysdrv(psp) \
410                 ((psp)->funcs->bootloader_load_sysdrv ? (psp)->funcs->bootloader_load_sysdrv((psp)) : 0)
411 #define psp_bootloader_load_soc_drv(psp) \
412                 ((psp)->funcs->bootloader_load_soc_drv ? (psp)->funcs->bootloader_load_soc_drv((psp)) : 0)
413 #define psp_bootloader_load_intf_drv(psp) \
414                 ((psp)->funcs->bootloader_load_intf_drv ? (psp)->funcs->bootloader_load_intf_drv((psp)) : 0)
415 #define psp_bootloader_load_dbg_drv(psp) \
416                 ((psp)->funcs->bootloader_load_dbg_drv ? (psp)->funcs->bootloader_load_dbg_drv((psp)) : 0)
417 #define psp_bootloader_load_ras_drv(psp) \
418                 ((psp)->funcs->bootloader_load_ras_drv ? \
419                 (psp)->funcs->bootloader_load_ras_drv((psp)) : 0)
420 #define psp_bootloader_load_sos(psp) \
421                 ((psp)->funcs->bootloader_load_sos ? (psp)->funcs->bootloader_load_sos((psp)) : 0)
422 #define psp_smu_reload_quirk(psp) \
423                 ((psp)->funcs->smu_reload_quirk ? (psp)->funcs->smu_reload_quirk((psp)) : false)
424 #define psp_mode1_reset(psp) \
425                 ((psp)->funcs->mode1_reset ? (psp)->funcs->mode1_reset((psp)) : false)
426 #define psp_mem_training(psp, ops) \
427         ((psp)->funcs->mem_training ? (psp)->funcs->mem_training((psp), (ops)) : 0)
428
429 #define psp_ring_get_wptr(psp) (psp)->funcs->ring_get_wptr((psp))
430 #define psp_ring_set_wptr(psp, value) (psp)->funcs->ring_set_wptr((psp), (value))
431
432 #define psp_load_usbc_pd_fw(psp, fw_pri_mc_addr) \
433         ((psp)->funcs->load_usbc_pd_fw ? \
434         (psp)->funcs->load_usbc_pd_fw((psp), (fw_pri_mc_addr)) : -EINVAL)
435
436 #define psp_read_usbc_pd_fw(psp, fw_ver) \
437         ((psp)->funcs->read_usbc_pd_fw ? \
438         (psp)->funcs->read_usbc_pd_fw((psp), fw_ver) : -EINVAL)
439
440 #define psp_update_spirom(psp, fw_pri_mc_addr) \
441         ((psp)->funcs->update_spirom ? \
442         (psp)->funcs->update_spirom((psp), fw_pri_mc_addr) : -EINVAL)
443
444 #define psp_vbflash_status(psp) \
445         ((psp)->funcs->vbflash_stat ? \
446         (psp)->funcs->vbflash_stat((psp)) : -EINVAL)
447
448 extern const struct amd_ip_funcs psp_ip_funcs;
449
450 extern const struct amdgpu_ip_block_version psp_v3_1_ip_block;
451 extern const struct amdgpu_ip_block_version psp_v10_0_ip_block;
452 extern const struct amdgpu_ip_block_version psp_v11_0_ip_block;
453 extern const struct amdgpu_ip_block_version psp_v11_0_8_ip_block;
454 extern const struct amdgpu_ip_block_version psp_v12_0_ip_block;
455 extern const struct amdgpu_ip_block_version psp_v13_0_ip_block;
456 extern const struct amdgpu_ip_block_version psp_v13_0_4_ip_block;
457
458 extern int psp_wait_for(struct psp_context *psp, uint32_t reg_index,
459                         uint32_t field_val, uint32_t mask, bool check_changed);
460 extern int psp_wait_for_spirom_update(struct psp_context *psp, uint32_t reg_index,
461                         uint32_t field_val, uint32_t mask, uint32_t msec_timeout);
462
463 int psp_execute_ip_fw_load(struct psp_context *psp,
464                            struct amdgpu_firmware_info *ucode);
465
466 int psp_gpu_reset(struct amdgpu_device *adev);
467
468 int psp_ta_init_shared_buf(struct psp_context *psp,
469                                   struct ta_mem_context *mem_ctx);
470 void psp_ta_free_shared_buf(struct ta_mem_context *mem_ctx);
471 int psp_ta_unload(struct psp_context *psp, struct ta_context *context);
472 int psp_ta_load(struct psp_context *psp, struct ta_context *context);
473 int psp_ta_invoke(struct psp_context *psp,
474                         uint32_t ta_cmd_id,
475                         struct ta_context *context);
476
477 int psp_xgmi_initialize(struct psp_context *psp, bool set_extended_data, bool load_ta);
478 int psp_xgmi_terminate(struct psp_context *psp);
479 int psp_xgmi_invoke(struct psp_context *psp, uint32_t ta_cmd_id);
480 int psp_xgmi_get_hive_id(struct psp_context *psp, uint64_t *hive_id);
481 int psp_xgmi_get_node_id(struct psp_context *psp, uint64_t *node_id);
482 int psp_xgmi_get_topology_info(struct psp_context *psp,
483                                int number_devices,
484                                struct psp_xgmi_topology_info *topology,
485                                bool get_extended_data);
486 int psp_xgmi_set_topology_info(struct psp_context *psp,
487                                int number_devices,
488                                struct psp_xgmi_topology_info *topology);
489 int psp_ras_initialize(struct psp_context *psp);
490 int psp_ras_invoke(struct psp_context *psp, uint32_t ta_cmd_id);
491 int psp_ras_enable_features(struct psp_context *psp,
492                 union ta_ras_cmd_input *info, bool enable);
493 int psp_ras_trigger_error(struct psp_context *psp,
494                           struct ta_ras_trigger_error_input *info, uint32_t instance_mask);
495 int psp_ras_terminate(struct psp_context *psp);
496
497 int psp_hdcp_invoke(struct psp_context *psp, uint32_t ta_cmd_id);
498 int psp_dtm_invoke(struct psp_context *psp, uint32_t ta_cmd_id);
499 int psp_rap_invoke(struct psp_context *psp, uint32_t ta_cmd_id, enum ta_rap_status *status);
500 int psp_securedisplay_invoke(struct psp_context *psp, uint32_t ta_cmd_id);
501
502 int psp_rlc_autoload_start(struct psp_context *psp);
503
504 int psp_reg_program(struct psp_context *psp, enum psp_reg_prog_id reg,
505                 uint32_t value);
506 int psp_ring_cmd_submit(struct psp_context *psp,
507                         uint64_t cmd_buf_mc_addr,
508                         uint64_t fence_mc_addr,
509                         int index);
510 int psp_init_asd_microcode(struct psp_context *psp,
511                            const char *chip_name);
512 int psp_init_toc_microcode(struct psp_context *psp,
513                            const char *chip_name);
514 int psp_init_sos_microcode(struct psp_context *psp,
515                            const char *chip_name);
516 int psp_init_ta_microcode(struct psp_context *psp,
517                           const char *chip_name);
518 int psp_init_cap_microcode(struct psp_context *psp,
519                           const char *chip_name);
520 int psp_get_fw_attestation_records_addr(struct psp_context *psp,
521                                         uint64_t *output_ptr);
522
523 int psp_load_fw_list(struct psp_context *psp,
524                      struct amdgpu_firmware_info **ucode_list, int ucode_count);
525 void psp_copy_fw(struct psp_context *psp, uint8_t *start_addr, uint32_t bin_size);
526
527 int psp_spatial_partition(struct psp_context *psp, int mode);
528
529 int is_psp_fw_valid(struct psp_bin_desc bin);
530
531 #endif