USB Consolidate descriptor definitions
[platform/kernel/u-boot.git] / doc / README.db64460
1 This file contains status information for the port of the U-Boot to the Marvell Development Board DB64460.
2
3 Author: Ronen Shitrit <rshitrit@il.marvell.com>
4
5
6 Supported CPU Types :
7 +++++++++++++++++++++
8 IBM750Gx Rev 1.0
9 MPC7457 Rev 1.1
10
11 Supported CPU Cache Library:
12 ++++++++++++++++++++++++++++
13  L1 and L2 only.
14
15 CPU Control:
16 ++++++++++++
17  Marvell optimized CPU control settings:
18   Big Endian
19   Enable CPU pipeline
20   Data and address parity checking
21   AACK# assert after 2 cycles
22
23 U-Boot I/O Interface Support:
24 +++++++++++++++++++++++++++++
25 - Serial Interface (UART)
26   This version of U-Boot supports the SIO U-Boot interface driver, with a PC standard baud rate up to 115200 BPS on the ST16C2552 DUART device located on DB-64360-BP device module.
27 - Network Interface
28   This LSP supports the following network devices:
29   o MV64360 Gigabit Ethernet Controller device
30   o Intel 82559 PCI NIC device
31 - PCI Interface
32   This LSP supports the following capabilities over the Marvell(r) device PCI0/1 units:
33   o Local PCI configuration header control.
34   o External PCI configuration header control (for other agents on the bus).
35   o PCI configuration application. Scans and configures the PCI agents on the bus.
36   o PCI Internal Arbiter activation and configuration.
37
38 Memory Interface Support:
39 +++++++++++++++++++++++++
40 - DDR
41   o DDR auto-detection and configuration. Enables access up to 256 MB, due to the limitations of using only four Base Address Translations (BATs).
42   o Enable DDR ECC in case both DIMM support ECC, and initialize the entire DDR memory by using the idma.
43
44 - Devices
45   o Initializes the MV64360 device's chip-selects 0-3 to enable access to the boot flash, main flash, real time clock (RTC), and external SRAM.
46   o JFFS2
47     JFFS2 is a crash/power down safe file system for disk-less embedded devices.
48     This version of U-Boot supports scanning a JFFS2 file system on the large flash and loading files from it.
49
50 Unsupported Features:
51 +++++++++++++++++++++
52  Messaging unit - No support for MV64360 Messaging unit.
53  Watchdog Timer - No support for MV64360 Watchdog unit.
54  L3 cache - No support for L3 cache on MPC7455
55  Dual PCU - No support for Dual CPU
56  PCI-X was never tested
57  IDMA driver - No support for MV64360 IDMA unit.
58  XOR Engine - No support for MV64460 XOR Engine
59
60 BSP Special Considerations:
61 +++++++++++++++++++++++++++
62 - DDR DIMM location: Due to PCI specifications, place the larger DIMM module in the MAIN DIMM slot, in order to have full access from the PCI to the DDR while using both DDR slots.
63 - DDR DIMM types: Due to architectural and software limitations, the registration, CAS Latency, and ECC of both DIMMS should be identical.
64
65 Test Cases:
66 ###########
67 UART:
68 +++++
69 Check that the UART baud rate is configured to 57600 and 115200, and check:
70         Transmit (to the hyper terminal) and Receive (using the keyboard) using Linux minicom.
71         Load S-Record file over the UART using Windows HyperTerminal.
72
73 Network:
74 ++++++++
75 Use TFTP application to load a debugged executable and execute it.
76 Insert Intel PCI NIC 82557 rev 08 to PCI slots 0-3 Check correct detection of the PCI NIC, correct configuration of the NIC BARs , and load files by using tftp through the PCI NIC.
77
78 Memory:
79 +++++++
80 Test DDR DIMMs on DB-64360-BP. See that Uboot report their correct parameters:
81 o       128MB DIMM consist of 16 x 64Mbit devices
82 o       128MB DIMM consist of 09 x 128Mbit devices @ 266MHz.
83 o       256MB DIMM consist of 16 x 128Mbit devices @ 266MHz.
84 o       256MB DIMM consist of 09 x 256Mbit devices @ 400MHz.
85 o       512MB DIMM consist of 16 x 256Mbit devices @ 333MHz.
86 o       512MB DIMM consist of 18 x 256Mbit devices @ 266MHz.
87 o       GigaB DIMM consist of 36 x 256Mbit devices @ 266MHz registered
88
89 For each chip select device perform data access to verify its accessibility.
90
91 Create a JFFS2 on the large flash through the Linux holding few files, few dirs and a uImage.
92 Load the U-Boot and:
93 use the ls command to check correct scan of the JFFS2 on the large flash.
94 Use the floads command to copy the uImage from the JFFS2 on the large flash to the DIMM SDRAM, and boot the uImage.
95
96 PCI:
97 ++++
98 1)Insert different PCI cards:
99 Galileo 64120A rev 10 and 12, Intel Nic 82557 rev 08 and Real Tech  NIC 8139 rev10
100 on different slots (0-3) of the PCI and check:
101 o       Correct detection of the PCI devices.
102 o       Correct address mapping of the PCI devices.
103 2)Insert Galileo 64120A rev 10 on different slots (0-3) of the PCI and check writing and reading pci configuration register through the U-Boot.
104
105 Booting Linux through the U-Boot (use the bootargs of the U-Boot as a bootcmd to the kernal)