skin: control size of controller window
[sdk/emulator/qemu.git] / cpu-exec.c
1 /*
2  *  emulator main execution loop
3  *
4  *  Copyright (c) 2003-2005 Fabrice Bellard
5  *
6  * This library is free software; you can redistribute it and/or
7  * modify it under the terms of the GNU Lesser General Public
8  * License as published by the Free Software Foundation; either
9  * version 2 of the License, or (at your option) any later version.
10  *
11  * This library is distributed in the hope that it will be useful,
12  * but WITHOUT ANY WARRANTY; without even the implied warranty of
13  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
14  * Lesser General Public License for more details.
15  *
16  * You should have received a copy of the GNU Lesser General Public
17  * License along with this library; if not, see <http://www.gnu.org/licenses/>.
18  */
19 #include "qemu/osdep.h"
20 #include "cpu.h"
21 #include "trace.h"
22 #include "disas/disas.h"
23 #include "exec/exec-all.h"
24 #include "tcg.h"
25 #include "qemu/atomic.h"
26 #include "sysemu/qtest.h"
27 #include "qemu/timer.h"
28 #include "exec/address-spaces.h"
29 #include "qemu/rcu.h"
30 #include "exec/tb-hash.h"
31 #include "exec/log.h"
32 #if defined(TARGET_I386) && !defined(CONFIG_USER_ONLY)
33 #include "hw/i386/apic.h"
34 #endif
35 #include "sysemu/replay.h"
36
37 #include "sysemu/hax.h"
38
39 /* -icount align implementation. */
40
41 typedef struct SyncClocks {
42     int64_t diff_clk;
43     int64_t last_cpu_icount;
44     int64_t realtime_clock;
45 } SyncClocks;
46
47 #if !defined(CONFIG_USER_ONLY)
48 /* Allow the guest to have a max 3ms advance.
49  * The difference between the 2 clocks could therefore
50  * oscillate around 0.
51  */
52 #define VM_CLOCK_ADVANCE 3000000
53 #define THRESHOLD_REDUCE 1.5
54 #define MAX_DELAY_PRINT_RATE 2000000000LL
55 #define MAX_NB_PRINTS 100
56
57 static void align_clocks(SyncClocks *sc, const CPUState *cpu)
58 {
59     int64_t cpu_icount;
60
61     if (!icount_align_option) {
62         return;
63     }
64
65     cpu_icount = cpu->icount_extra + cpu->icount_decr.u16.low;
66     sc->diff_clk += cpu_icount_to_ns(sc->last_cpu_icount - cpu_icount);
67     sc->last_cpu_icount = cpu_icount;
68
69     if (sc->diff_clk > VM_CLOCK_ADVANCE) {
70 #ifndef _WIN32
71         struct timespec sleep_delay, rem_delay;
72         sleep_delay.tv_sec = sc->diff_clk / 1000000000LL;
73         sleep_delay.tv_nsec = sc->diff_clk % 1000000000LL;
74         if (nanosleep(&sleep_delay, &rem_delay) < 0) {
75             sc->diff_clk = rem_delay.tv_sec * 1000000000LL + rem_delay.tv_nsec;
76         } else {
77             sc->diff_clk = 0;
78         }
79 #else
80         Sleep(sc->diff_clk / SCALE_MS);
81         sc->diff_clk = 0;
82 #endif
83     }
84 }
85
86 static void print_delay(const SyncClocks *sc)
87 {
88     static float threshold_delay;
89     static int64_t last_realtime_clock;
90     static int nb_prints;
91
92     if (icount_align_option &&
93         sc->realtime_clock - last_realtime_clock >= MAX_DELAY_PRINT_RATE &&
94         nb_prints < MAX_NB_PRINTS) {
95         if ((-sc->diff_clk / (float)1000000000LL > threshold_delay) ||
96             (-sc->diff_clk / (float)1000000000LL <
97              (threshold_delay - THRESHOLD_REDUCE))) {
98             threshold_delay = (-sc->diff_clk / 1000000000LL) + 1;
99             printf("Warning: The guest is now late by %.1f to %.1f seconds\n",
100                    threshold_delay - 1,
101                    threshold_delay);
102             nb_prints++;
103             last_realtime_clock = sc->realtime_clock;
104         }
105     }
106 }
107
108 static void init_delay_params(SyncClocks *sc,
109                               const CPUState *cpu)
110 {
111     if (!icount_align_option) {
112         return;
113     }
114     sc->realtime_clock = qemu_clock_get_ns(QEMU_CLOCK_VIRTUAL_RT);
115     sc->diff_clk = qemu_clock_get_ns(QEMU_CLOCK_VIRTUAL) - sc->realtime_clock;
116     sc->last_cpu_icount = cpu->icount_extra + cpu->icount_decr.u16.low;
117     if (sc->diff_clk < max_delay) {
118         max_delay = sc->diff_clk;
119     }
120     if (sc->diff_clk > max_advance) {
121         max_advance = sc->diff_clk;
122     }
123
124     /* Print every 2s max if the guest is late. We limit the number
125        of printed messages to NB_PRINT_MAX(currently 100) */
126     print_delay(sc);
127 }
128 #else
129 static void align_clocks(SyncClocks *sc, const CPUState *cpu)
130 {
131 }
132
133 static void init_delay_params(SyncClocks *sc, const CPUState *cpu)
134 {
135 }
136 #endif /* CONFIG USER ONLY */
137
138 /* Execute a TB, and fix up the CPU state afterwards if necessary */
139 static inline tcg_target_ulong cpu_tb_exec(CPUState *cpu, TranslationBlock *itb)
140 {
141     CPUArchState *env = cpu->env_ptr;
142     uintptr_t ret;
143     TranslationBlock *last_tb;
144     int tb_exit;
145     uint8_t *tb_ptr = itb->tc_ptr;
146
147     qemu_log_mask_and_addr(CPU_LOG_EXEC, itb->pc,
148                            "Trace %p [%d: " TARGET_FMT_lx "] %s\n",
149                            itb->tc_ptr, cpu->cpu_index, itb->pc,
150                            lookup_symbol(itb->pc));
151
152 #if defined(DEBUG_DISAS)
153     if (qemu_loglevel_mask(CPU_LOG_TB_CPU)
154         && qemu_log_in_addr_range(itb->pc)) {
155         qemu_log_lock();
156 #if defined(TARGET_I386)
157         log_cpu_state(cpu, CPU_DUMP_CCOP);
158 #else
159         log_cpu_state(cpu, 0);
160 #endif
161         qemu_log_unlock();
162     }
163 #endif /* DEBUG_DISAS */
164
165     cpu->can_do_io = !use_icount;
166     ret = tcg_qemu_tb_exec(env, tb_ptr);
167     cpu->can_do_io = 1;
168     last_tb = (TranslationBlock *)(ret & ~TB_EXIT_MASK);
169     tb_exit = ret & TB_EXIT_MASK;
170     trace_exec_tb_exit(last_tb, tb_exit);
171
172     if (tb_exit > TB_EXIT_IDX1) {
173         /* We didn't start executing this TB (eg because the instruction
174          * counter hit zero); we must restore the guest PC to the address
175          * of the start of the TB.
176          */
177         CPUClass *cc = CPU_GET_CLASS(cpu);
178         qemu_log_mask_and_addr(CPU_LOG_EXEC, last_tb->pc,
179                                "Stopped execution of TB chain before %p ["
180                                TARGET_FMT_lx "] %s\n",
181                                last_tb->tc_ptr, last_tb->pc,
182                                lookup_symbol(last_tb->pc));
183         if (cc->synchronize_from_tb) {
184             cc->synchronize_from_tb(cpu, last_tb);
185         } else {
186             assert(cc->set_pc);
187             cc->set_pc(cpu, last_tb->pc);
188         }
189     }
190     if (tb_exit == TB_EXIT_REQUESTED) {
191         /* We were asked to stop executing TBs (probably a pending
192          * interrupt. We've now stopped, so clear the flag.
193          */
194         atomic_set(&cpu->tcg_exit_req, 0);
195     }
196     return ret;
197 }
198
199 #ifndef CONFIG_USER_ONLY
200 /* Execute the code without caching the generated code. An interpreter
201    could be used if available. */
202 static void cpu_exec_nocache(CPUState *cpu, int max_cycles,
203                              TranslationBlock *orig_tb, bool ignore_icount)
204 {
205     TranslationBlock *tb;
206
207     /* Should never happen.
208        We only end up here when an existing TB is too long.  */
209     if (max_cycles > CF_COUNT_MASK)
210         max_cycles = CF_COUNT_MASK;
211
212     tb_lock();
213     tb = tb_gen_code(cpu, orig_tb->pc, orig_tb->cs_base, orig_tb->flags,
214                      max_cycles | CF_NOCACHE
215                          | (ignore_icount ? CF_IGNORE_ICOUNT : 0));
216     tb->orig_tb = orig_tb;
217     tb_unlock();
218
219     /* execute the generated code */
220     trace_exec_tb_nocache(tb, tb->pc);
221     cpu_tb_exec(cpu, tb);
222
223     tb_lock();
224     tb_phys_invalidate(tb, -1);
225     tb_free(tb);
226     tb_unlock();
227 }
228 #endif
229
230 static void cpu_exec_step(CPUState *cpu)
231 {
232     CPUArchState *env = (CPUArchState *)cpu->env_ptr;
233     TranslationBlock *tb;
234     target_ulong cs_base, pc;
235     uint32_t flags;
236
237     cpu_get_tb_cpu_state(env, &pc, &cs_base, &flags);
238     tb = tb_gen_code(cpu, pc, cs_base, flags,
239                      1 | CF_NOCACHE | CF_IGNORE_ICOUNT);
240     tb->orig_tb = NULL;
241     /* execute the generated code */
242     trace_exec_tb_nocache(tb, pc);
243     cpu_tb_exec(cpu, tb);
244     tb_phys_invalidate(tb, -1);
245     tb_free(tb);
246 }
247
248 void cpu_exec_step_atomic(CPUState *cpu)
249 {
250     start_exclusive();
251
252     /* Since we got here, we know that parallel_cpus must be true.  */
253     parallel_cpus = false;
254     cpu_exec_step(cpu);
255     parallel_cpus = true;
256
257     end_exclusive();
258 }
259
260 struct tb_desc {
261     target_ulong pc;
262     target_ulong cs_base;
263     CPUArchState *env;
264     tb_page_addr_t phys_page1;
265     uint32_t flags;
266 };
267
268 static bool tb_cmp(const void *p, const void *d)
269 {
270     const TranslationBlock *tb = p;
271     const struct tb_desc *desc = d;
272
273     if (tb->pc == desc->pc &&
274         tb->page_addr[0] == desc->phys_page1 &&
275         tb->cs_base == desc->cs_base &&
276         tb->flags == desc->flags &&
277         !atomic_read(&tb->invalid)) {
278         /* check next page if needed */
279         if (tb->page_addr[1] == -1) {
280             return true;
281         } else {
282             tb_page_addr_t phys_page2;
283             target_ulong virt_page2;
284
285             virt_page2 = (desc->pc & TARGET_PAGE_MASK) + TARGET_PAGE_SIZE;
286             phys_page2 = get_page_addr_code(desc->env, virt_page2);
287             if (tb->page_addr[1] == phys_page2) {
288                 return true;
289             }
290         }
291     }
292     return false;
293 }
294
295 static TranslationBlock *tb_htable_lookup(CPUState *cpu,
296                                           target_ulong pc,
297                                           target_ulong cs_base,
298                                           uint32_t flags)
299 {
300     tb_page_addr_t phys_pc;
301     struct tb_desc desc;
302     uint32_t h;
303
304     desc.env = (CPUArchState *)cpu->env_ptr;
305     desc.cs_base = cs_base;
306     desc.flags = flags;
307     desc.pc = pc;
308     phys_pc = get_page_addr_code(desc.env, pc);
309     desc.phys_page1 = phys_pc & TARGET_PAGE_MASK;
310     h = tb_hash_func(phys_pc, pc, flags);
311     return qht_lookup(&tcg_ctx.tb_ctx.htable, tb_cmp, &desc, h);
312 }
313
314 static inline TranslationBlock *tb_find(CPUState *cpu,
315                                         TranslationBlock *last_tb,
316                                         int tb_exit)
317 {
318     CPUArchState *env = (CPUArchState *)cpu->env_ptr;
319     TranslationBlock *tb;
320     target_ulong cs_base, pc;
321     uint32_t flags;
322     bool have_tb_lock = false;
323
324     /* we record a subset of the CPU state. It will
325        always be the same before a given translated block
326        is executed. */
327     cpu_get_tb_cpu_state(env, &pc, &cs_base, &flags);
328     tb = atomic_rcu_read(&cpu->tb_jmp_cache[tb_jmp_cache_hash_func(pc)]);
329     if (unlikely(!tb || tb->pc != pc || tb->cs_base != cs_base ||
330                  tb->flags != flags)) {
331         tb = tb_htable_lookup(cpu, pc, cs_base, flags);
332         if (!tb) {
333
334             /* mmap_lock is needed by tb_gen_code, and mmap_lock must be
335              * taken outside tb_lock. As system emulation is currently
336              * single threaded the locks are NOPs.
337              */
338             mmap_lock();
339             tb_lock();
340             have_tb_lock = true;
341
342             /* There's a chance that our desired tb has been translated while
343              * taking the locks so we check again inside the lock.
344              */
345             tb = tb_htable_lookup(cpu, pc, cs_base, flags);
346             if (!tb) {
347                 /* if no translated code available, then translate it now */
348                 tb = tb_gen_code(cpu, pc, cs_base, flags, 0);
349             }
350
351             mmap_unlock();
352         }
353
354         /* We add the TB in the virtual pc hash table for the fast lookup */
355         atomic_set(&cpu->tb_jmp_cache[tb_jmp_cache_hash_func(pc)], tb);
356     }
357 #ifndef CONFIG_USER_ONLY
358     /* We don't take care of direct jumps when address mapping changes in
359      * system emulation. So it's not safe to make a direct jump to a TB
360      * spanning two pages because the mapping for the second page can change.
361      */
362     if (tb->page_addr[1] != -1) {
363         last_tb = NULL;
364     }
365 #endif
366     /* See if we can patch the calling TB. */
367     if (last_tb && !qemu_loglevel_mask(CPU_LOG_TB_NOCHAIN)) {
368         if (!have_tb_lock) {
369             tb_lock();
370             have_tb_lock = true;
371         }
372         if (!tb->invalid) {
373             tb_add_jump(last_tb, tb_exit, tb);
374         }
375     }
376     if (have_tb_lock) {
377         tb_unlock();
378     }
379     return tb;
380 }
381
382 static inline bool cpu_handle_halt(CPUState *cpu)
383 {
384     if (cpu->halted) {
385 #if defined(TARGET_I386) && !defined(CONFIG_USER_ONLY)
386         if ((cpu->interrupt_request & CPU_INTERRUPT_POLL)
387             && replay_interrupt()) {
388             X86CPU *x86_cpu = X86_CPU(cpu);
389             apic_poll_irq(x86_cpu->apic_state);
390             cpu_reset_interrupt(cpu, CPU_INTERRUPT_POLL);
391         }
392 #endif
393         if (!cpu_has_work(cpu)) {
394             current_cpu = NULL;
395             return true;
396         }
397
398         cpu->halted = 0;
399     }
400
401     return false;
402 }
403
404 static inline void cpu_handle_debug_exception(CPUState *cpu)
405 {
406     CPUClass *cc = CPU_GET_CLASS(cpu);
407     CPUWatchpoint *wp;
408
409     if (!cpu->watchpoint_hit) {
410         QTAILQ_FOREACH(wp, &cpu->watchpoints, entry) {
411             wp->flags &= ~BP_WATCHPOINT_HIT;
412         }
413     }
414
415     cc->debug_excp_handler(cpu);
416 }
417
418 static inline bool cpu_handle_exception(CPUState *cpu, int *ret)
419 {
420     if (cpu->exception_index >= 0) {
421         if (cpu->exception_index >= EXCP_INTERRUPT) {
422             /* exit request from the cpu execution loop */
423             *ret = cpu->exception_index;
424             if (*ret == EXCP_DEBUG) {
425                 cpu_handle_debug_exception(cpu);
426             }
427             cpu->exception_index = -1;
428             return true;
429         } else {
430 #if defined(CONFIG_USER_ONLY)
431             /* if user mode only, we simulate a fake exception
432                which will be handled outside the cpu execution
433                loop */
434 #if defined(TARGET_I386)
435             CPUClass *cc = CPU_GET_CLASS(cpu);
436             cc->do_interrupt(cpu);
437 #endif
438             *ret = cpu->exception_index;
439             cpu->exception_index = -1;
440             return true;
441 #else
442             if (replay_exception()) {
443                 CPUClass *cc = CPU_GET_CLASS(cpu);
444                 cc->do_interrupt(cpu);
445                 cpu->exception_index = -1;
446             } else if (!replay_has_interrupt()) {
447                 /* give a chance to iothread in replay mode */
448                 *ret = EXCP_INTERRUPT;
449                 return true;
450             }
451 #endif
452         }
453 #ifndef CONFIG_USER_ONLY
454     } else if (replay_has_exception()
455                && cpu->icount_decr.u16.low + cpu->icount_extra == 0) {
456         /* try to cause an exception pending in the log */
457         cpu_exec_nocache(cpu, 1, tb_find(cpu, NULL, 0), true);
458         *ret = -1;
459         return true;
460 #endif
461     }
462
463     return false;
464 }
465
466 static inline void cpu_handle_interrupt(CPUState *cpu,
467                                         TranslationBlock **last_tb)
468 {
469     CPUClass *cc = CPU_GET_CLASS(cpu);
470     int interrupt_request = cpu->interrupt_request;
471
472     if (unlikely(interrupt_request)) {
473         if (unlikely(cpu->singlestep_enabled & SSTEP_NOIRQ)) {
474             /* Mask out external interrupts for this step. */
475             interrupt_request &= ~CPU_INTERRUPT_SSTEP_MASK;
476         }
477         if (interrupt_request & CPU_INTERRUPT_DEBUG) {
478             cpu->interrupt_request &= ~CPU_INTERRUPT_DEBUG;
479             cpu->exception_index = EXCP_DEBUG;
480             cpu_loop_exit(cpu);
481         }
482         if (replay_mode == REPLAY_MODE_PLAY && !replay_has_interrupt()) {
483             /* Do nothing */
484         } else if (interrupt_request & CPU_INTERRUPT_HALT) {
485             replay_interrupt();
486             cpu->interrupt_request &= ~CPU_INTERRUPT_HALT;
487             cpu->halted = 1;
488             cpu->exception_index = EXCP_HLT;
489             cpu_loop_exit(cpu);
490         }
491 #if defined(TARGET_I386)
492         else if (interrupt_request & CPU_INTERRUPT_INIT) {
493             X86CPU *x86_cpu = X86_CPU(cpu);
494             CPUArchState *env = &x86_cpu->env;
495             replay_interrupt();
496             cpu_svm_check_intercept_param(env, SVM_EXIT_INIT, 0);
497             do_cpu_init(x86_cpu);
498             cpu->exception_index = EXCP_HALTED;
499             cpu_loop_exit(cpu);
500         }
501 #else
502         else if (interrupt_request & CPU_INTERRUPT_RESET) {
503             replay_interrupt();
504             cpu_reset(cpu);
505             cpu_loop_exit(cpu);
506         }
507 #endif
508         /* The target hook has 3 exit conditions:
509            False when the interrupt isn't processed,
510            True when it is, and we should restart on a new TB,
511            and via longjmp via cpu_loop_exit.  */
512         else {
513             replay_interrupt();
514             if (cc->cpu_exec_interrupt(cpu, interrupt_request)) {
515                 *last_tb = NULL;
516             }
517             /* The target hook may have updated the 'cpu->interrupt_request';
518              * reload the 'interrupt_request' value */
519             interrupt_request = cpu->interrupt_request;
520         }
521         if (interrupt_request & CPU_INTERRUPT_EXITTB) {
522             cpu->interrupt_request &= ~CPU_INTERRUPT_EXITTB;
523             /* ensure that no TB jump will be modified as
524                the program flow was changed */
525             *last_tb = NULL;
526         }
527     }
528     if (unlikely(atomic_read(&cpu->exit_request) || replay_has_interrupt())) {
529         atomic_set(&cpu->exit_request, 0);
530         cpu->exception_index = EXCP_INTERRUPT;
531         cpu_loop_exit(cpu);
532     }
533 }
534
535 static inline void cpu_loop_exec_tb(CPUState *cpu, TranslationBlock *tb,
536                                     TranslationBlock **last_tb, int *tb_exit,
537                                     SyncClocks *sc)
538 {
539     uintptr_t ret;
540
541     if (unlikely(atomic_read(&cpu->exit_request))) {
542         return;
543     }
544
545     trace_exec_tb(tb, tb->pc);
546     ret = cpu_tb_exec(cpu, tb);
547     *last_tb = (TranslationBlock *)(ret & ~TB_EXIT_MASK);
548     *tb_exit = ret & TB_EXIT_MASK;
549     switch (*tb_exit) {
550     case TB_EXIT_REQUESTED:
551         /* Something asked us to stop executing
552          * chained TBs; just continue round the main
553          * loop. Whatever requested the exit will also
554          * have set something else (eg exit_request or
555          * interrupt_request) which we will handle
556          * next time around the loop.  But we need to
557          * ensure the tcg_exit_req read in generated code
558          * comes before the next read of cpu->exit_request
559          * or cpu->interrupt_request.
560          */
561         smp_rmb();
562         *last_tb = NULL;
563         break;
564     case TB_EXIT_ICOUNT_EXPIRED:
565     {
566         /* Instruction counter expired.  */
567 #ifdef CONFIG_USER_ONLY
568         abort();
569 #else
570         int insns_left = cpu->icount_decr.u32;
571         if (cpu->icount_extra && insns_left >= 0) {
572             /* Refill decrementer and continue execution.  */
573             cpu->icount_extra += insns_left;
574             insns_left = MIN(0xffff, cpu->icount_extra);
575             cpu->icount_extra -= insns_left;
576             cpu->icount_decr.u16.low = insns_left;
577         } else {
578             if (insns_left > 0) {
579                 /* Execute remaining instructions.  */
580                 cpu_exec_nocache(cpu, insns_left, *last_tb, false);
581                 align_clocks(sc, cpu);
582             }
583             cpu->exception_index = EXCP_INTERRUPT;
584             *last_tb = NULL;
585             cpu_loop_exit(cpu);
586         }
587         break;
588 #endif
589     }
590     default:
591         break;
592     }
593 }
594
595 /* main execution loop */
596
597 int cpu_exec(CPUState *cpu)
598 {
599     CPUClass *cc = CPU_GET_CLASS(cpu);
600     int ret;
601     SyncClocks sc;
602
603     /* replay_interrupt may need current_cpu */
604     current_cpu = cpu;
605
606     if (cpu_handle_halt(cpu)) {
607         return EXCP_HALTED;
608     }
609
610     atomic_mb_set(&tcg_current_cpu, cpu);
611     rcu_read_lock();
612
613     if (unlikely(atomic_mb_read(&exit_request))) {
614         cpu->exit_request = 1;
615     }
616
617     cc->cpu_exec_enter(cpu);
618
619     /* Calculate difference between guest clock and host clock.
620      * This delay includes the delay of the last cycle, so
621      * what we have to do is sleep until it is 0. As for the
622      * advance/delay we gain here, we try to fix it next time.
623      */
624     init_delay_params(&sc, cpu);
625
626     for(;;) {
627         /* prepare setjmp context for exception handling */
628         if (sigsetjmp(cpu->jmp_env, 0) == 0) {
629             TranslationBlock *tb, *last_tb = NULL;
630             int tb_exit = 0;
631
632             /* if an exception is pending, we execute it here */
633             if (cpu_handle_exception(cpu, &ret)) {
634                 break;
635             }
636 #ifdef CONFIG_HAX
637             if (hax_enabled() && !hax_vcpu_exec(cpu)) {
638                 break;
639             }
640 #endif
641
642             for(;;) {
643                 cpu_handle_interrupt(cpu, &last_tb);
644                 tb = tb_find(cpu, last_tb, tb_exit);
645                 cpu_loop_exec_tb(cpu, tb, &last_tb, &tb_exit, &sc);
646 #ifdef CONFIG_HAX
647                 if (hax_enabled() && hax_stop_emulation(cpu))
648                     cpu_loop_exit(cpu);
649 #endif
650                 /* Try to align the host and virtual clocks
651                    if the guest is in advance */
652                 align_clocks(&sc, cpu);
653             } /* for(;;) */
654         } else {
655 #if defined(__clang__) || !QEMU_GNUC_PREREQ(4, 6)
656             /* Some compilers wrongly smash all local variables after
657              * siglongjmp. There were bug reports for gcc 4.5.0 and clang.
658              * Reload essential local variables here for those compilers.
659              * Newer versions of gcc would complain about this code (-Wclobbered). */
660             cpu = current_cpu;
661             cc = CPU_GET_CLASS(cpu);
662 #else /* buggy compiler */
663             /* Assert that the compiler does not smash local variables. */
664             g_assert(cpu == current_cpu);
665             g_assert(cc == CPU_GET_CLASS(cpu));
666 #endif /* buggy compiler */
667             cpu->can_do_io = 1;
668             tb_lock_reset();
669         }
670     } /* for(;;) */
671
672     cc->cpu_exec_exit(cpu);
673     rcu_read_unlock();
674
675     /* fail safe : never use current_cpu outside cpu_exec() */
676     current_cpu = NULL;
677
678     /* Does not need atomic_mb_set because a spurious wakeup is okay.  */
679     atomic_set(&tcg_current_cpu, NULL);
680     return ret;
681 }