Enable thread affinity on Loongson 3B. Fixed the bug of reading cycle counter.
[platform/upstream/openblas.git] / common_mips64.h
1 /*****************************************************************************
2 Copyright (c) 2011, Lab of Parallel Software and Computational Science,ICSAS
3 All rights reserved.
4
5 Redistribution and use in source and binary forms, with or without
6 modification, are permitted provided that the following conditions are
7 met:
8
9    1. Redistributions of source code must retain the above copyright
10       notice, this list of conditions and the following disclaimer.
11
12    2. Redistributions in binary form must reproduce the above copyright
13       notice, this list of conditions and the following disclaimer in
14       the documentation and/or other materials provided with the
15       distribution.
16    3. Neither the name of the ISCAS nor the names of its contributors may 
17       be used to endorse or promote products derived from this software 
18       without specific prior written permission.
19
20 THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS IS" 
21 AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE 
22 IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE 
23 ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT OWNER OR CONTRIBUTORS BE 
24 LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL 
25 DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR 
26 SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER 
27 CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, 
28 OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE 
29 USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
30
31 **********************************************************************************/
32
33 /*********************************************************************/
34 /* Copyright 2009, 2010 The University of Texas at Austin.           */
35 /* All rights reserved.                                              */
36 /*                                                                   */
37 /* Redistribution and use in source and binary forms, with or        */
38 /* without modification, are permitted provided that the following   */
39 /* conditions are met:                                               */
40 /*                                                                   */
41 /*   1. Redistributions of source code must retain the above         */
42 /*      copyright notice, this list of conditions and the following  */
43 /*      disclaimer.                                                  */
44 /*                                                                   */
45 /*   2. Redistributions in binary form must reproduce the above      */
46 /*      copyright notice, this list of conditions and the following  */
47 /*      disclaimer in the documentation and/or other materials       */
48 /*      provided with the distribution.                              */
49 /*                                                                   */
50 /*    THIS  SOFTWARE IS PROVIDED  BY THE  UNIVERSITY OF  TEXAS AT    */
51 /*    AUSTIN  ``AS IS''  AND ANY  EXPRESS OR  IMPLIED WARRANTIES,    */
52 /*    INCLUDING, BUT  NOT LIMITED  TO, THE IMPLIED  WARRANTIES OF    */
53 /*    MERCHANTABILITY  AND FITNESS FOR  A PARTICULAR  PURPOSE ARE    */
54 /*    DISCLAIMED.  IN  NO EVENT SHALL THE UNIVERSITY  OF TEXAS AT    */
55 /*    AUSTIN OR CONTRIBUTORS BE  LIABLE FOR ANY DIRECT, INDIRECT,    */
56 /*    INCIDENTAL,  SPECIAL, EXEMPLARY,  OR  CONSEQUENTIAL DAMAGES    */
57 /*    (INCLUDING, BUT  NOT LIMITED TO,  PROCUREMENT OF SUBSTITUTE    */
58 /*    GOODS  OR  SERVICES; LOSS  OF  USE,  DATA,  OR PROFITS;  OR    */
59 /*    BUSINESS INTERRUPTION) HOWEVER CAUSED  AND ON ANY THEORY OF    */
60 /*    LIABILITY, WHETHER  IN CONTRACT, STRICT  LIABILITY, OR TORT    */
61 /*    (INCLUDING NEGLIGENCE OR OTHERWISE)  ARISING IN ANY WAY OUT    */
62 /*    OF  THE  USE OF  THIS  SOFTWARE,  EVEN  IF ADVISED  OF  THE    */
63 /*    POSSIBILITY OF SUCH DAMAGE.                                    */
64 /*                                                                   */
65 /* The views and conclusions contained in the software and           */
66 /* documentation are those of the authors and should not be          */
67 /* interpreted as representing official policies, either expressed   */
68 /* or implied, of The University of Texas at Austin.                 */
69 /*********************************************************************/
70
71 #ifndef COMMON_MIPS64
72 #define COMMON_MIPS64
73
74 #define MB
75 #define WMB
76
77 #define INLINE inline
78
79 #ifndef ASSEMBLER
80
81 static void INLINE blas_lock(volatile unsigned long *address){
82
83   long int ret, val = 1;
84
85   do {
86     while (*address) {YIELDING;};
87
88     __asm__ __volatile__(
89                          "1:    ll      %0, %3\n"
90                          "      ori     %2, %0, 1\n"
91                          "      sc      %2, %1\n"
92                          "      beqz    %2, 1b\n"
93                          "       andi   %2, %0, 1\n"
94                          "      sync\n"
95                          : "=&r" (val), "=m" (address), "=&r" (ret)
96                          : "m" (address)
97                          : "memory");
98
99   } while (ret);
100 }
101
102 static inline unsigned int rpcc(void){
103   unsigned long ret;
104 #if defined(LOONGSON3A) || defined(LOONGSON3B)
105   //  unsigned long long tmp;
106   //__asm__ __volatile__("dmfc0 %0, $25, 1": "=r"(tmp):: "memory");
107   //ret=tmp;
108   __asm__ __volatile__(".set push \n"
109                        ".set mips32r2\n"
110                        "rdhwr %0, $2\n"
111                        ".set pop": "=r"(ret):: "memory");
112
113 #else
114   __asm__ __volatile__(".set   push    \n"                                     
115           ".set   mips32r2\n"                                                  
116           "rdhwr %0, $30  \n"                                                  
117           ".set pop" : "=r"(ret) : : "memory");
118 #endif
119   return ret;
120 }
121
122 //#if defined(LOONGSON3A) || defined(LOONGSON3B)
123 static inline int WhereAmI(void){
124   int ret=0;
125   __asm__ __volatile__(".set push \n"
126                        ".set mips32r2\n"
127                        "rdhwr %0, $0\n"
128                        ".set pop": "=r"(ret):: "memory");
129   return ret;
130
131 }
132 //#endif
133
134 static inline int blas_quickdivide(blasint x, blasint y){
135   return x / y;
136 }
137
138 #ifdef DOUBLE
139 #define GET_IMAGE(res)  __asm__ __volatile__("mov.d %0, $f2" : "=f"(res)  : : "memory")
140 #else
141 #define GET_IMAGE(res)  __asm__ __volatile__("mov.s %0, $f2" : "=f"(res)  : : "memory")
142 #endif
143
144 #define GET_IMAGE_CANCEL
145
146 #endif
147
148
149 #ifdef ASSEMBLER
150
151 #define HALT    teq     $0, $0
152 #define NOP     move    $0, $0
153
154 #ifdef DOUBLE
155 #define LD      ldc1
156 #define ST      sdc1
157 #define MADD    madd.d
158 #define NMADD   nmadd.d
159 #define MSUB    msub.d
160 #define NMSUB   nmsub.d
161 #define ADD     add.d
162 #define SUB     sub.d
163 #define MUL     mul.d
164 #define MOV     mov.d
165 #define CMOVF   movf.d
166 #define CMOVT   movt.d
167 #define MTC     dmtc1
168 #define FABS    abs.d
169 #define CMPEQ   c.eq.d
170 #define CMPLE   c.le.d
171 #define CMPLT   c.lt.d
172 #define NEG     neg.d
173 #else
174 #define LD      lwc1
175 #define ST      swc1
176 #define MADD    madd.s
177 #define NMADD   nmadd.s
178 #define MSUB    msub.s
179 #define NMSUB   nmsub.s
180 #define ADD     add.s
181 #define SUB     sub.s
182 #define MUL     mul.s
183 #define MOV     mov.s
184 #define CMOVF   movf.s
185 #define CMOVT   movt.s
186 #define MTC     mtc1
187 #define FABS    abs.s
188 #define CMPEQ   c.eq.s
189 #define CMPLE   c.le.s
190 #define CMPLT   c.lt.s
191 #define PLU     plu.ps                                                    
192 #define PLL     pll.ps   
193 #define PUU     puu.ps    
194 #define PUL     pul.ps   
195 #define MADPS   madd.ps   
196 #define CVTU    cvt.s.pu    
197 #define CVTL    cvt.s.pl 
198 #define NEG     neg.s
199 #endif
200
201 #if   defined(__64BIT__) &&  defined(USE64BITINT)
202 #define LDINT   ld
203 #define LDARG   ld
204 #define SDARG   sd
205 #elif defined(__64BIT__) && !defined(USE64BITINT)
206 #define LDINT   lw
207 #define LDARG   ld
208 #define SDARG   sd
209 #else
210 #define LDINT   lw
211 #define LDARG   lw
212 #define SDARG   sw
213 #endif
214
215
216 #ifndef F_INTERFACE
217 #define REALNAME ASMNAME
218 #else
219 #define REALNAME ASMFNAME
220 #endif
221
222 #if defined(ASSEMBLER) && !defined(NEEDPARAM)
223
224 #define PROLOGUE \
225         .text ;\
226         .set    mips64 ;\
227         .align 5 ;\
228         .globl  REALNAME ;\
229         .ent    REALNAME ;\
230         .type   REALNAME, @function ;\
231 REALNAME: ;\
232         .set    noreorder ;\
233         .set    nomacro
234
235 #define EPILOGUE \
236         .set    macro ;\
237         .set    reorder ;\
238         .end    REALNAME
239
240 #define PROFCODE
241 #endif
242
243 #endif
244
245 #define SEEK_ADDRESS
246
247 #define BUFFER_SIZE     ( 32 << 20)
248
249 #if defined(LOONGSON3A)
250 #define PAGESIZE        (16UL << 10)
251 #define FIXED_PAGESIZE  (16UL << 10)
252 #endif
253
254 #if defined(LOONGSON3B)
255 #define PAGESIZE        (16UL << 10)
256 #define FIXED_PAGESIZE  (16UL << 10)
257 #endif
258
259 #ifndef PAGESIZE
260 #define PAGESIZE        (64UL << 10)
261 #endif
262 #define HUGE_PAGESIZE   ( 2 << 20)
263
264 #define BASE_ADDRESS (START_ADDRESS - BUFFER_SIZE * MAX_CPU_NUMBER)
265
266 #ifndef MAP_ANONYMOUS
267 #define MAP_ANONYMOUS MAP_ANON
268 #endif
269
270 #if defined(LOONGSON3A) || defined(LOONGSON3B)
271 #define PREFETCHD_(x) ld $0, x
272 #define PREFETCHD(x)  PREFETCHD_(x)  
273 #else
274 #define PREFETCHD(x) 
275 #endif
276
277 #endif