Disable using simple thread level3 to fix a bug on Loongson 3B.
[platform/upstream/openblas.git] / common_mips64.h
1 /*****************************************************************************
2 Copyright (c) 2011, Lab of Parallel Software and Computational Science,ICSAS
3 All rights reserved.
4
5 Redistribution and use in source and binary forms, with or without
6 modification, are permitted provided that the following conditions are
7 met:
8
9    1. Redistributions of source code must retain the above copyright
10       notice, this list of conditions and the following disclaimer.
11
12    2. Redistributions in binary form must reproduce the above copyright
13       notice, this list of conditions and the following disclaimer in
14       the documentation and/or other materials provided with the
15       distribution.
16    3. Neither the name of the ISCAS nor the names of its contributors may 
17       be used to endorse or promote products derived from this software 
18       without specific prior written permission.
19
20 THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS IS" 
21 AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE 
22 IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE 
23 ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT OWNER OR CONTRIBUTORS BE 
24 LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL 
25 DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR 
26 SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER 
27 CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, 
28 OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE 
29 USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
30
31 **********************************************************************************/
32
33 /*********************************************************************/
34 /* Copyright 2009, 2010 The University of Texas at Austin.           */
35 /* All rights reserved.                                              */
36 /*                                                                   */
37 /* Redistribution and use in source and binary forms, with or        */
38 /* without modification, are permitted provided that the following   */
39 /* conditions are met:                                               */
40 /*                                                                   */
41 /*   1. Redistributions of source code must retain the above         */
42 /*      copyright notice, this list of conditions and the following  */
43 /*      disclaimer.                                                  */
44 /*                                                                   */
45 /*   2. Redistributions in binary form must reproduce the above      */
46 /*      copyright notice, this list of conditions and the following  */
47 /*      disclaimer in the documentation and/or other materials       */
48 /*      provided with the distribution.                              */
49 /*                                                                   */
50 /*    THIS  SOFTWARE IS PROVIDED  BY THE  UNIVERSITY OF  TEXAS AT    */
51 /*    AUSTIN  ``AS IS''  AND ANY  EXPRESS OR  IMPLIED WARRANTIES,    */
52 /*    INCLUDING, BUT  NOT LIMITED  TO, THE IMPLIED  WARRANTIES OF    */
53 /*    MERCHANTABILITY  AND FITNESS FOR  A PARTICULAR  PURPOSE ARE    */
54 /*    DISCLAIMED.  IN  NO EVENT SHALL THE UNIVERSITY  OF TEXAS AT    */
55 /*    AUSTIN OR CONTRIBUTORS BE  LIABLE FOR ANY DIRECT, INDIRECT,    */
56 /*    INCIDENTAL,  SPECIAL, EXEMPLARY,  OR  CONSEQUENTIAL DAMAGES    */
57 /*    (INCLUDING, BUT  NOT LIMITED TO,  PROCUREMENT OF SUBSTITUTE    */
58 /*    GOODS  OR  SERVICES; LOSS  OF  USE,  DATA,  OR PROFITS;  OR    */
59 /*    BUSINESS INTERRUPTION) HOWEVER CAUSED  AND ON ANY THEORY OF    */
60 /*    LIABILITY, WHETHER  IN CONTRACT, STRICT  LIABILITY, OR TORT    */
61 /*    (INCLUDING NEGLIGENCE OR OTHERWISE)  ARISING IN ANY WAY OUT    */
62 /*    OF  THE  USE OF  THIS  SOFTWARE,  EVEN  IF ADVISED  OF  THE    */
63 /*    POSSIBILITY OF SUCH DAMAGE.                                    */
64 /*                                                                   */
65 /* The views and conclusions contained in the software and           */
66 /* documentation are those of the authors and should not be          */
67 /* interpreted as representing official policies, either expressed   */
68 /* or implied, of The University of Texas at Austin.                 */
69 /*********************************************************************/
70
71 #ifndef COMMON_MIPS64
72 #define COMMON_MIPS64
73
74 #define MB
75 #define WMB
76
77 #define INLINE inline
78
79 #ifndef ASSEMBLER
80
81 static void INLINE blas_lock(volatile unsigned long *address){
82
83   long int ret, val = 1;
84
85   do {
86     while (*address) {YIELDING;};
87
88     __asm__ __volatile__(
89                          "1:    ll      %0, %3\n"
90                          "      ori     %2, %0, 1\n"
91                          "      sc      %2, %1\n"
92                          "      beqz    %2, 1b\n"
93                          "       andi   %2, %0, 1\n"
94                          "      sync\n"
95                          : "=&r" (val), "=m" (address), "=&r" (ret)
96                          : "m" (address)
97                          : "memory");
98
99   } while (ret);
100 }
101
102 static inline unsigned int rpcc(void){
103   unsigned long ret;
104 #if defined(LOONGSON3A) || defined(LOONGSON3B)
105   //  unsigned long long tmp;
106   //__asm__ __volatile__("dmfc0 %0, $25, 1": "=r"(tmp):: "memory");
107   //ret=tmp;
108   __asm__ __volatile__(".set push \n"
109                        ".set mips32r2\n"
110                        "rdhwr %0, $2\n"
111                        ".set pop": "=r"(ret):: "memory");
112
113 #else
114   __asm__ __volatile__(".set   push    \n"                                     
115           ".set   mips32r2\n"                                                  
116           "rdhwr %0, $30  \n"                                                  
117           ".set pop" : "=r"(ret) : : "memory");
118 #endif
119   return ret;
120 }
121
122 #if defined(LOONGSON3A) || defined(LOONGSON3B)
123 #define WHEREAMI
124 static inline int WhereAmI(void){
125   int ret=0;
126   __asm__ __volatile__(".set push \n"
127                        ".set mips32r2\n"
128                        "rdhwr %0, $0\n"
129                        ".set pop": "=r"(ret):: "memory");
130   return ret;
131
132 }
133 #endif
134
135 static inline int blas_quickdivide(blasint x, blasint y){
136   return x / y;
137 }
138
139 #ifdef DOUBLE
140 #define GET_IMAGE(res)  __asm__ __volatile__("mov.d %0, $f2" : "=f"(res)  : : "memory")
141 #else
142 #define GET_IMAGE(res)  __asm__ __volatile__("mov.s %0, $f2" : "=f"(res)  : : "memory")
143 #endif
144
145 #define GET_IMAGE_CANCEL
146
147 #endif
148
149
150 #ifdef ASSEMBLER
151
152 #define HALT    teq     $0, $0
153 #define NOP     move    $0, $0
154
155 #ifdef DOUBLE
156 #define LD      ldc1
157 #define ST      sdc1
158 #define MADD    madd.d
159 #define NMADD   nmadd.d
160 #define MSUB    msub.d
161 #define NMSUB   nmsub.d
162 #define ADD     add.d
163 #define SUB     sub.d
164 #define MUL     mul.d
165 #define MOV     mov.d
166 #define CMOVF   movf.d
167 #define CMOVT   movt.d
168 #define MTC     dmtc1
169 #define FABS    abs.d
170 #define CMPEQ   c.eq.d
171 #define CMPLE   c.le.d
172 #define CMPLT   c.lt.d
173 #define NEG     neg.d
174 #else
175 #define LD      lwc1
176 #define ST      swc1
177 #define MADD    madd.s
178 #define NMADD   nmadd.s
179 #define MSUB    msub.s
180 #define NMSUB   nmsub.s
181 #define ADD     add.s
182 #define SUB     sub.s
183 #define MUL     mul.s
184 #define MOV     mov.s
185 #define CMOVF   movf.s
186 #define CMOVT   movt.s
187 #define MTC     mtc1
188 #define FABS    abs.s
189 #define CMPEQ   c.eq.s
190 #define CMPLE   c.le.s
191 #define CMPLT   c.lt.s
192 #define PLU     plu.ps                                                    
193 #define PLL     pll.ps   
194 #define PUU     puu.ps    
195 #define PUL     pul.ps   
196 #define MADPS   madd.ps   
197 #define CVTU    cvt.s.pu    
198 #define CVTL    cvt.s.pl 
199 #define NEG     neg.s
200 #endif
201
202 #if   defined(__64BIT__) &&  defined(USE64BITINT)
203 #define LDINT   ld
204 #define LDARG   ld
205 #define SDARG   sd
206 #elif defined(__64BIT__) && !defined(USE64BITINT)
207 #define LDINT   lw
208 #define LDARG   ld
209 #define SDARG   sd
210 #else
211 #define LDINT   lw
212 #define LDARG   lw
213 #define SDARG   sw
214 #endif
215
216
217 #ifndef F_INTERFACE
218 #define REALNAME ASMNAME
219 #else
220 #define REALNAME ASMFNAME
221 #endif
222
223 #if defined(ASSEMBLER) && !defined(NEEDPARAM)
224
225 #define PROLOGUE \
226         .text ;\
227         .set    mips64 ;\
228         .align 5 ;\
229         .globl  REALNAME ;\
230         .ent    REALNAME ;\
231         .type   REALNAME, @function ;\
232 REALNAME: ;\
233         .set    noreorder ;\
234         .set    nomacro
235
236 #define EPILOGUE \
237         .set    macro ;\
238         .set    reorder ;\
239         .end    REALNAME
240
241 #define PROFCODE
242 #endif
243
244 #endif
245
246 #define SEEK_ADDRESS
247
248 #define BUFFER_SIZE     ( 32 << 20)
249
250 #if defined(LOONGSON3A)
251 #define PAGESIZE        (16UL << 10)
252 #define FIXED_PAGESIZE  (16UL << 10)
253 #endif
254
255 #if defined(LOONGSON3B)
256 #define PAGESIZE        (32UL << 10)
257 #define FIXED_PAGESIZE  (32UL << 10)
258 #endif
259
260 #ifndef PAGESIZE
261 #define PAGESIZE        (64UL << 10)
262 #endif
263 #define HUGE_PAGESIZE   ( 2 << 20)
264
265 #define BASE_ADDRESS (START_ADDRESS - BUFFER_SIZE * MAX_CPU_NUMBER)
266
267 #ifndef MAP_ANONYMOUS
268 #define MAP_ANONYMOUS MAP_ANON
269 #endif
270
271 #if defined(LOONGSON3A) || defined(LOONGSON3B)
272 #define PREFETCHD_(x) ld $0, x
273 #define PREFETCHD(x)  PREFETCHD_(x)  
274 #else
275 #define PREFETCHD(x) 
276 #endif
277
278 #endif