Merge branch '2020-10-22-misc-changes'
[platform/kernel/u-boot.git] / common / board_f.c
1 // SPDX-License-Identifier: GPL-2.0+
2 /*
3  * Copyright (c) 2011 The Chromium OS Authors.
4  * (C) Copyright 2002-2006
5  * Wolfgang Denk, DENX Software Engineering, wd@denx.de.
6  *
7  * (C) Copyright 2002
8  * Sysgo Real-Time Solutions, GmbH <www.elinos.com>
9  * Marius Groeger <mgroeger@sysgo.de>
10  */
11
12 #include <common.h>
13 #include <bloblist.h>
14 #include <bootstage.h>
15 #include <clock_legacy.h>
16 #include <console.h>
17 #include <cpu.h>
18 #include <cpu_func.h>
19 #include <dm.h>
20 #include <env.h>
21 #include <env_internal.h>
22 #include <fdtdec.h>
23 #include <fs.h>
24 #include <hang.h>
25 #include <i2c.h>
26 #include <init.h>
27 #include <initcall.h>
28 #include <lcd.h>
29 #include <log.h>
30 #include <malloc.h>
31 #include <mapmem.h>
32 #include <os.h>
33 #include <post.h>
34 #include <relocate.h>
35 #include <serial.h>
36 #ifdef CONFIG_SPL
37 #include <spl.h>
38 #endif
39 #include <status_led.h>
40 #include <sysreset.h>
41 #include <timer.h>
42 #include <trace.h>
43 #include <video.h>
44 #include <watchdog.h>
45 #include <asm/cache.h>
46 #ifdef CONFIG_MACH_TYPE
47 #include <asm/mach-types.h>
48 #endif
49 #if defined(CONFIG_MP) && defined(CONFIG_PPC)
50 #include <asm/mp.h>
51 #endif
52 #include <asm/io.h>
53 #include <asm/sections.h>
54 #include <dm/root.h>
55 #include <linux/errno.h>
56
57 /*
58  * Pointer to initial global data area
59  *
60  * Here we initialize it if needed.
61  */
62 #ifdef XTRN_DECLARE_GLOBAL_DATA_PTR
63 #undef  XTRN_DECLARE_GLOBAL_DATA_PTR
64 #define XTRN_DECLARE_GLOBAL_DATA_PTR    /* empty = allocate here */
65 DECLARE_GLOBAL_DATA_PTR = (gd_t *)(CONFIG_SYS_INIT_GD_ADDR);
66 #else
67 DECLARE_GLOBAL_DATA_PTR;
68 #endif
69
70 /*
71  * TODO(sjg@chromium.org): IMO this code should be
72  * refactored to a single function, something like:
73  *
74  * void led_set_state(enum led_colour_t colour, int on);
75  */
76 /************************************************************************
77  * Coloured LED functionality
78  ************************************************************************
79  * May be supplied by boards if desired
80  */
81 __weak void coloured_LED_init(void) {}
82 __weak void red_led_on(void) {}
83 __weak void red_led_off(void) {}
84 __weak void green_led_on(void) {}
85 __weak void green_led_off(void) {}
86 __weak void yellow_led_on(void) {}
87 __weak void yellow_led_off(void) {}
88 __weak void blue_led_on(void) {}
89 __weak void blue_led_off(void) {}
90
91 /*
92  * Why is gd allocated a register? Prior to reloc it might be better to
93  * just pass it around to each function in this file?
94  *
95  * After reloc one could argue that it is hardly used and doesn't need
96  * to be in a register. Or if it is it should perhaps hold pointers to all
97  * global data for all modules, so that post-reloc we can avoid the massive
98  * literal pool we get on ARM. Or perhaps just encourage each module to use
99  * a structure...
100  */
101
102 #if defined(CONFIG_WATCHDOG) || defined(CONFIG_HW_WATCHDOG)
103 static int init_func_watchdog_init(void)
104 {
105 # if defined(CONFIG_HW_WATCHDOG) && \
106         (defined(CONFIG_M68K) || defined(CONFIG_MICROBLAZE) || \
107         defined(CONFIG_SH) || \
108         defined(CONFIG_DESIGNWARE_WATCHDOG) || \
109         defined(CONFIG_IMX_WATCHDOG))
110         hw_watchdog_init();
111         puts("       Watchdog enabled\n");
112 # endif
113         WATCHDOG_RESET();
114
115         return 0;
116 }
117
118 int init_func_watchdog_reset(void)
119 {
120         WATCHDOG_RESET();
121
122         return 0;
123 }
124 #endif /* CONFIG_WATCHDOG */
125
126 __weak void board_add_ram_info(int use_default)
127 {
128         /* please define platform specific board_add_ram_info() */
129 }
130
131 static int init_baud_rate(void)
132 {
133         gd->baudrate = env_get_ulong("baudrate", 10, CONFIG_BAUDRATE);
134         return 0;
135 }
136
137 static int display_text_info(void)
138 {
139 #if !defined(CONFIG_SANDBOX) && !defined(CONFIG_EFI_APP)
140         ulong bss_start, bss_end, text_base;
141
142         bss_start = (ulong)&__bss_start;
143         bss_end = (ulong)&__bss_end;
144
145 #ifdef CONFIG_SYS_TEXT_BASE
146         text_base = CONFIG_SYS_TEXT_BASE;
147 #else
148         text_base = CONFIG_SYS_MONITOR_BASE;
149 #endif
150
151         debug("U-Boot code: %08lX -> %08lX  BSS: -> %08lX\n",
152               text_base, bss_start, bss_end);
153 #endif
154
155         return 0;
156 }
157
158 #ifdef CONFIG_SYSRESET
159 static int print_resetinfo(void)
160 {
161         struct udevice *dev;
162         char status[256];
163         int ret;
164
165         ret = uclass_first_device_err(UCLASS_SYSRESET, &dev);
166         if (ret) {
167                 debug("%s: No sysreset device found (error: %d)\n",
168                       __func__, ret);
169                 /* Not all boards have sysreset drivers available during early
170                  * boot, so don't fail if one can't be found.
171                  */
172                 return 0;
173         }
174
175         if (!sysreset_get_status(dev, status, sizeof(status)))
176                 printf("%s", status);
177
178         return 0;
179 }
180 #endif
181
182 #if defined(CONFIG_DISPLAY_CPUINFO) && CONFIG_IS_ENABLED(CPU)
183 static int print_cpuinfo(void)
184 {
185         struct udevice *dev;
186         char desc[512];
187         int ret;
188
189         dev = cpu_get_current_dev();
190         if (!dev) {
191                 debug("%s: Could not get CPU device\n",
192                       __func__);
193                 return -ENODEV;
194         }
195
196         ret = cpu_get_desc(dev, desc, sizeof(desc));
197         if (ret) {
198                 debug("%s: Could not get CPU description (err = %d)\n",
199                       dev->name, ret);
200                 return ret;
201         }
202
203         printf("CPU:   %s\n", desc);
204
205         return 0;
206 }
207 #endif
208
209 static int announce_dram_init(void)
210 {
211         puts("DRAM:  ");
212         return 0;
213 }
214
215 static int show_dram_config(void)
216 {
217         unsigned long long size;
218         int i;
219
220         debug("\nRAM Configuration:\n");
221         for (i = size = 0; i < CONFIG_NR_DRAM_BANKS; i++) {
222                 size += gd->bd->bi_dram[i].size;
223                 debug("Bank #%d: %llx ", i,
224                       (unsigned long long)(gd->bd->bi_dram[i].start));
225 #ifdef DEBUG
226                 print_size(gd->bd->bi_dram[i].size, "\n");
227 #endif
228         }
229         debug("\nDRAM:  ");
230
231         print_size(size, "");
232         board_add_ram_info(0);
233         putc('\n');
234
235         return 0;
236 }
237
238 __weak int dram_init_banksize(void)
239 {
240         gd->bd->bi_dram[0].start = gd->ram_base;
241         gd->bd->bi_dram[0].size = get_effective_memsize();
242
243         return 0;
244 }
245
246 #if defined(CONFIG_SYS_I2C)
247 static int init_func_i2c(void)
248 {
249         puts("I2C:   ");
250         i2c_init_all();
251         puts("ready\n");
252         return 0;
253 }
254 #endif
255
256 #if defined(CONFIG_VID)
257 __weak int init_func_vid(void)
258 {
259         return 0;
260 }
261 #endif
262
263 static int setup_mon_len(void)
264 {
265 #if defined(__ARM__) || defined(__MICROBLAZE__)
266         gd->mon_len = (ulong)&__bss_end - (ulong)_start;
267 #elif defined(CONFIG_SANDBOX) || defined(CONFIG_EFI_APP)
268         gd->mon_len = (ulong)&_end - (ulong)_init;
269 #elif defined(CONFIG_NIOS2) || defined(CONFIG_XTENSA)
270         gd->mon_len = CONFIG_SYS_MONITOR_LEN;
271 #elif defined(CONFIG_NDS32) || defined(CONFIG_SH) || defined(CONFIG_RISCV)
272         gd->mon_len = (ulong)(&__bss_end) - (ulong)(&_start);
273 #elif defined(CONFIG_SYS_MONITOR_BASE)
274         /* TODO: use (ulong)&__bss_end - (ulong)&__text_start; ? */
275         gd->mon_len = (ulong)&__bss_end - CONFIG_SYS_MONITOR_BASE;
276 #endif
277         return 0;
278 }
279
280 static int setup_spl_handoff(void)
281 {
282 #if CONFIG_IS_ENABLED(HANDOFF)
283         gd->spl_handoff = bloblist_find(BLOBLISTT_SPL_HANDOFF,
284                                         sizeof(struct spl_handoff));
285         debug("Found SPL hand-off info %p\n", gd->spl_handoff);
286 #endif
287
288         return 0;
289 }
290
291 __weak int arch_cpu_init(void)
292 {
293         return 0;
294 }
295
296 __weak int mach_cpu_init(void)
297 {
298         return 0;
299 }
300
301 /* Get the top of usable RAM */
302 __weak ulong board_get_usable_ram_top(ulong total_size)
303 {
304 #if defined(CONFIG_SYS_SDRAM_BASE) && CONFIG_SYS_SDRAM_BASE > 0
305         /*
306          * Detect whether we have so much RAM that it goes past the end of our
307          * 32-bit address space. If so, clip the usable RAM so it doesn't.
308          */
309         if (gd->ram_top < CONFIG_SYS_SDRAM_BASE)
310                 /*
311                  * Will wrap back to top of 32-bit space when reservations
312                  * are made.
313                  */
314                 return 0;
315 #endif
316         return gd->ram_top;
317 }
318
319 static int setup_dest_addr(void)
320 {
321         debug("Monitor len: %08lX\n", gd->mon_len);
322         /*
323          * Ram is setup, size stored in gd !!
324          */
325         debug("Ram size: %08lX\n", (ulong)gd->ram_size);
326 #if defined(CONFIG_SYS_MEM_TOP_HIDE)
327         /*
328          * Subtract specified amount of memory to hide so that it won't
329          * get "touched" at all by U-Boot. By fixing up gd->ram_size
330          * the Linux kernel should now get passed the now "corrected"
331          * memory size and won't touch it either. This should work
332          * for arch/ppc and arch/powerpc. Only Linux board ports in
333          * arch/powerpc with bootwrapper support, that recalculate the
334          * memory size from the SDRAM controller setup will have to
335          * get fixed.
336          */
337         gd->ram_size -= CONFIG_SYS_MEM_TOP_HIDE;
338 #endif
339 #ifdef CONFIG_SYS_SDRAM_BASE
340         gd->ram_base = CONFIG_SYS_SDRAM_BASE;
341 #endif
342         gd->ram_top = gd->ram_base + get_effective_memsize();
343         gd->ram_top = board_get_usable_ram_top(gd->mon_len);
344         gd->relocaddr = gd->ram_top;
345         debug("Ram top: %08lX\n", (ulong)gd->ram_top);
346 #if defined(CONFIG_MP) && (defined(CONFIG_MPC86xx) || defined(CONFIG_E500))
347         /*
348          * We need to make sure the location we intend to put secondary core
349          * boot code is reserved and not used by any part of u-boot
350          */
351         if (gd->relocaddr > determine_mp_bootpg(NULL)) {
352                 gd->relocaddr = determine_mp_bootpg(NULL);
353                 debug("Reserving MP boot page to %08lx\n", gd->relocaddr);
354         }
355 #endif
356         return 0;
357 }
358
359 #ifdef CONFIG_PRAM
360 /* reserve protected RAM */
361 static int reserve_pram(void)
362 {
363         ulong reg;
364
365         reg = env_get_ulong("pram", 10, CONFIG_PRAM);
366         gd->relocaddr -= (reg << 10);           /* size is in kB */
367         debug("Reserving %ldk for protected RAM at %08lx\n", reg,
368               gd->relocaddr);
369         return 0;
370 }
371 #endif /* CONFIG_PRAM */
372
373 /* Round memory pointer down to next 4 kB limit */
374 static int reserve_round_4k(void)
375 {
376         gd->relocaddr &= ~(4096 - 1);
377         return 0;
378 }
379
380 __weak int arch_reserve_mmu(void)
381 {
382         return 0;
383 }
384
385 static int reserve_video(void)
386 {
387 #ifdef CONFIG_DM_VIDEO
388         ulong addr;
389         int ret;
390
391         addr = gd->relocaddr;
392         ret = video_reserve(&addr);
393         if (ret)
394                 return ret;
395         debug("Reserving %luk for video at: %08lx\n",
396               (unsigned long)gd->relocaddr - addr, addr);
397         gd->relocaddr = addr;
398 #elif defined(CONFIG_LCD)
399 #  ifdef CONFIG_FB_ADDR
400         gd->fb_base = CONFIG_FB_ADDR;
401 #  else
402         /* reserve memory for LCD display (always full pages) */
403         gd->relocaddr = lcd_setmem(gd->relocaddr);
404         gd->fb_base = gd->relocaddr;
405 #  endif /* CONFIG_FB_ADDR */
406 #endif
407
408         return 0;
409 }
410
411 static int reserve_trace(void)
412 {
413 #ifdef CONFIG_TRACE
414         gd->relocaddr -= CONFIG_TRACE_BUFFER_SIZE;
415         gd->trace_buff = map_sysmem(gd->relocaddr, CONFIG_TRACE_BUFFER_SIZE);
416         debug("Reserving %luk for trace data at: %08lx\n",
417               (unsigned long)CONFIG_TRACE_BUFFER_SIZE >> 10, gd->relocaddr);
418 #endif
419
420         return 0;
421 }
422
423 static int reserve_uboot(void)
424 {
425         if (!(gd->flags & GD_FLG_SKIP_RELOC)) {
426                 /*
427                  * reserve memory for U-Boot code, data & bss
428                  * round down to next 4 kB limit
429                  */
430                 gd->relocaddr -= gd->mon_len;
431                 gd->relocaddr &= ~(4096 - 1);
432         #if defined(CONFIG_E500) || defined(CONFIG_MIPS)
433                 /* round down to next 64 kB limit so that IVPR stays aligned */
434                 gd->relocaddr &= ~(65536 - 1);
435         #endif
436
437                 debug("Reserving %ldk for U-Boot at: %08lx\n",
438                       gd->mon_len >> 10, gd->relocaddr);
439         }
440
441         gd->start_addr_sp = gd->relocaddr;
442
443         return 0;
444 }
445
446 /*
447  * reserve after start_addr_sp the requested size and make the stack pointer
448  * 16-byte aligned, this alignment is needed for cast on the reserved memory
449  * ref = x86_64 ABI: https://reviews.llvm.org/D30049: 16 bytes
450  *     = ARMv8 Instruction Set Overview: quad word, 16 bytes
451  */
452 static unsigned long reserve_stack_aligned(size_t size)
453 {
454         return ALIGN_DOWN(gd->start_addr_sp - size, 16);
455 }
456
457 #ifdef CONFIG_SYS_NONCACHED_MEMORY
458 static int reserve_noncached(void)
459 {
460         /*
461          * The value of gd->start_addr_sp must match the value of malloc_start
462          * calculated in boatrd_f.c:initr_malloc(), which is passed to
463          * board_r.c:mem_malloc_init() and then used by
464          * cache.c:noncached_init()
465          *
466          * These calculations must match the code in cache.c:noncached_init()
467          */
468         gd->start_addr_sp = ALIGN(gd->start_addr_sp, MMU_SECTION_SIZE) -
469                 MMU_SECTION_SIZE;
470         gd->start_addr_sp -= ALIGN(CONFIG_SYS_NONCACHED_MEMORY,
471                                    MMU_SECTION_SIZE);
472         debug("Reserving %dM for noncached_alloc() at: %08lx\n",
473               CONFIG_SYS_NONCACHED_MEMORY >> 20, gd->start_addr_sp);
474
475         return 0;
476 }
477 #endif
478
479 /* reserve memory for malloc() area */
480 static int reserve_malloc(void)
481 {
482         gd->start_addr_sp = reserve_stack_aligned(TOTAL_MALLOC_LEN);
483         debug("Reserving %dk for malloc() at: %08lx\n",
484               TOTAL_MALLOC_LEN >> 10, gd->start_addr_sp);
485 #ifdef CONFIG_SYS_NONCACHED_MEMORY
486         reserve_noncached();
487 #endif
488
489         return 0;
490 }
491
492 /* (permanently) allocate a Board Info struct */
493 static int reserve_board(void)
494 {
495         if (!gd->bd) {
496                 gd->start_addr_sp = reserve_stack_aligned(sizeof(struct bd_info));
497                 gd->bd = (struct bd_info *)map_sysmem(gd->start_addr_sp,
498                                                       sizeof(struct bd_info));
499                 memset(gd->bd, '\0', sizeof(struct bd_info));
500                 debug("Reserving %zu Bytes for Board Info at: %08lx\n",
501                       sizeof(struct bd_info), gd->start_addr_sp);
502         }
503         return 0;
504 }
505
506 static int setup_machine(void)
507 {
508 #ifdef CONFIG_MACH_TYPE
509         gd->bd->bi_arch_number = CONFIG_MACH_TYPE; /* board id for Linux */
510 #endif
511         return 0;
512 }
513
514 static int reserve_global_data(void)
515 {
516         gd->start_addr_sp = reserve_stack_aligned(sizeof(gd_t));
517         gd->new_gd = (gd_t *)map_sysmem(gd->start_addr_sp, sizeof(gd_t));
518         debug("Reserving %zu Bytes for Global Data at: %08lx\n",
519               sizeof(gd_t), gd->start_addr_sp);
520         return 0;
521 }
522
523 static int reserve_fdt(void)
524 {
525 #ifndef CONFIG_OF_EMBED
526         /*
527          * If the device tree is sitting immediately above our image then we
528          * must relocate it. If it is embedded in the data section, then it
529          * will be relocated with other data.
530          */
531         if (gd->fdt_blob) {
532                 gd->fdt_size = ALIGN(fdt_totalsize(gd->fdt_blob), 32);
533
534                 gd->start_addr_sp = reserve_stack_aligned(gd->fdt_size);
535                 gd->new_fdt = map_sysmem(gd->start_addr_sp, gd->fdt_size);
536                 debug("Reserving %lu Bytes for FDT at: %08lx\n",
537                       gd->fdt_size, gd->start_addr_sp);
538         }
539 #endif
540
541         return 0;
542 }
543
544 static int reserve_bootstage(void)
545 {
546 #ifdef CONFIG_BOOTSTAGE
547         int size = bootstage_get_size();
548
549         gd->start_addr_sp = reserve_stack_aligned(size);
550         gd->new_bootstage = map_sysmem(gd->start_addr_sp, size);
551         debug("Reserving %#x Bytes for bootstage at: %08lx\n", size,
552               gd->start_addr_sp);
553 #endif
554
555         return 0;
556 }
557
558 __weak int arch_reserve_stacks(void)
559 {
560         return 0;
561 }
562
563 static int reserve_stacks(void)
564 {
565         /* make stack pointer 16-byte aligned */
566         gd->start_addr_sp = reserve_stack_aligned(16);
567
568         /*
569          * let the architecture-specific code tailor gd->start_addr_sp and
570          * gd->irq_sp
571          */
572         return arch_reserve_stacks();
573 }
574
575 static int reserve_bloblist(void)
576 {
577 #ifdef CONFIG_BLOBLIST
578         /* Align to a 4KB boundary for easier reading of addresses */
579         gd->start_addr_sp = ALIGN_DOWN(gd->start_addr_sp - CONFIG_BLOBLIST_SIZE,
580                                        0x1000);
581         gd->new_bloblist = map_sysmem(gd->start_addr_sp, CONFIG_BLOBLIST_SIZE);
582 #endif
583
584         return 0;
585 }
586
587 static int display_new_sp(void)
588 {
589         debug("New Stack Pointer is: %08lx\n", gd->start_addr_sp);
590
591         return 0;
592 }
593
594 __weak int arch_setup_bdinfo(void)
595 {
596         return 0;
597 }
598
599 int setup_bdinfo(void)
600 {
601         struct bd_info *bd = gd->bd;
602
603         if (IS_ENABLED(CONFIG_SYS_HAS_SRAM)) {
604                 bd->bi_sramstart = CONFIG_SYS_SRAM_BASE; /* start of SRAM */
605                 bd->bi_sramsize = CONFIG_SYS_SRAM_SIZE;  /* size  of SRAM */
606         }
607
608         return arch_setup_bdinfo();
609 }
610
611 #ifdef CONFIG_POST
612 static int init_post(void)
613 {
614         post_bootmode_init();
615         post_run(NULL, POST_ROM | post_bootmode_get(0));
616
617         return 0;
618 }
619 #endif
620
621 static int reloc_fdt(void)
622 {
623 #ifndef CONFIG_OF_EMBED
624         if (gd->flags & GD_FLG_SKIP_RELOC)
625                 return 0;
626         if (gd->new_fdt) {
627                 memcpy(gd->new_fdt, gd->fdt_blob, fdt_totalsize(gd->fdt_blob));
628                 gd->fdt_blob = gd->new_fdt;
629         }
630 #endif
631
632         return 0;
633 }
634
635 static int reloc_bootstage(void)
636 {
637 #ifdef CONFIG_BOOTSTAGE
638         if (gd->flags & GD_FLG_SKIP_RELOC)
639                 return 0;
640         if (gd->new_bootstage) {
641                 int size = bootstage_get_size();
642
643                 debug("Copying bootstage from %p to %p, size %x\n",
644                       gd->bootstage, gd->new_bootstage, size);
645                 memcpy(gd->new_bootstage, gd->bootstage, size);
646                 gd->bootstage = gd->new_bootstage;
647                 bootstage_relocate();
648         }
649 #endif
650
651         return 0;
652 }
653
654 static int reloc_bloblist(void)
655 {
656 #ifdef CONFIG_BLOBLIST
657         if (gd->flags & GD_FLG_SKIP_RELOC)
658                 return 0;
659         if (gd->new_bloblist) {
660                 int size = CONFIG_BLOBLIST_SIZE;
661
662                 debug("Copying bloblist from %p to %p, size %x\n",
663                       gd->bloblist, gd->new_bloblist, size);
664                 memcpy(gd->new_bloblist, gd->bloblist, size);
665                 gd->bloblist = gd->new_bloblist;
666         }
667 #endif
668
669         return 0;
670 }
671
672 static int setup_reloc(void)
673 {
674         if (gd->flags & GD_FLG_SKIP_RELOC) {
675                 debug("Skipping relocation due to flag\n");
676                 return 0;
677         }
678
679 #ifdef CONFIG_SYS_TEXT_BASE
680 #ifdef ARM
681         gd->reloc_off = gd->relocaddr - (unsigned long)__image_copy_start;
682 #elif defined(CONFIG_M68K)
683         /*
684          * On all ColdFire arch cpu, monitor code starts always
685          * just after the default vector table location, so at 0x400
686          */
687         gd->reloc_off = gd->relocaddr - (CONFIG_SYS_TEXT_BASE + 0x400);
688 #elif !defined(CONFIG_SANDBOX)
689         gd->reloc_off = gd->relocaddr - CONFIG_SYS_TEXT_BASE;
690 #endif
691 #endif
692         memcpy(gd->new_gd, (char *)gd, sizeof(gd_t));
693
694         debug("Relocation Offset is: %08lx\n", gd->reloc_off);
695         debug("Relocating to %08lx, new gd at %08lx, sp at %08lx\n",
696               gd->relocaddr, (ulong)map_to_sysmem(gd->new_gd),
697               gd->start_addr_sp);
698
699         return 0;
700 }
701
702 #ifdef CONFIG_OF_BOARD_FIXUP
703 static int fix_fdt(void)
704 {
705         return board_fix_fdt((void *)gd->fdt_blob);
706 }
707 #endif
708
709 /* ARM calls relocate_code from its crt0.S */
710 #if !defined(CONFIG_ARM) && !defined(CONFIG_SANDBOX) && \
711                 !CONFIG_IS_ENABLED(X86_64)
712
713 static int jump_to_copy(void)
714 {
715         if (gd->flags & GD_FLG_SKIP_RELOC)
716                 return 0;
717         /*
718          * x86 is special, but in a nice way. It uses a trampoline which
719          * enables the dcache if possible.
720          *
721          * For now, other archs use relocate_code(), which is implemented
722          * similarly for all archs. When we do generic relocation, hopefully
723          * we can make all archs enable the dcache prior to relocation.
724          */
725 #if defined(CONFIG_X86) || defined(CONFIG_ARC)
726         /*
727          * SDRAM and console are now initialised. The final stack can now
728          * be setup in SDRAM. Code execution will continue in Flash, but
729          * with the stack in SDRAM and Global Data in temporary memory
730          * (CPU cache)
731          */
732         arch_setup_gd(gd->new_gd);
733         board_init_f_r_trampoline(gd->start_addr_sp);
734 #else
735         relocate_code(gd->start_addr_sp, gd->new_gd, gd->relocaddr);
736 #endif
737
738         return 0;
739 }
740 #endif
741
742 /* Record the board_init_f() bootstage (after arch_cpu_init()) */
743 static int initf_bootstage(void)
744 {
745         bool from_spl = IS_ENABLED(CONFIG_SPL_BOOTSTAGE) &&
746                         IS_ENABLED(CONFIG_BOOTSTAGE_STASH);
747         int ret;
748
749         ret = bootstage_init(!from_spl);
750         if (ret)
751                 return ret;
752         if (from_spl) {
753                 const void *stash = map_sysmem(CONFIG_BOOTSTAGE_STASH_ADDR,
754                                                CONFIG_BOOTSTAGE_STASH_SIZE);
755
756                 ret = bootstage_unstash(stash, CONFIG_BOOTSTAGE_STASH_SIZE);
757                 if (ret && ret != -ENOENT) {
758                         debug("Failed to unstash bootstage: err=%d\n", ret);
759                         return ret;
760                 }
761         }
762
763         bootstage_mark_name(BOOTSTAGE_ID_START_UBOOT_F, "board_init_f");
764
765         return 0;
766 }
767
768 static int initf_console_record(void)
769 {
770 #if defined(CONFIG_CONSOLE_RECORD) && CONFIG_VAL(SYS_MALLOC_F_LEN)
771         return console_record_init();
772 #else
773         return 0;
774 #endif
775 }
776
777 static int initf_dm(void)
778 {
779 #if defined(CONFIG_DM) && CONFIG_VAL(SYS_MALLOC_F_LEN)
780         int ret;
781
782         bootstage_start(BOOTSTAGE_ID_ACCUM_DM_F, "dm_f");
783         ret = dm_init_and_scan(true);
784         bootstage_accum(BOOTSTAGE_ID_ACCUM_DM_F);
785         if (ret)
786                 return ret;
787 #endif
788 #ifdef CONFIG_TIMER_EARLY
789         ret = dm_timer_init();
790         if (ret)
791                 return ret;
792 #endif
793
794         return 0;
795 }
796
797 /* Architecture-specific memory reservation */
798 __weak int reserve_arch(void)
799 {
800         return 0;
801 }
802
803 __weak int arch_cpu_init_dm(void)
804 {
805         return 0;
806 }
807
808 __weak int checkcpu(void)
809 {
810         return 0;
811 }
812
813 __weak int clear_bss(void)
814 {
815         return 0;
816 }
817
818 static const init_fnc_t init_sequence_f[] = {
819         setup_mon_len,
820 #ifdef CONFIG_OF_CONTROL
821         fdtdec_setup,
822 #endif
823 #ifdef CONFIG_TRACE_EARLY
824         trace_early_init,
825 #endif
826         initf_malloc,
827         log_init,
828         initf_bootstage,        /* uses its own timer, so does not need DM */
829 #ifdef CONFIG_BLOBLIST
830         bloblist_init,
831 #endif
832         setup_spl_handoff,
833         initf_console_record,
834 #if defined(CONFIG_HAVE_FSP)
835         arch_fsp_init,
836 #endif
837         arch_cpu_init,          /* basic arch cpu dependent setup */
838         mach_cpu_init,          /* SoC/machine dependent CPU setup */
839         initf_dm,
840         arch_cpu_init_dm,
841 #if defined(CONFIG_BOARD_EARLY_INIT_F)
842         board_early_init_f,
843 #endif
844 #if defined(CONFIG_PPC) || defined(CONFIG_SYS_FSL_CLK) || defined(CONFIG_M68K)
845         /* get CPU and bus clocks according to the environment variable */
846         get_clocks,             /* get CPU and bus clocks (etc.) */
847 #endif
848 #if !defined(CONFIG_M68K)
849         timer_init,             /* initialize timer */
850 #endif
851 #if defined(CONFIG_BOARD_POSTCLK_INIT)
852         board_postclk_init,
853 #endif
854         env_init,               /* initialize environment */
855         init_baud_rate,         /* initialze baudrate settings */
856         serial_init,            /* serial communications setup */
857         console_init_f,         /* stage 1 init of console */
858         display_options,        /* say that we are here */
859         display_text_info,      /* show debugging info if required */
860         checkcpu,
861 #if defined(CONFIG_SYSRESET)
862         print_resetinfo,
863 #endif
864 #if defined(CONFIG_DISPLAY_CPUINFO)
865         print_cpuinfo,          /* display cpu info (and speed) */
866 #endif
867 #if defined(CONFIG_DTB_RESELECT)
868         embedded_dtb_select,
869 #endif
870 #if defined(CONFIG_DISPLAY_BOARDINFO)
871         show_board_info,
872 #endif
873         INIT_FUNC_WATCHDOG_INIT
874 #if defined(CONFIG_MISC_INIT_F)
875         misc_init_f,
876 #endif
877         INIT_FUNC_WATCHDOG_RESET
878 #if defined(CONFIG_SYS_I2C)
879         init_func_i2c,
880 #endif
881 #if defined(CONFIG_VID) && !defined(CONFIG_SPL)
882         init_func_vid,
883 #endif
884         announce_dram_init,
885         dram_init,              /* configure available RAM banks */
886 #ifdef CONFIG_POST
887         post_init_f,
888 #endif
889         INIT_FUNC_WATCHDOG_RESET
890 #if defined(CONFIG_SYS_DRAM_TEST)
891         testdram,
892 #endif /* CONFIG_SYS_DRAM_TEST */
893         INIT_FUNC_WATCHDOG_RESET
894
895 #ifdef CONFIG_POST
896         init_post,
897 #endif
898         INIT_FUNC_WATCHDOG_RESET
899         /*
900          * Now that we have DRAM mapped and working, we can
901          * relocate the code and continue running from DRAM.
902          *
903          * Reserve memory at end of RAM for (top down in that order):
904          *  - area that won't get touched by U-Boot and Linux (optional)
905          *  - kernel log buffer
906          *  - protected RAM
907          *  - LCD framebuffer
908          *  - monitor code
909          *  - board info struct
910          */
911         setup_dest_addr,
912 #ifdef CONFIG_OF_BOARD_FIXUP
913         fix_fdt,
914 #endif
915 #ifdef CONFIG_PRAM
916         reserve_pram,
917 #endif
918         reserve_round_4k,
919         arch_reserve_mmu,
920         reserve_video,
921         reserve_trace,
922         reserve_uboot,
923         reserve_malloc,
924         reserve_board,
925         setup_machine,
926         reserve_global_data,
927         reserve_fdt,
928         reserve_bootstage,
929         reserve_bloblist,
930         reserve_arch,
931         reserve_stacks,
932         dram_init_banksize,
933         show_dram_config,
934         INIT_FUNC_WATCHDOG_RESET
935         setup_bdinfo,
936         display_new_sp,
937         INIT_FUNC_WATCHDOG_RESET
938         reloc_fdt,
939         reloc_bootstage,
940         reloc_bloblist,
941         setup_reloc,
942 #if defined(CONFIG_X86) || defined(CONFIG_ARC)
943         copy_uboot_to_ram,
944         do_elf_reloc_fixups,
945 #endif
946         clear_bss,
947 #if !defined(CONFIG_ARM) && !defined(CONFIG_SANDBOX) && \
948                 !CONFIG_IS_ENABLED(X86_64)
949         jump_to_copy,
950 #endif
951         NULL,
952 };
953
954 void board_init_f(ulong boot_flags)
955 {
956         gd->flags = boot_flags;
957         gd->have_console = 0;
958
959         if (initcall_run_list(init_sequence_f))
960                 hang();
961
962 #if !defined(CONFIG_ARM) && !defined(CONFIG_SANDBOX) && \
963                 !defined(CONFIG_EFI_APP) && !CONFIG_IS_ENABLED(X86_64) && \
964                 !defined(CONFIG_ARC)
965         /* NOTREACHED - jump_to_copy() does not return */
966         hang();
967 #endif
968 }
969
970 #if defined(CONFIG_X86) || defined(CONFIG_ARC)
971 /*
972  * For now this code is only used on x86.
973  *
974  * init_sequence_f_r is the list of init functions which are run when
975  * U-Boot is executing from Flash with a semi-limited 'C' environment.
976  * The following limitations must be considered when implementing an
977  * '_f_r' function:
978  *  - 'static' variables are read-only
979  *  - Global Data (gd->xxx) is read/write
980  *
981  * The '_f_r' sequence must, as a minimum, copy U-Boot to RAM (if
982  * supported).  It _should_, if possible, copy global data to RAM and
983  * initialise the CPU caches (to speed up the relocation process)
984  *
985  * NOTE: At present only x86 uses this route, but it is intended that
986  * all archs will move to this when generic relocation is implemented.
987  */
988 static const init_fnc_t init_sequence_f_r[] = {
989 #if !CONFIG_IS_ENABLED(X86_64)
990         init_cache_f_r,
991 #endif
992
993         NULL,
994 };
995
996 void board_init_f_r(void)
997 {
998         if (initcall_run_list(init_sequence_f_r))
999                 hang();
1000
1001         /*
1002          * The pre-relocation drivers may be using memory that has now gone
1003          * away. Mark serial as unavailable - this will fall back to the debug
1004          * UART if available.
1005          *
1006          * Do the same with log drivers since the memory may not be available.
1007          */
1008         gd->flags &= ~(GD_FLG_SERIAL_READY | GD_FLG_LOG_READY);
1009 #ifdef CONFIG_TIMER
1010         gd->timer = NULL;
1011 #endif
1012
1013         /*
1014          * U-Boot has been copied into SDRAM, the BSS has been cleared etc.
1015          * Transfer execution from Flash to RAM by calculating the address
1016          * of the in-RAM copy of board_init_r() and calling it
1017          */
1018         (board_init_r + gd->reloc_off)((gd_t *)gd, gd->relocaddr);
1019
1020         /* NOTREACHED - board_init_r() does not return */
1021         hang();
1022 }
1023 #endif /* CONFIG_X86 */