sunxi: Groundwork to support new dram type for A83T
[platform/kernel/u-boot.git] / board / sunxi / Kconfig
1 if ARCH_SUNXI
2
3 # Note only one of these may be selected at a time! But hidden choices are
4 # not supported by Kconfig
5 config SUNXI_GEN_SUN4I
6         bool
7         ---help---
8         Select this for sunxi SoCs which have resets and clocks set up
9         as the original A10 (mach-sun4i).
10
11 config SUNXI_GEN_SUN6I
12         bool
13         ---help---
14         Select this for sunxi SoCs which have sun6i like periphery, like
15         separate ahb reset control registers, custom pmic bus, new style
16         watchdog, etc.
17
18
19 choice
20         prompt "Sunxi SoC Variant"
21         optional
22
23 config MACH_SUN4I
24         bool "sun4i (Allwinner A10)"
25         select CPU_V7
26         select SUNXI_GEN_SUN4I
27         select SUPPORT_SPL
28
29 config MACH_SUN5I
30         bool "sun5i (Allwinner A13)"
31         select CPU_V7
32         select SUNXI_GEN_SUN4I
33         select SUPPORT_SPL
34
35 config MACH_SUN6I
36         bool "sun6i (Allwinner A31)"
37         select CPU_V7
38         select CPU_V7_HAS_NONSEC
39         select CPU_V7_HAS_VIRT
40         select SUNXI_GEN_SUN6I
41         select SUPPORT_SPL
42         select ARMV7_BOOT_SEC_DEFAULT if OLD_SUNXI_KERNEL_COMPAT
43
44 config MACH_SUN7I
45         bool "sun7i (Allwinner A20)"
46         select CPU_V7
47         select CPU_V7_HAS_NONSEC
48         select CPU_V7_HAS_VIRT
49         select SUNXI_GEN_SUN4I
50         select SUPPORT_SPL
51         select ARMV7_BOOT_SEC_DEFAULT if OLD_SUNXI_KERNEL_COMPAT
52
53 config MACH_SUN8I_A23
54         bool "sun8i (Allwinner A23)"
55         select CPU_V7
56         select CPU_V7_HAS_NONSEC
57         select CPU_V7_HAS_VIRT
58         select SUNXI_GEN_SUN6I
59         select SUPPORT_SPL
60         select ARMV7_BOOT_SEC_DEFAULT if OLD_SUNXI_KERNEL_COMPAT
61
62 config MACH_SUN8I_A33
63         bool "sun8i (Allwinner A33)"
64         select CPU_V7
65         select CPU_V7_HAS_NONSEC
66         select CPU_V7_HAS_VIRT
67         select SUNXI_GEN_SUN6I
68         select SUPPORT_SPL
69         select ARMV7_BOOT_SEC_DEFAULT if OLD_SUNXI_KERNEL_COMPAT
70
71 config MACH_SUN8I_H3
72         bool "sun8i (Allwinner H3)"
73         select CPU_V7
74         select CPU_V7_HAS_NONSEC
75         select CPU_V7_HAS_VIRT
76         select SUNXI_GEN_SUN6I
77         select SUPPORT_SPL
78         select ARMV7_BOOT_SEC_DEFAULT if OLD_SUNXI_KERNEL_COMPAT
79
80 config MACH_SUN8I_A83T
81         bool "sun8i (Allwinner A83T)"
82         select CPU_V7
83         select SUNXI_GEN_SUN6I
84         select SUPPORT_SPL
85
86 config MACH_SUN9I
87         bool "sun9i (Allwinner A80)"
88         select CPU_V7
89         select SUNXI_GEN_SUN6I
90
91 endchoice
92
93 # The sun8i SoCs share a lot, this helps to avoid a lot of "if A23 || A33"
94 config MACH_SUN8I
95         bool
96         default y if MACH_SUN8I_A23 || MACH_SUN8I_A33 || MACH_SUN8I_H3 || MACH_SUN8I_A83T
97
98 config DRAM_TYPE
99         int "sunxi dram type"
100         depends on MACH_SUN8I_A83T
101         default 3
102         ---help---
103         Set the dram type, 3: DDR3, 7: LPDDR3
104
105 config DRAM_CLK
106         int "sunxi dram clock speed"
107         default 312 if MACH_SUN6I || MACH_SUN8I
108         default 360 if MACH_SUN4I || MACH_SUN5I || MACH_SUN7I
109         ---help---
110         Set the dram clock speed, valid range 240 - 480, must be a multiple
111         of 24.
112
113 if MACH_SUN5I || MACH_SUN7I
114 config DRAM_MBUS_CLK
115         int "sunxi mbus clock speed"
116         default 300
117         ---help---
118         Set the mbus clock speed. The maximum on sun5i hardware is 300MHz.
119
120 endif
121
122 config DRAM_ZQ
123         int "sunxi dram zq value"
124         default 123 if MACH_SUN4I || MACH_SUN5I || MACH_SUN6I || MACH_SUN8I
125         default 127 if MACH_SUN7I
126         ---help---
127         Set the dram zq value.
128
129 config DRAM_ODT_EN
130         bool "sunxi dram odt enable"
131         default n if !MACH_SUN8I_A23
132         default y if MACH_SUN8I_A23
133         ---help---
134         Select this to enable dram odt (on die termination).
135
136 if MACH_SUN4I || MACH_SUN5I || MACH_SUN7I
137 config DRAM_EMR1
138         int "sunxi dram emr1 value"
139         default 0 if MACH_SUN4I
140         default 4 if MACH_SUN5I || MACH_SUN7I
141         ---help---
142         Set the dram controller emr1 value.
143
144 config DRAM_TPR3
145         hex "sunxi dram tpr3 value"
146         default 0
147         ---help---
148         Set the dram controller tpr3 parameter. This parameter configures
149         the delay on the command lane and also phase shifts, which are
150         applied for sampling incoming read data. The default value 0
151         means that no phase/delay adjustments are necessary. Properly
152         configuring this parameter increases reliability at high DRAM
153         clock speeds.
154
155 config DRAM_DQS_GATING_DELAY
156         hex "sunxi dram dqs_gating_delay value"
157         default 0
158         ---help---
159         Set the dram controller dqs_gating_delay parmeter. Each byte
160         encodes the DQS gating delay for each byte lane. The delay
161         granularity is 1/4 cycle. For example, the value 0x05060606
162         means that the delay is 5 quarter-cycles for one lane (1.25
163         cycles) and 6 quarter-cycles (1.5 cycles) for 3 other lanes.
164         The default value 0 means autodetection. The results of hardware
165         autodetection are not very reliable and depend on the chip
166         temperature (sometimes producing different results on cold start
167         and warm reboot). But the accuracy of hardware autodetection
168         is usually good enough, unless running at really high DRAM
169         clocks speeds (up to 600MHz). If unsure, keep as 0.
170
171 choice
172         prompt "sunxi dram timings"
173         default DRAM_TIMINGS_VENDOR_MAGIC
174         ---help---
175         Select the timings of the DDR3 chips.
176
177 config DRAM_TIMINGS_VENDOR_MAGIC
178         bool "Magic vendor timings from Android"
179         ---help---
180         The same DRAM timings as in the Allwinner boot0 bootloader.
181
182 config DRAM_TIMINGS_DDR3_1066F_1333H
183         bool "JEDEC DDR3-1333H with down binning to DDR3-1066F"
184         ---help---
185         Use the timings of the standard JEDEC DDR3-1066F speed bin for
186         DRAM_CLK <= 533MHz and the timings of the DDR3-1333H speed bin
187         for DRAM_CLK > 533MHz. This covers the majority of DDR3 chips
188         used in Allwinner A10/A13/A20 devices. In the case of DDR3-1333
189         or DDR3-1600 chips, be sure to check the DRAM datasheet to confirm
190         that down binning to DDR3-1066F is supported (because DDR3-1066F
191         uses a bit faster timings than DDR3-1333H).
192
193 config DRAM_TIMINGS_DDR3_800E_1066G_1333J
194         bool "JEDEC DDR3-800E / DDR3-1066G / DDR3-1333J"
195         ---help---
196         Use the timings of the slowest possible JEDEC speed bin for the
197         selected DRAM_CLK. Depending on the DRAM_CLK value, it may be
198         DDR3-800E, DDR3-1066G or DDR3-1333J.
199
200 endchoice
201
202 endif
203
204 if MACH_SUN8I_A23
205 config DRAM_ODT_CORRECTION
206         int "sunxi dram odt correction value"
207         default 0
208         ---help---
209         Set the dram odt correction value (range -255 - 255). In allwinner
210         fex files, this option is found in bits 8-15 of the u32 odt_en variable
211         in the [dram] section. When bit 31 of the odt_en variable is set
212         then the correction is negative. Usually the value for this is 0.
213 endif
214
215 config SYS_CLK_FREQ
216         default 912000000 if MACH_SUN7I
217         default 1008000000 if MACH_SUN4I || MACH_SUN5I || MACH_SUN6I || MACH_SUN8I
218
219 config SYS_CONFIG_NAME
220         default "sun4i" if MACH_SUN4I
221         default "sun5i" if MACH_SUN5I
222         default "sun6i" if MACH_SUN6I
223         default "sun7i" if MACH_SUN7I
224         default "sun8i" if MACH_SUN8I
225         default "sun9i" if MACH_SUN9I
226
227 config SYS_BOARD
228         default "sunxi"
229
230 config SYS_SOC
231         default "sunxi"
232
233 config UART0_PORT_F
234         bool "UART0 on MicroSD breakout board"
235         default n
236         ---help---
237         Repurpose the SD card slot for getting access to the UART0 serial
238         console. Primarily useful only for low level u-boot debugging on
239         tablets, where normal UART0 is difficult to access and requires
240         device disassembly and/or soldering. As the SD card can't be used
241         at the same time, the system can be only booted in the FEL mode.
242         Only enable this if you really know what you are doing.
243
244 config OLD_SUNXI_KERNEL_COMPAT
245         boolean "Enable workarounds for booting old kernels"
246         default n
247         ---help---
248         Set this to enable various workarounds for old kernels, this results in
249         sub-optimal settings for newer kernels, only enable if needed.
250
251 config MMC
252         depends on !UART0_PORT_F
253         default y if ARCH_SUNXI
254
255 config MMC0_CD_PIN
256         string "Card detect pin for mmc0"
257         default ""
258         ---help---
259         Set the card detect pin for mmc0, leave empty to not use cd. This
260         takes a string in the format understood by sunxi_name_to_gpio, e.g.
261         PH1 for pin 1 of port H.
262
263 config MMC1_CD_PIN
264         string "Card detect pin for mmc1"
265         default ""
266         ---help---
267         See MMC0_CD_PIN help text.
268
269 config MMC2_CD_PIN
270         string "Card detect pin for mmc2"
271         default ""
272         ---help---
273         See MMC0_CD_PIN help text.
274
275 config MMC3_CD_PIN
276         string "Card detect pin for mmc3"
277         default ""
278         ---help---
279         See MMC0_CD_PIN help text.
280
281 config MMC1_PINS
282         string "Pins for mmc1"
283         default ""
284         ---help---
285         Set the pins used for mmc1, when applicable. This takes a string in the
286         format understood by sunxi_name_to_gpio_bank, e.g. PH for port H.
287
288 config MMC2_PINS
289         string "Pins for mmc2"
290         default ""
291         ---help---
292         See MMC1_PINS help text.
293
294 config MMC3_PINS
295         string "Pins for mmc3"
296         default ""
297         ---help---
298         See MMC1_PINS help text.
299
300 config MMC_SUNXI_SLOT_EXTRA
301         int "mmc extra slot number"
302         default -1
303         ---help---
304         sunxi builds always enable mmc0, some boards also have a second sdcard
305         slot or emmc on mmc1 - mmc3. Setting this to 1, 2 or 3 will enable
306         support for this.
307
308 config USB0_VBUS_PIN
309         string "Vbus enable pin for usb0 (otg)"
310         default ""
311         ---help---
312         Set the Vbus enable pin for usb0 (otg). This takes a string in the
313         format understood by sunxi_name_to_gpio, e.g. PH1 for pin 1 of port H.
314
315 config USB0_VBUS_DET
316         string "Vbus detect pin for usb0 (otg)"
317         default ""
318         ---help---
319         Set the Vbus detect pin for usb0 (otg). This takes a string in the
320         format understood by sunxi_name_to_gpio, e.g. PH1 for pin 1 of port H.
321
322 config USB0_ID_DET
323         string "ID detect pin for usb0 (otg)"
324         default ""
325         ---help---
326         Set the ID detect pin for usb0 (otg). This takes a string in the
327         format understood by sunxi_name_to_gpio, e.g. PH1 for pin 1 of port H.
328
329 config USB1_VBUS_PIN
330         string "Vbus enable pin for usb1 (ehci0)"
331         default "PH6" if MACH_SUN4I || MACH_SUN7I
332         default "PH27" if MACH_SUN6I
333         ---help---
334         Set the Vbus enable pin for usb1 (ehci0, usb0 is the otg). This takes
335         a string in the format understood by sunxi_name_to_gpio, e.g.
336         PH1 for pin 1 of port H.
337
338 config USB2_VBUS_PIN
339         string "Vbus enable pin for usb2 (ehci1)"
340         default "PH3" if MACH_SUN4I || MACH_SUN7I
341         default "PH24" if MACH_SUN6I
342         ---help---
343         See USB1_VBUS_PIN help text.
344
345 config I2C0_ENABLE
346         bool "Enable I2C/TWI controller 0"
347         default y if MACH_SUN4I || MACH_SUN5I || MACH_SUN7I
348         default n if MACH_SUN6I || MACH_SUN8I
349         ---help---
350         This allows enabling I2C/TWI controller 0 by muxing its pins, enabling
351         its clock and setting up the bus. This is especially useful on devices
352         with slaves connected to the bus or with pins exposed through e.g. an
353         expansion port/header.
354
355 config I2C1_ENABLE
356         bool "Enable I2C/TWI controller 1"
357         default n
358         ---help---
359         See I2C0_ENABLE help text.
360
361 config I2C2_ENABLE
362         bool "Enable I2C/TWI controller 2"
363         default n
364         ---help---
365         See I2C0_ENABLE help text.
366
367 if MACH_SUN6I || MACH_SUN7I
368 config I2C3_ENABLE
369         bool "Enable I2C/TWI controller 3"
370         default n
371         ---help---
372         See I2C0_ENABLE help text.
373 endif
374
375 config R_I2C_ENABLE
376         bool "Enable the PRCM I2C/TWI controller"
377         default n
378         ---help---
379         Set this to y to enable the I2C controller which is part of the PRCM.
380
381 if MACH_SUN7I
382 config I2C4_ENABLE
383         bool "Enable I2C/TWI controller 4"
384         default n
385         ---help---
386         See I2C0_ENABLE help text.
387 endif
388
389 config AXP_GPIO
390         boolean "Enable support for gpio-s on axp PMICs"
391         default n
392         ---help---
393         Say Y here to enable support for the gpio pins of the axp PMIC ICs.
394
395 config VIDEO
396         boolean "Enable graphical uboot console on HDMI, LCD or VGA"
397         depends on !MACH_SUN8I_A83T
398         default y
399         ---help---
400         Say Y here to add support for using a cfb console on the HDMI, LCD
401         or VGA output found on most sunxi devices. See doc/README.video for
402         info on how to select the video output and mode.
403
404 config VIDEO_HDMI
405         boolean "HDMI output support"
406         depends on VIDEO && !MACH_SUN8I
407         default y
408         ---help---
409         Say Y here to add support for outputting video over HDMI.
410
411 config VIDEO_VGA
412         boolean "VGA output support"
413         depends on VIDEO && (MACH_SUN4I || MACH_SUN7I)
414         default n
415         ---help---
416         Say Y here to add support for outputting video over VGA.
417
418 config VIDEO_VGA_VIA_LCD
419         boolean "VGA via LCD controller support"
420         depends on VIDEO && (MACH_SUN5I || MACH_SUN6I || MACH_SUN8I)
421         default n
422         ---help---
423         Say Y here to add support for external DACs connected to the parallel
424         LCD interface driving a VGA connector, such as found on the
425         Olimex A13 boards.
426
427 config VIDEO_VGA_VIA_LCD_FORCE_SYNC_ACTIVE_HIGH
428         boolean "Force sync active high for VGA via LCD controller support"
429         depends on VIDEO_VGA_VIA_LCD
430         default n
431         ---help---
432         Say Y here if you've a board which uses opendrain drivers for the vga
433         hsync and vsync signals. Opendrain drivers cannot generate steep enough
434         positive edges for a stable video output, so on boards with opendrain
435         drivers the sync signals must always be active high.
436
437 config VIDEO_VGA_EXTERNAL_DAC_EN
438         string "LCD panel power enable pin"
439         depends on VIDEO_VGA_VIA_LCD
440         default ""
441         ---help---
442         Set the enable pin for the external VGA DAC. This takes a string in the
443         format understood by sunxi_name_to_gpio, e.g. PH1 for pin 1 of port H.
444
445 config VIDEO_COMPOSITE
446         boolean "Composite video output support"
447         depends on VIDEO && (MACH_SUN4I || MACH_SUN5I || MACH_SUN7I)
448         default n
449         ---help---
450         Say Y here to add support for outputting composite video.
451
452 config VIDEO_LCD_MODE
453         string "LCD panel timing details"
454         depends on VIDEO
455         default ""
456         ---help---
457         LCD panel timing details string, leave empty if there is no LCD panel.
458         This is in drivers/video/videomodes.c: video_get_params() format, e.g.
459         x:800,y:480,depth:18,pclk_khz:33000,le:16,ri:209,up:22,lo:22,hs:30,vs:1,sync:0,vmode:0
460         Also see: http://linux-sunxi.org/LCD
461
462 config VIDEO_LCD_DCLK_PHASE
463         int "LCD panel display clock phase"
464         depends on VIDEO
465         default 1
466         ---help---
467         Select LCD panel display clock phase shift, range 0-3.
468
469 config VIDEO_LCD_POWER
470         string "LCD panel power enable pin"
471         depends on VIDEO
472         default ""
473         ---help---
474         Set the power enable pin for the LCD panel. This takes a string in the
475         format understood by sunxi_name_to_gpio, e.g. PH1 for pin 1 of port H.
476
477 config VIDEO_LCD_RESET
478         string "LCD panel reset pin"
479         depends on VIDEO
480         default ""
481         ---help---
482         Set the reset pin for the LCD panel. This takes a string in the format
483         understood by sunxi_name_to_gpio, e.g. PH1 for pin 1 of port H.
484
485 config VIDEO_LCD_BL_EN
486         string "LCD panel backlight enable pin"
487         depends on VIDEO
488         default ""
489         ---help---
490         Set the backlight enable pin for the LCD panel. This takes a string in the
491         the format understood by sunxi_name_to_gpio, e.g. PH1 for pin 1 of
492         port H.
493
494 config VIDEO_LCD_BL_PWM
495         string "LCD panel backlight pwm pin"
496         depends on VIDEO
497         default ""
498         ---help---
499         Set the backlight pwm pin for the LCD panel. This takes a string in the
500         format understood by sunxi_name_to_gpio, e.g. PH1 for pin 1 of port H.
501
502 config VIDEO_LCD_BL_PWM_ACTIVE_LOW
503         bool "LCD panel backlight pwm is inverted"
504         depends on VIDEO
505         default y
506         ---help---
507         Set this if the backlight pwm output is active low.
508
509 config VIDEO_LCD_PANEL_I2C
510         bool "LCD panel needs to be configured via i2c"
511         depends on VIDEO
512         default n
513         ---help---
514         Say y here if the LCD panel needs to be configured via i2c. This
515         will add a bitbang i2c controller using gpios to talk to the LCD.
516
517 config VIDEO_LCD_PANEL_I2C_SDA
518         string "LCD panel i2c interface SDA pin"
519         depends on VIDEO_LCD_PANEL_I2C
520         default "PG12"
521         ---help---
522         Set the SDA pin for the LCD i2c interface. This takes a string in the
523         format understood by sunxi_name_to_gpio, e.g. PH1 for pin 1 of port H.
524
525 config VIDEO_LCD_PANEL_I2C_SCL
526         string "LCD panel i2c interface SCL pin"
527         depends on VIDEO_LCD_PANEL_I2C
528         default "PG10"
529         ---help---
530         Set the SCL pin for the LCD i2c interface. This takes a string in the
531         format understood by sunxi_name_to_gpio, e.g. PH1 for pin 1 of port H.
532
533
534 # Note only one of these may be selected at a time! But hidden choices are
535 # not supported by Kconfig
536 config VIDEO_LCD_IF_PARALLEL
537         bool
538
539 config VIDEO_LCD_IF_LVDS
540         bool
541
542
543 choice
544         prompt "LCD panel support"
545         depends on VIDEO
546         ---help---
547         Select which type of LCD panel to support.
548
549 config VIDEO_LCD_PANEL_PARALLEL
550         bool "Generic parallel interface LCD panel"
551         select VIDEO_LCD_IF_PARALLEL
552
553 config VIDEO_LCD_PANEL_LVDS
554         bool "Generic lvds interface LCD panel"
555         select VIDEO_LCD_IF_LVDS
556
557 config VIDEO_LCD_PANEL_MIPI_4_LANE_513_MBPS_VIA_SSD2828
558         bool "MIPI 4-lane, 513Mbps LCD panel via SSD2828 bridge chip"
559         select VIDEO_LCD_SSD2828
560         select VIDEO_LCD_IF_PARALLEL
561         ---help---
562         7.85" 768x1024 LCD panels, such as LG LP079X01 or AUO B079XAN01.0
563
564 config VIDEO_LCD_PANEL_EDP_4_LANE_1620M_VIA_ANX9804
565         bool "eDP 4-lane, 1.62G LCD panel via ANX9804 bridge chip"
566         select VIDEO_LCD_ANX9804
567         select VIDEO_LCD_IF_PARALLEL
568         select VIDEO_LCD_PANEL_I2C
569         ---help---
570         Select this for eDP LCD panels with 4 lanes running at 1.62G,
571         connected via an ANX9804 bridge chip.
572
573 config VIDEO_LCD_PANEL_HITACHI_TX18D42VM
574         bool "Hitachi tx18d42vm LCD panel"
575         select VIDEO_LCD_HITACHI_TX18D42VM
576         select VIDEO_LCD_IF_LVDS
577         ---help---
578         7.85" 1024x768 Hitachi tx18d42vm LCD panel support
579
580 config VIDEO_LCD_TL059WV5C0
581         bool "tl059wv5c0 LCD panel"
582         select VIDEO_LCD_PANEL_I2C
583         select VIDEO_LCD_IF_PARALLEL
584         ---help---
585         6" 480x800 tl059wv5c0 panel support, as used on the Utoo P66 and
586         Aigo M60/M608/M606 tablets.
587
588 endchoice
589
590
591 config GMAC_TX_DELAY
592         int "GMAC Transmit Clock Delay Chain"
593         default 0
594         ---help---
595         Set the GMAC Transmit Clock Delay Chain value.
596
597 config SPL_STACK_R_ADDR
598         default 0x4fe00000 if MACH_SUN4I || MACH_SUN5I || MACH_SUN6I || MACH_SUN7I || MACH_SUN8I
599         default 0x2fe00000 if MACH_SUN9I
600
601 endif