Merge git://www.denx.de/git/u-boot-marvell
[platform/kernel/u-boot.git] / board / sunxi / Kconfig
1 if ARCH_SUNXI
2
3 # Note only one of these may be selected at a time! But hidden choices are
4 # not supported by Kconfig
5 config SUNXI_GEN_SUN4I
6         bool
7         ---help---
8         Select this for sunxi SoCs which have resets and clocks set up
9         as the original A10 (mach-sun4i).
10
11 config SUNXI_GEN_SUN6I
12         bool
13         ---help---
14         Select this for sunxi SoCs which have sun6i like periphery, like
15         separate ahb reset control registers, custom pmic bus, new style
16         watchdog, etc.
17
18
19 choice
20         prompt "Sunxi SoC Variant"
21         optional
22
23 config MACH_SUN4I
24         bool "sun4i (Allwinner A10)"
25         select CPU_V7
26         select SUNXI_GEN_SUN4I
27         select SUPPORT_SPL
28
29 config MACH_SUN5I
30         bool "sun5i (Allwinner A13)"
31         select CPU_V7
32         select SUNXI_GEN_SUN4I
33         select SUPPORT_SPL
34
35 config MACH_SUN6I
36         bool "sun6i (Allwinner A31)"
37         select CPU_V7
38         select CPU_V7_HAS_NONSEC
39         select CPU_V7_HAS_VIRT
40         select SUNXI_GEN_SUN6I
41         select SUPPORT_SPL
42         select ARMV7_BOOT_SEC_DEFAULT if OLD_SUNXI_KERNEL_COMPAT
43
44 config MACH_SUN7I
45         bool "sun7i (Allwinner A20)"
46         select CPU_V7
47         select CPU_V7_HAS_NONSEC
48         select CPU_V7_HAS_VIRT
49         select SUNXI_GEN_SUN4I
50         select SUPPORT_SPL
51         select ARMV7_BOOT_SEC_DEFAULT if OLD_SUNXI_KERNEL_COMPAT
52
53 config MACH_SUN8I_A23
54         bool "sun8i (Allwinner A23)"
55         select CPU_V7
56         select CPU_V7_HAS_NONSEC
57         select CPU_V7_HAS_VIRT
58         select SUNXI_GEN_SUN6I
59         select SUPPORT_SPL
60         select ARMV7_BOOT_SEC_DEFAULT if OLD_SUNXI_KERNEL_COMPAT
61
62 config MACH_SUN8I_A33
63         bool "sun8i (Allwinner A33)"
64         select CPU_V7
65         select CPU_V7_HAS_NONSEC
66         select CPU_V7_HAS_VIRT
67         select SUNXI_GEN_SUN6I
68         select SUPPORT_SPL
69         select ARMV7_BOOT_SEC_DEFAULT if OLD_SUNXI_KERNEL_COMPAT
70
71 config MACH_SUN8I_H3
72         bool "sun8i (Allwinner H3)"
73         select CPU_V7
74         select CPU_V7_HAS_NONSEC
75         select CPU_V7_HAS_VIRT
76         select SUNXI_GEN_SUN6I
77         select SUPPORT_SPL
78         select ARMV7_BOOT_SEC_DEFAULT if OLD_SUNXI_KERNEL_COMPAT
79
80 config MACH_SUN8I_A83T
81         bool "sun8i (Allwinner A83T)"
82         select CPU_V7
83         select SUNXI_GEN_SUN6I
84         select SUPPORT_SPL
85
86 config MACH_SUN9I
87         bool "sun9i (Allwinner A80)"
88         select CPU_V7
89         select SUNXI_GEN_SUN6I
90
91 endchoice
92
93 # The sun8i SoCs share a lot, this helps to avoid a lot of "if A23 || A33"
94 config MACH_SUN8I
95         bool
96         default y if MACH_SUN8I_A23 || MACH_SUN8I_A33 || MACH_SUN8I_H3 || MACH_SUN8I_A83T
97
98 config DRAM_TYPE
99         int "sunxi dram type"
100         depends on MACH_SUN8I_A83T
101         default 3
102         ---help---
103         Set the dram type, 3: DDR3, 7: LPDDR3
104
105 config DRAM_CLK
106         int "sunxi dram clock speed"
107         default 312 if MACH_SUN6I || MACH_SUN8I
108         default 360 if MACH_SUN4I || MACH_SUN5I || MACH_SUN7I
109         ---help---
110         Set the dram clock speed, valid range 240 - 480, must be a multiple
111         of 24.
112
113 if MACH_SUN5I || MACH_SUN7I
114 config DRAM_MBUS_CLK
115         int "sunxi mbus clock speed"
116         default 300
117         ---help---
118         Set the mbus clock speed. The maximum on sun5i hardware is 300MHz.
119
120 endif
121
122 config DRAM_ZQ
123         int "sunxi dram zq value"
124         default 123 if MACH_SUN4I || MACH_SUN5I || MACH_SUN6I || MACH_SUN8I
125         default 127 if MACH_SUN7I
126         ---help---
127         Set the dram zq value.
128
129 config DRAM_ODT_EN
130         bool "sunxi dram odt enable"
131         default n if !MACH_SUN8I_A23
132         default y if MACH_SUN8I_A23
133         ---help---
134         Select this to enable dram odt (on die termination).
135
136 if MACH_SUN4I || MACH_SUN5I || MACH_SUN7I
137 config DRAM_EMR1
138         int "sunxi dram emr1 value"
139         default 0 if MACH_SUN4I
140         default 4 if MACH_SUN5I || MACH_SUN7I
141         ---help---
142         Set the dram controller emr1 value.
143
144 config DRAM_TPR3
145         hex "sunxi dram tpr3 value"
146         default 0
147         ---help---
148         Set the dram controller tpr3 parameter. This parameter configures
149         the delay on the command lane and also phase shifts, which are
150         applied for sampling incoming read data. The default value 0
151         means that no phase/delay adjustments are necessary. Properly
152         configuring this parameter increases reliability at high DRAM
153         clock speeds.
154
155 config DRAM_DQS_GATING_DELAY
156         hex "sunxi dram dqs_gating_delay value"
157         default 0
158         ---help---
159         Set the dram controller dqs_gating_delay parmeter. Each byte
160         encodes the DQS gating delay for each byte lane. The delay
161         granularity is 1/4 cycle. For example, the value 0x05060606
162         means that the delay is 5 quarter-cycles for one lane (1.25
163         cycles) and 6 quarter-cycles (1.5 cycles) for 3 other lanes.
164         The default value 0 means autodetection. The results of hardware
165         autodetection are not very reliable and depend on the chip
166         temperature (sometimes producing different results on cold start
167         and warm reboot). But the accuracy of hardware autodetection
168         is usually good enough, unless running at really high DRAM
169         clocks speeds (up to 600MHz). If unsure, keep as 0.
170
171 choice
172         prompt "sunxi dram timings"
173         default DRAM_TIMINGS_VENDOR_MAGIC
174         ---help---
175         Select the timings of the DDR3 chips.
176
177 config DRAM_TIMINGS_VENDOR_MAGIC
178         bool "Magic vendor timings from Android"
179         ---help---
180         The same DRAM timings as in the Allwinner boot0 bootloader.
181
182 config DRAM_TIMINGS_DDR3_1066F_1333H
183         bool "JEDEC DDR3-1333H with down binning to DDR3-1066F"
184         ---help---
185         Use the timings of the standard JEDEC DDR3-1066F speed bin for
186         DRAM_CLK <= 533MHz and the timings of the DDR3-1333H speed bin
187         for DRAM_CLK > 533MHz. This covers the majority of DDR3 chips
188         used in Allwinner A10/A13/A20 devices. In the case of DDR3-1333
189         or DDR3-1600 chips, be sure to check the DRAM datasheet to confirm
190         that down binning to DDR3-1066F is supported (because DDR3-1066F
191         uses a bit faster timings than DDR3-1333H).
192
193 config DRAM_TIMINGS_DDR3_800E_1066G_1333J
194         bool "JEDEC DDR3-800E / DDR3-1066G / DDR3-1333J"
195         ---help---
196         Use the timings of the slowest possible JEDEC speed bin for the
197         selected DRAM_CLK. Depending on the DRAM_CLK value, it may be
198         DDR3-800E, DDR3-1066G or DDR3-1333J.
199
200 endchoice
201
202 endif
203
204 if MACH_SUN8I_A23
205 config DRAM_ODT_CORRECTION
206         int "sunxi dram odt correction value"
207         default 0
208         ---help---
209         Set the dram odt correction value (range -255 - 255). In allwinner
210         fex files, this option is found in bits 8-15 of the u32 odt_en variable
211         in the [dram] section. When bit 31 of the odt_en variable is set
212         then the correction is negative. Usually the value for this is 0.
213 endif
214
215 config SYS_CLK_FREQ
216         default 912000000 if MACH_SUN7I
217         default 1008000000 if MACH_SUN4I || MACH_SUN5I || MACH_SUN6I || MACH_SUN8I
218
219 config SYS_CONFIG_NAME
220         default "sun4i" if MACH_SUN4I
221         default "sun5i" if MACH_SUN5I
222         default "sun6i" if MACH_SUN6I
223         default "sun7i" if MACH_SUN7I
224         default "sun8i" if MACH_SUN8I
225         default "sun9i" if MACH_SUN9I
226
227 config SYS_BOARD
228         default "sunxi"
229
230 config SYS_SOC
231         default "sunxi"
232
233 config UART0_PORT_F
234         bool "UART0 on MicroSD breakout board"
235         default n
236         ---help---
237         Repurpose the SD card slot for getting access to the UART0 serial
238         console. Primarily useful only for low level u-boot debugging on
239         tablets, where normal UART0 is difficult to access and requires
240         device disassembly and/or soldering. As the SD card can't be used
241         at the same time, the system can be only booted in the FEL mode.
242         Only enable this if you really know what you are doing.
243
244 config OLD_SUNXI_KERNEL_COMPAT
245         boolean "Enable workarounds for booting old kernels"
246         default n
247         ---help---
248         Set this to enable various workarounds for old kernels, this results in
249         sub-optimal settings for newer kernels, only enable if needed.
250
251 config MMC
252         depends on !UART0_PORT_F
253         default y if ARCH_SUNXI
254
255 config MMC0_CD_PIN
256         string "Card detect pin for mmc0"
257         default ""
258         ---help---
259         Set the card detect pin for mmc0, leave empty to not use cd. This
260         takes a string in the format understood by sunxi_name_to_gpio, e.g.
261         PH1 for pin 1 of port H.
262
263 config MMC1_CD_PIN
264         string "Card detect pin for mmc1"
265         default ""
266         ---help---
267         See MMC0_CD_PIN help text.
268
269 config MMC2_CD_PIN
270         string "Card detect pin for mmc2"
271         default ""
272         ---help---
273         See MMC0_CD_PIN help text.
274
275 config MMC3_CD_PIN
276         string "Card detect pin for mmc3"
277         default ""
278         ---help---
279         See MMC0_CD_PIN help text.
280
281 config MMC1_PINS
282         string "Pins for mmc1"
283         default ""
284         ---help---
285         Set the pins used for mmc1, when applicable. This takes a string in the
286         format understood by sunxi_name_to_gpio_bank, e.g. PH for port H.
287
288 config MMC2_PINS
289         string "Pins for mmc2"
290         default ""
291         ---help---
292         See MMC1_PINS help text.
293
294 config MMC3_PINS
295         string "Pins for mmc3"
296         default ""
297         ---help---
298         See MMC1_PINS help text.
299
300 config MMC_SUNXI_SLOT_EXTRA
301         int "mmc extra slot number"
302         default -1
303         ---help---
304         sunxi builds always enable mmc0, some boards also have a second sdcard
305         slot or emmc on mmc1 - mmc3. Setting this to 1, 2 or 3 will enable
306         support for this.
307
308 config USB0_VBUS_PIN
309         string "Vbus enable pin for usb0 (otg)"
310         default ""
311         ---help---
312         Set the Vbus enable pin for usb0 (otg). This takes a string in the
313         format understood by sunxi_name_to_gpio, e.g. PH1 for pin 1 of port H.
314
315 config USB0_VBUS_DET
316         string "Vbus detect pin for usb0 (otg)"
317         default ""
318         ---help---
319         Set the Vbus detect pin for usb0 (otg). This takes a string in the
320         format understood by sunxi_name_to_gpio, e.g. PH1 for pin 1 of port H.
321
322 config USB0_ID_DET
323         string "ID detect pin for usb0 (otg)"
324         default ""
325         ---help---
326         Set the ID detect pin for usb0 (otg). This takes a string in the
327         format understood by sunxi_name_to_gpio, e.g. PH1 for pin 1 of port H.
328
329 config USB1_VBUS_PIN
330         string "Vbus enable pin for usb1 (ehci0)"
331         default "PH6" if MACH_SUN4I || MACH_SUN7I
332         default "PH27" if MACH_SUN6I
333         ---help---
334         Set the Vbus enable pin for usb1 (ehci0, usb0 is the otg). This takes
335         a string in the format understood by sunxi_name_to_gpio, e.g.
336         PH1 for pin 1 of port H.
337
338 config USB2_VBUS_PIN
339         string "Vbus enable pin for usb2 (ehci1)"
340         default "PH3" if MACH_SUN4I || MACH_SUN7I
341         default "PH24" if MACH_SUN6I
342         ---help---
343         See USB1_VBUS_PIN help text.
344
345 config USB3_VBUS_PIN
346         string "Vbus enable pin for usb3 (ehci2)"
347         default ""
348         ---help---
349         See USB1_VBUS_PIN help text.
350
351 config I2C0_ENABLE
352         bool "Enable I2C/TWI controller 0"
353         default y if MACH_SUN4I || MACH_SUN5I || MACH_SUN7I
354         default n if MACH_SUN6I || MACH_SUN8I
355         ---help---
356         This allows enabling I2C/TWI controller 0 by muxing its pins, enabling
357         its clock and setting up the bus. This is especially useful on devices
358         with slaves connected to the bus or with pins exposed through e.g. an
359         expansion port/header.
360
361 config I2C1_ENABLE
362         bool "Enable I2C/TWI controller 1"
363         default n
364         ---help---
365         See I2C0_ENABLE help text.
366
367 config I2C2_ENABLE
368         bool "Enable I2C/TWI controller 2"
369         default n
370         ---help---
371         See I2C0_ENABLE help text.
372
373 if MACH_SUN6I || MACH_SUN7I
374 config I2C3_ENABLE
375         bool "Enable I2C/TWI controller 3"
376         default n
377         ---help---
378         See I2C0_ENABLE help text.
379 endif
380
381 if SUNXI_GEN_SUN6I
382 config R_I2C_ENABLE
383         bool "Enable the PRCM I2C/TWI controller"
384         # This is used for the pmic on H3
385         default y if SY8106A_POWER
386         ---help---
387         Set this to y to enable the I2C controller which is part of the PRCM.
388 endif
389
390 if MACH_SUN7I
391 config I2C4_ENABLE
392         bool "Enable I2C/TWI controller 4"
393         default n
394         ---help---
395         See I2C0_ENABLE help text.
396 endif
397
398 config AXP_GPIO
399         boolean "Enable support for gpio-s on axp PMICs"
400         default n
401         ---help---
402         Say Y here to enable support for the gpio pins of the axp PMIC ICs.
403
404 config VIDEO
405         boolean "Enable graphical uboot console on HDMI, LCD or VGA"
406         depends on !MACH_SUN8I_A83T
407         default y
408         ---help---
409         Say Y here to add support for using a cfb console on the HDMI, LCD
410         or VGA output found on most sunxi devices. See doc/README.video for
411         info on how to select the video output and mode.
412
413 config VIDEO_HDMI
414         boolean "HDMI output support"
415         depends on VIDEO && !MACH_SUN8I
416         default y
417         ---help---
418         Say Y here to add support for outputting video over HDMI.
419
420 config VIDEO_VGA
421         boolean "VGA output support"
422         depends on VIDEO && (MACH_SUN4I || MACH_SUN7I)
423         default n
424         ---help---
425         Say Y here to add support for outputting video over VGA.
426
427 config VIDEO_VGA_VIA_LCD
428         boolean "VGA via LCD controller support"
429         depends on VIDEO && (MACH_SUN5I || MACH_SUN6I || MACH_SUN8I)
430         default n
431         ---help---
432         Say Y here to add support for external DACs connected to the parallel
433         LCD interface driving a VGA connector, such as found on the
434         Olimex A13 boards.
435
436 config VIDEO_VGA_VIA_LCD_FORCE_SYNC_ACTIVE_HIGH
437         boolean "Force sync active high for VGA via LCD controller support"
438         depends on VIDEO_VGA_VIA_LCD
439         default n
440         ---help---
441         Say Y here if you've a board which uses opendrain drivers for the vga
442         hsync and vsync signals. Opendrain drivers cannot generate steep enough
443         positive edges for a stable video output, so on boards with opendrain
444         drivers the sync signals must always be active high.
445
446 config VIDEO_VGA_EXTERNAL_DAC_EN
447         string "LCD panel power enable pin"
448         depends on VIDEO_VGA_VIA_LCD
449         default ""
450         ---help---
451         Set the enable pin for the external VGA DAC. This takes a string in the
452         format understood by sunxi_name_to_gpio, e.g. PH1 for pin 1 of port H.
453
454 config VIDEO_COMPOSITE
455         boolean "Composite video output support"
456         depends on VIDEO && (MACH_SUN4I || MACH_SUN5I || MACH_SUN7I)
457         default n
458         ---help---
459         Say Y here to add support for outputting composite video.
460
461 config VIDEO_LCD_MODE
462         string "LCD panel timing details"
463         depends on VIDEO
464         default ""
465         ---help---
466         LCD panel timing details string, leave empty if there is no LCD panel.
467         This is in drivers/video/videomodes.c: video_get_params() format, e.g.
468         x:800,y:480,depth:18,pclk_khz:33000,le:16,ri:209,up:22,lo:22,hs:30,vs:1,sync:0,vmode:0
469         Also see: http://linux-sunxi.org/LCD
470
471 config VIDEO_LCD_DCLK_PHASE
472         int "LCD panel display clock phase"
473         depends on VIDEO
474         default 1
475         ---help---
476         Select LCD panel display clock phase shift, range 0-3.
477
478 config VIDEO_LCD_POWER
479         string "LCD panel power enable pin"
480         depends on VIDEO
481         default ""
482         ---help---
483         Set the power enable pin for the LCD panel. This takes a string in the
484         format understood by sunxi_name_to_gpio, e.g. PH1 for pin 1 of port H.
485
486 config VIDEO_LCD_RESET
487         string "LCD panel reset pin"
488         depends on VIDEO
489         default ""
490         ---help---
491         Set the reset pin for the LCD panel. This takes a string in the format
492         understood by sunxi_name_to_gpio, e.g. PH1 for pin 1 of port H.
493
494 config VIDEO_LCD_BL_EN
495         string "LCD panel backlight enable pin"
496         depends on VIDEO
497         default ""
498         ---help---
499         Set the backlight enable pin for the LCD panel. This takes a string in the
500         the format understood by sunxi_name_to_gpio, e.g. PH1 for pin 1 of
501         port H.
502
503 config VIDEO_LCD_BL_PWM
504         string "LCD panel backlight pwm pin"
505         depends on VIDEO
506         default ""
507         ---help---
508         Set the backlight pwm pin for the LCD panel. This takes a string in the
509         format understood by sunxi_name_to_gpio, e.g. PH1 for pin 1 of port H.
510
511 config VIDEO_LCD_BL_PWM_ACTIVE_LOW
512         bool "LCD panel backlight pwm is inverted"
513         depends on VIDEO
514         default y
515         ---help---
516         Set this if the backlight pwm output is active low.
517
518 config VIDEO_LCD_PANEL_I2C
519         bool "LCD panel needs to be configured via i2c"
520         depends on VIDEO
521         default n
522         ---help---
523         Say y here if the LCD panel needs to be configured via i2c. This
524         will add a bitbang i2c controller using gpios to talk to the LCD.
525
526 config VIDEO_LCD_PANEL_I2C_SDA
527         string "LCD panel i2c interface SDA pin"
528         depends on VIDEO_LCD_PANEL_I2C
529         default "PG12"
530         ---help---
531         Set the SDA pin for the LCD i2c interface. This takes a string in the
532         format understood by sunxi_name_to_gpio, e.g. PH1 for pin 1 of port H.
533
534 config VIDEO_LCD_PANEL_I2C_SCL
535         string "LCD panel i2c interface SCL pin"
536         depends on VIDEO_LCD_PANEL_I2C
537         default "PG10"
538         ---help---
539         Set the SCL pin for the LCD i2c interface. This takes a string in the
540         format understood by sunxi_name_to_gpio, e.g. PH1 for pin 1 of port H.
541
542
543 # Note only one of these may be selected at a time! But hidden choices are
544 # not supported by Kconfig
545 config VIDEO_LCD_IF_PARALLEL
546         bool
547
548 config VIDEO_LCD_IF_LVDS
549         bool
550
551
552 choice
553         prompt "LCD panel support"
554         depends on VIDEO
555         ---help---
556         Select which type of LCD panel to support.
557
558 config VIDEO_LCD_PANEL_PARALLEL
559         bool "Generic parallel interface LCD panel"
560         select VIDEO_LCD_IF_PARALLEL
561
562 config VIDEO_LCD_PANEL_LVDS
563         bool "Generic lvds interface LCD panel"
564         select VIDEO_LCD_IF_LVDS
565
566 config VIDEO_LCD_PANEL_MIPI_4_LANE_513_MBPS_VIA_SSD2828
567         bool "MIPI 4-lane, 513Mbps LCD panel via SSD2828 bridge chip"
568         select VIDEO_LCD_SSD2828
569         select VIDEO_LCD_IF_PARALLEL
570         ---help---
571         7.85" 768x1024 LCD panels, such as LG LP079X01 or AUO B079XAN01.0
572
573 config VIDEO_LCD_PANEL_EDP_4_LANE_1620M_VIA_ANX9804
574         bool "eDP 4-lane, 1.62G LCD panel via ANX9804 bridge chip"
575         select VIDEO_LCD_ANX9804
576         select VIDEO_LCD_IF_PARALLEL
577         select VIDEO_LCD_PANEL_I2C
578         ---help---
579         Select this for eDP LCD panels with 4 lanes running at 1.62G,
580         connected via an ANX9804 bridge chip.
581
582 config VIDEO_LCD_PANEL_HITACHI_TX18D42VM
583         bool "Hitachi tx18d42vm LCD panel"
584         select VIDEO_LCD_HITACHI_TX18D42VM
585         select VIDEO_LCD_IF_LVDS
586         ---help---
587         7.85" 1024x768 Hitachi tx18d42vm LCD panel support
588
589 config VIDEO_LCD_TL059WV5C0
590         bool "tl059wv5c0 LCD panel"
591         select VIDEO_LCD_PANEL_I2C
592         select VIDEO_LCD_IF_PARALLEL
593         ---help---
594         6" 480x800 tl059wv5c0 panel support, as used on the Utoo P66 and
595         Aigo M60/M608/M606 tablets.
596
597 endchoice
598
599
600 config GMAC_TX_DELAY
601         int "GMAC Transmit Clock Delay Chain"
602         default 0
603         ---help---
604         Set the GMAC Transmit Clock Delay Chain value.
605
606 config SPL_STACK_R_ADDR
607         default 0x4fe00000 if MACH_SUN4I || MACH_SUN5I || MACH_SUN6I || MACH_SUN7I || MACH_SUN8I
608         default 0x2fe00000 if MACH_SUN9I
609
610 endif