c2eb85e36583864bbe335ea3873b8f9a58093bdc
[platform/kernel/u-boot.git] / board / sunxi / Kconfig
1 if ARCH_SUNXI
2
3 config IDENT_STRING
4         default " Allwinner Technology"
5
6 config PRE_CONSOLE_BUFFER
7         default y
8
9 config SPL_GPIO_SUPPORT
10         default y
11
12 config SPL_LIBCOMMON_SUPPORT
13         default y
14
15 config SPL_LIBDISK_SUPPORT
16         default y
17
18 config SPL_LIBGENERIC_SUPPORT
19         default y
20
21 config SPL_MMC_SUPPORT
22         default y
23
24 config SPL_POWER_SUPPORT
25         default y
26
27 config SPL_SERIAL_SUPPORT
28         default y
29
30 # Note only one of these may be selected at a time! But hidden choices are
31 # not supported by Kconfig
32 config SUNXI_GEN_SUN4I
33         bool
34         ---help---
35         Select this for sunxi SoCs which have resets and clocks set up
36         as the original A10 (mach-sun4i).
37
38 config SUNXI_GEN_SUN6I
39         bool
40         ---help---
41         Select this for sunxi SoCs which have sun6i like periphery, like
42         separate ahb reset control registers, custom pmic bus, new style
43         watchdog, etc.
44
45
46 choice
47         prompt "Sunxi SoC Variant"
48         optional
49
50 config MACH_SUN4I
51         bool "sun4i (Allwinner A10)"
52         select CPU_V7
53         select SUNXI_GEN_SUN4I
54         select SUPPORT_SPL
55
56 config MACH_SUN5I
57         bool "sun5i (Allwinner A13)"
58         select CPU_V7
59         select SUNXI_GEN_SUN4I
60         select SUPPORT_SPL
61
62 config MACH_SUN6I
63         bool "sun6i (Allwinner A31)"
64         select CPU_V7
65         select CPU_V7_HAS_NONSEC
66         select CPU_V7_HAS_VIRT
67         select ARCH_SUPPORT_PSCI
68         select SUNXI_GEN_SUN6I
69         select SUPPORT_SPL
70         select ARMV7_BOOT_SEC_DEFAULT if OLD_SUNXI_KERNEL_COMPAT
71
72 config MACH_SUN7I
73         bool "sun7i (Allwinner A20)"
74         select CPU_V7
75         select CPU_V7_HAS_NONSEC
76         select CPU_V7_HAS_VIRT
77         select ARCH_SUPPORT_PSCI
78         select SUNXI_GEN_SUN4I
79         select SUPPORT_SPL
80         select ARMV7_BOOT_SEC_DEFAULT if OLD_SUNXI_KERNEL_COMPAT
81
82 config MACH_SUN8I_A23
83         bool "sun8i (Allwinner A23)"
84         select CPU_V7
85         select CPU_V7_HAS_NONSEC
86         select CPU_V7_HAS_VIRT
87         select ARCH_SUPPORT_PSCI
88         select SUNXI_GEN_SUN6I
89         select SUPPORT_SPL
90         select ARMV7_BOOT_SEC_DEFAULT if OLD_SUNXI_KERNEL_COMPAT
91
92 config MACH_SUN8I_A33
93         bool "sun8i (Allwinner A33)"
94         select CPU_V7
95         select CPU_V7_HAS_NONSEC
96         select CPU_V7_HAS_VIRT
97         select ARCH_SUPPORT_PSCI
98         select SUNXI_GEN_SUN6I
99         select SUPPORT_SPL
100         select ARMV7_BOOT_SEC_DEFAULT if OLD_SUNXI_KERNEL_COMPAT
101
102 config MACH_SUN8I_A83T
103         bool "sun8i (Allwinner A83T)"
104         select CPU_V7
105         select SUNXI_GEN_SUN6I
106         select SUPPORT_SPL
107
108 config MACH_SUN8I_H3
109         bool "sun8i (Allwinner H3)"
110         select CPU_V7
111         select CPU_V7_HAS_NONSEC
112         select CPU_V7_HAS_VIRT
113         select ARCH_SUPPORT_PSCI
114         select SUNXI_GEN_SUN6I
115         select SUPPORT_SPL
116         select ARMV7_BOOT_SEC_DEFAULT if OLD_SUNXI_KERNEL_COMPAT
117
118 config MACH_SUN9I
119         bool "sun9i (Allwinner A80)"
120         select CPU_V7
121         select SUNXI_GEN_SUN6I
122         select SUPPORT_SPL
123
124 config MACH_SUN50I
125         bool "sun50i (Allwinner A64)"
126         select ARM64
127         select SUNXI_GEN_SUN6I
128
129 endchoice
130
131 # The sun8i SoCs share a lot, this helps to avoid a lot of "if A23 || A33"
132 config MACH_SUN8I
133         bool
134         default y if MACH_SUN8I_A23 || MACH_SUN8I_A33 || MACH_SUN8I_H3 || MACH_SUN8I_A83T
135
136 config RESERVE_ALLWINNER_BOOT0_HEADER
137         bool "reserve space for Allwinner boot0 header"
138         select ENABLE_ARM_SOC_BOOT0_HOOK
139         ---help---
140         Prepend a 1536 byte (empty) header to the U-Boot image file, to be
141         filled with magic values post build. The Allwinner provided boot0
142         blob relies on this information to load and execute U-Boot.
143         Only needed on 64-bit Allwinner boards so far when using boot0.
144
145 config ARM_BOOT_HOOK_RMR
146         bool
147         depends on ARM64
148         default y
149         select ENABLE_ARM_SOC_BOOT0_HOOK
150         ---help---
151         Insert some ARM32 code at the very beginning of the U-Boot binary
152         which uses an RMR register write to bring the core into AArch64 mode.
153         The very first instruction acts as a switch, since it's carefully
154         chosen to be a NOP in one mode and a branch in the other, so the
155         code would only be executed if not already in AArch64.
156         This allows both the SPL and the U-Boot proper to be entered in
157         either mode and switch to AArch64 if needed.
158
159 config DRAM_TYPE
160         int "sunxi dram type"
161         depends on MACH_SUN8I_A83T
162         default 3
163         ---help---
164         Set the dram type, 3: DDR3, 7: LPDDR3
165
166 config DRAM_CLK
167         int "sunxi dram clock speed"
168         default 792 if MACH_SUN9I
169         default 312 if MACH_SUN6I || MACH_SUN8I
170         default 360 if MACH_SUN4I || MACH_SUN5I || MACH_SUN7I
171         default 672 if MACH_SUN50I
172         ---help---
173         Set the dram clock speed, valid range 240 - 480 (prior to sun9i),
174         must be a multiple of 24. For the sun9i (A80), the tested values
175         (for DDR3-1600) are 312 to 792.
176
177 if MACH_SUN5I || MACH_SUN7I
178 config DRAM_MBUS_CLK
179         int "sunxi mbus clock speed"
180         default 300
181         ---help---
182         Set the mbus clock speed. The maximum on sun5i hardware is 300MHz.
183
184 endif
185
186 config DRAM_ZQ
187         int "sunxi dram zq value"
188         default 123 if MACH_SUN4I || MACH_SUN5I || MACH_SUN6I || MACH_SUN8I
189         default 127 if MACH_SUN7I
190         default 4145117 if MACH_SUN9I
191         default 3881915 if MACH_SUN50I
192         ---help---
193         Set the dram zq value.
194
195 config DRAM_ODT_EN
196         bool "sunxi dram odt enable"
197         default n if !MACH_SUN8I_A23
198         default y if MACH_SUN8I_A23
199         ---help---
200         Select this to enable dram odt (on die termination).
201
202 if MACH_SUN4I || MACH_SUN5I || MACH_SUN7I
203 config DRAM_EMR1
204         int "sunxi dram emr1 value"
205         default 0 if MACH_SUN4I
206         default 4 if MACH_SUN5I || MACH_SUN7I
207         ---help---
208         Set the dram controller emr1 value.
209
210 config DRAM_TPR3
211         hex "sunxi dram tpr3 value"
212         default 0
213         ---help---
214         Set the dram controller tpr3 parameter. This parameter configures
215         the delay on the command lane and also phase shifts, which are
216         applied for sampling incoming read data. The default value 0
217         means that no phase/delay adjustments are necessary. Properly
218         configuring this parameter increases reliability at high DRAM
219         clock speeds.
220
221 config DRAM_DQS_GATING_DELAY
222         hex "sunxi dram dqs_gating_delay value"
223         default 0
224         ---help---
225         Set the dram controller dqs_gating_delay parmeter. Each byte
226         encodes the DQS gating delay for each byte lane. The delay
227         granularity is 1/4 cycle. For example, the value 0x05060606
228         means that the delay is 5 quarter-cycles for one lane (1.25
229         cycles) and 6 quarter-cycles (1.5 cycles) for 3 other lanes.
230         The default value 0 means autodetection. The results of hardware
231         autodetection are not very reliable and depend on the chip
232         temperature (sometimes producing different results on cold start
233         and warm reboot). But the accuracy of hardware autodetection
234         is usually good enough, unless running at really high DRAM
235         clocks speeds (up to 600MHz). If unsure, keep as 0.
236
237 choice
238         prompt "sunxi dram timings"
239         default DRAM_TIMINGS_VENDOR_MAGIC
240         ---help---
241         Select the timings of the DDR3 chips.
242
243 config DRAM_TIMINGS_VENDOR_MAGIC
244         bool "Magic vendor timings from Android"
245         ---help---
246         The same DRAM timings as in the Allwinner boot0 bootloader.
247
248 config DRAM_TIMINGS_DDR3_1066F_1333H
249         bool "JEDEC DDR3-1333H with down binning to DDR3-1066F"
250         ---help---
251         Use the timings of the standard JEDEC DDR3-1066F speed bin for
252         DRAM_CLK <= 533MHz and the timings of the DDR3-1333H speed bin
253         for DRAM_CLK > 533MHz. This covers the majority of DDR3 chips
254         used in Allwinner A10/A13/A20 devices. In the case of DDR3-1333
255         or DDR3-1600 chips, be sure to check the DRAM datasheet to confirm
256         that down binning to DDR3-1066F is supported (because DDR3-1066F
257         uses a bit faster timings than DDR3-1333H).
258
259 config DRAM_TIMINGS_DDR3_800E_1066G_1333J
260         bool "JEDEC DDR3-800E / DDR3-1066G / DDR3-1333J"
261         ---help---
262         Use the timings of the slowest possible JEDEC speed bin for the
263         selected DRAM_CLK. Depending on the DRAM_CLK value, it may be
264         DDR3-800E, DDR3-1066G or DDR3-1333J.
265
266 endchoice
267
268 endif
269
270 if MACH_SUN8I_A23
271 config DRAM_ODT_CORRECTION
272         int "sunxi dram odt correction value"
273         default 0
274         ---help---
275         Set the dram odt correction value (range -255 - 255). In allwinner
276         fex files, this option is found in bits 8-15 of the u32 odt_en variable
277         in the [dram] section. When bit 31 of the odt_en variable is set
278         then the correction is negative. Usually the value for this is 0.
279 endif
280
281 config SYS_CLK_FREQ
282         default 816000000 if MACH_SUN50I
283         default 912000000 if MACH_SUN7I
284         default 1008000000 if MACH_SUN4I || MACH_SUN5I || MACH_SUN6I || MACH_SUN8I || MACH_SUN9I
285
286 config SYS_CONFIG_NAME
287         default "sun4i" if MACH_SUN4I
288         default "sun5i" if MACH_SUN5I
289         default "sun6i" if MACH_SUN6I
290         default "sun7i" if MACH_SUN7I
291         default "sun8i" if MACH_SUN8I
292         default "sun9i" if MACH_SUN9I
293         default "sun50i" if MACH_SUN50I
294
295 config SYS_BOARD
296         default "sunxi"
297
298 config SYS_SOC
299         default "sunxi"
300
301 config UART0_PORT_F
302         bool "UART0 on MicroSD breakout board"
303         default n
304         ---help---
305         Repurpose the SD card slot for getting access to the UART0 serial
306         console. Primarily useful only for low level u-boot debugging on
307         tablets, where normal UART0 is difficult to access and requires
308         device disassembly and/or soldering. As the SD card can't be used
309         at the same time, the system can be only booted in the FEL mode.
310         Only enable this if you really know what you are doing.
311
312 config OLD_SUNXI_KERNEL_COMPAT
313         bool "Enable workarounds for booting old kernels"
314         default n
315         ---help---
316         Set this to enable various workarounds for old kernels, this results in
317         sub-optimal settings for newer kernels, only enable if needed.
318
319 config MMC
320         depends on !UART0_PORT_F
321         default y if ARCH_SUNXI
322
323 config MMC0_CD_PIN
324         string "Card detect pin for mmc0"
325         default "PF6" if MACH_SUN8I_A83T || MACH_SUN8I_H3 || MACH_SUN50I
326         default ""
327         ---help---
328         Set the card detect pin for mmc0, leave empty to not use cd. This
329         takes a string in the format understood by sunxi_name_to_gpio, e.g.
330         PH1 for pin 1 of port H.
331
332 config MMC1_CD_PIN
333         string "Card detect pin for mmc1"
334         default ""
335         ---help---
336         See MMC0_CD_PIN help text.
337
338 config MMC2_CD_PIN
339         string "Card detect pin for mmc2"
340         default ""
341         ---help---
342         See MMC0_CD_PIN help text.
343
344 config MMC3_CD_PIN
345         string "Card detect pin for mmc3"
346         default ""
347         ---help---
348         See MMC0_CD_PIN help text.
349
350 config MMC1_PINS
351         string "Pins for mmc1"
352         default ""
353         ---help---
354         Set the pins used for mmc1, when applicable. This takes a string in the
355         format understood by sunxi_name_to_gpio_bank, e.g. PH for port H.
356
357 config MMC2_PINS
358         string "Pins for mmc2"
359         default ""
360         ---help---
361         See MMC1_PINS help text.
362
363 config MMC3_PINS
364         string "Pins for mmc3"
365         default ""
366         ---help---
367         See MMC1_PINS help text.
368
369 config MMC_SUNXI_SLOT_EXTRA
370         int "mmc extra slot number"
371         default -1
372         ---help---
373         sunxi builds always enable mmc0, some boards also have a second sdcard
374         slot or emmc on mmc1 - mmc3. Setting this to 1, 2 or 3 will enable
375         support for this.
376
377 config INITIAL_USB_SCAN_DELAY
378         int "delay initial usb scan by x ms to allow builtin devices to init"
379         default 0
380         ---help---
381         Some boards have on board usb devices which need longer than the
382         USB spec's 1 second to connect from board powerup. Set this config
383         option to a non 0 value to add an extra delay before the first usb
384         bus scan.
385
386 config USB0_VBUS_PIN
387         string "Vbus enable pin for usb0 (otg)"
388         default ""
389         ---help---
390         Set the Vbus enable pin for usb0 (otg). This takes a string in the
391         format understood by sunxi_name_to_gpio, e.g. PH1 for pin 1 of port H.
392
393 config USB0_VBUS_DET
394         string "Vbus detect pin for usb0 (otg)"
395         default ""
396         ---help---
397         Set the Vbus detect pin for usb0 (otg). This takes a string in the
398         format understood by sunxi_name_to_gpio, e.g. PH1 for pin 1 of port H.
399
400 config USB0_ID_DET
401         string "ID detect pin for usb0 (otg)"
402         default ""
403         ---help---
404         Set the ID detect pin for usb0 (otg). This takes a string in the
405         format understood by sunxi_name_to_gpio, e.g. PH1 for pin 1 of port H.
406
407 config USB1_VBUS_PIN
408         string "Vbus enable pin for usb1 (ehci0)"
409         default "PH6" if MACH_SUN4I || MACH_SUN7I
410         default "PH27" if MACH_SUN6I
411         ---help---
412         Set the Vbus enable pin for usb1 (ehci0, usb0 is the otg). This takes
413         a string in the format understood by sunxi_name_to_gpio, e.g.
414         PH1 for pin 1 of port H.
415
416 config USB2_VBUS_PIN
417         string "Vbus enable pin for usb2 (ehci1)"
418         default "PH3" if MACH_SUN4I || MACH_SUN7I
419         default "PH24" if MACH_SUN6I
420         ---help---
421         See USB1_VBUS_PIN help text.
422
423 config USB3_VBUS_PIN
424         string "Vbus enable pin for usb3 (ehci2)"
425         default ""
426         ---help---
427         See USB1_VBUS_PIN help text.
428
429 config I2C0_ENABLE
430         bool "Enable I2C/TWI controller 0"
431         default y if MACH_SUN4I || MACH_SUN5I || MACH_SUN7I
432         default n if MACH_SUN6I || MACH_SUN8I
433         select CMD_I2C
434         ---help---
435         This allows enabling I2C/TWI controller 0 by muxing its pins, enabling
436         its clock and setting up the bus. This is especially useful on devices
437         with slaves connected to the bus or with pins exposed through e.g. an
438         expansion port/header.
439
440 config I2C1_ENABLE
441         bool "Enable I2C/TWI controller 1"
442         default n
443         select CMD_I2C
444         ---help---
445         See I2C0_ENABLE help text.
446
447 config I2C2_ENABLE
448         bool "Enable I2C/TWI controller 2"
449         default n
450         select CMD_I2C
451         ---help---
452         See I2C0_ENABLE help text.
453
454 if MACH_SUN6I || MACH_SUN7I
455 config I2C3_ENABLE
456         bool "Enable I2C/TWI controller 3"
457         default n
458         select CMD_I2C
459         ---help---
460         See I2C0_ENABLE help text.
461 endif
462
463 if SUNXI_GEN_SUN6I
464 config R_I2C_ENABLE
465         bool "Enable the PRCM I2C/TWI controller"
466         # This is used for the pmic on H3
467         default y if SY8106A_POWER
468         select CMD_I2C
469         ---help---
470         Set this to y to enable the I2C controller which is part of the PRCM.
471 endif
472
473 if MACH_SUN7I
474 config I2C4_ENABLE
475         bool "Enable I2C/TWI controller 4"
476         default n
477         select CMD_I2C
478         ---help---
479         See I2C0_ENABLE help text.
480 endif
481
482 config AXP_GPIO
483         bool "Enable support for gpio-s on axp PMICs"
484         default n
485         ---help---
486         Say Y here to enable support for the gpio pins of the axp PMIC ICs.
487
488 config VIDEO
489         bool "Enable graphical uboot console on HDMI, LCD or VGA"
490         depends on !MACH_SUN8I_A83T && !MACH_SUN8I_H3 && !MACH_SUN9I && !MACH_SUN50I
491         default y
492         ---help---
493         Say Y here to add support for using a cfb console on the HDMI, LCD
494         or VGA output found on most sunxi devices. See doc/README.video for
495         info on how to select the video output and mode.
496
497 config VIDEO_HDMI
498         bool "HDMI output support"
499         depends on VIDEO && !MACH_SUN8I
500         default y
501         ---help---
502         Say Y here to add support for outputting video over HDMI.
503
504 config VIDEO_VGA
505         bool "VGA output support"
506         depends on VIDEO && (MACH_SUN4I || MACH_SUN7I)
507         default n
508         ---help---
509         Say Y here to add support for outputting video over VGA.
510
511 config VIDEO_VGA_VIA_LCD
512         bool "VGA via LCD controller support"
513         depends on VIDEO && (MACH_SUN5I || MACH_SUN6I || MACH_SUN8I)
514         default n
515         ---help---
516         Say Y here to add support for external DACs connected to the parallel
517         LCD interface driving a VGA connector, such as found on the
518         Olimex A13 boards.
519
520 config VIDEO_VGA_VIA_LCD_FORCE_SYNC_ACTIVE_HIGH
521         bool "Force sync active high for VGA via LCD controller support"
522         depends on VIDEO_VGA_VIA_LCD
523         default n
524         ---help---
525         Say Y here if you've a board which uses opendrain drivers for the vga
526         hsync and vsync signals. Opendrain drivers cannot generate steep enough
527         positive edges for a stable video output, so on boards with opendrain
528         drivers the sync signals must always be active high.
529
530 config VIDEO_VGA_EXTERNAL_DAC_EN
531         string "LCD panel power enable pin"
532         depends on VIDEO_VGA_VIA_LCD
533         default ""
534         ---help---
535         Set the enable pin for the external VGA DAC. This takes a string in the
536         format understood by sunxi_name_to_gpio, e.g. PH1 for pin 1 of port H.
537
538 config VIDEO_COMPOSITE
539         bool "Composite video output support"
540         depends on VIDEO && (MACH_SUN4I || MACH_SUN5I || MACH_SUN7I)
541         default n
542         ---help---
543         Say Y here to add support for outputting composite video.
544
545 config VIDEO_LCD_MODE
546         string "LCD panel timing details"
547         depends on VIDEO
548         default ""
549         ---help---
550         LCD panel timing details string, leave empty if there is no LCD panel.
551         This is in drivers/video/videomodes.c: video_get_params() format, e.g.
552         x:800,y:480,depth:18,pclk_khz:33000,le:16,ri:209,up:22,lo:22,hs:30,vs:1,sync:0,vmode:0
553         Also see: http://linux-sunxi.org/LCD
554
555 config VIDEO_LCD_DCLK_PHASE
556         int "LCD panel display clock phase"
557         depends on VIDEO
558         default 1
559         ---help---
560         Select LCD panel display clock phase shift, range 0-3.
561
562 config VIDEO_LCD_POWER
563         string "LCD panel power enable pin"
564         depends on VIDEO
565         default ""
566         ---help---
567         Set the power enable pin for the LCD panel. This takes a string in the
568         format understood by sunxi_name_to_gpio, e.g. PH1 for pin 1 of port H.
569
570 config VIDEO_LCD_RESET
571         string "LCD panel reset pin"
572         depends on VIDEO
573         default ""
574         ---help---
575         Set the reset pin for the LCD panel. This takes a string in the format
576         understood by sunxi_name_to_gpio, e.g. PH1 for pin 1 of port H.
577
578 config VIDEO_LCD_BL_EN
579         string "LCD panel backlight enable pin"
580         depends on VIDEO
581         default ""
582         ---help---
583         Set the backlight enable pin for the LCD panel. This takes a string in the
584         the format understood by sunxi_name_to_gpio, e.g. PH1 for pin 1 of
585         port H.
586
587 config VIDEO_LCD_BL_PWM
588         string "LCD panel backlight pwm pin"
589         depends on VIDEO
590         default ""
591         ---help---
592         Set the backlight pwm pin for the LCD panel. This takes a string in the
593         format understood by sunxi_name_to_gpio, e.g. PH1 for pin 1 of port H.
594
595 config VIDEO_LCD_BL_PWM_ACTIVE_LOW
596         bool "LCD panel backlight pwm is inverted"
597         depends on VIDEO
598         default y
599         ---help---
600         Set this if the backlight pwm output is active low.
601
602 config VIDEO_LCD_PANEL_I2C
603         bool "LCD panel needs to be configured via i2c"
604         depends on VIDEO
605         default n
606         select CMD_I2C
607         ---help---
608         Say y here if the LCD panel needs to be configured via i2c. This
609         will add a bitbang i2c controller using gpios to talk to the LCD.
610
611 config VIDEO_LCD_PANEL_I2C_SDA
612         string "LCD panel i2c interface SDA pin"
613         depends on VIDEO_LCD_PANEL_I2C
614         default "PG12"
615         ---help---
616         Set the SDA pin for the LCD i2c interface. This takes a string in the
617         format understood by sunxi_name_to_gpio, e.g. PH1 for pin 1 of port H.
618
619 config VIDEO_LCD_PANEL_I2C_SCL
620         string "LCD panel i2c interface SCL pin"
621         depends on VIDEO_LCD_PANEL_I2C
622         default "PG10"
623         ---help---
624         Set the SCL pin for the LCD i2c interface. This takes a string in the
625         format understood by sunxi_name_to_gpio, e.g. PH1 for pin 1 of port H.
626
627
628 # Note only one of these may be selected at a time! But hidden choices are
629 # not supported by Kconfig
630 config VIDEO_LCD_IF_PARALLEL
631         bool
632
633 config VIDEO_LCD_IF_LVDS
634         bool
635
636
637 choice
638         prompt "LCD panel support"
639         depends on VIDEO
640         ---help---
641         Select which type of LCD panel to support.
642
643 config VIDEO_LCD_PANEL_PARALLEL
644         bool "Generic parallel interface LCD panel"
645         select VIDEO_LCD_IF_PARALLEL
646
647 config VIDEO_LCD_PANEL_LVDS
648         bool "Generic lvds interface LCD panel"
649         select VIDEO_LCD_IF_LVDS
650
651 config VIDEO_LCD_PANEL_MIPI_4_LANE_513_MBPS_VIA_SSD2828
652         bool "MIPI 4-lane, 513Mbps LCD panel via SSD2828 bridge chip"
653         select VIDEO_LCD_SSD2828
654         select VIDEO_LCD_IF_PARALLEL
655         ---help---
656         7.85" 768x1024 LCD panels, such as LG LP079X01 or AUO B079XAN01.0
657
658 config VIDEO_LCD_PANEL_EDP_4_LANE_1620M_VIA_ANX9804
659         bool "eDP 4-lane, 1.62G LCD panel via ANX9804 bridge chip"
660         select VIDEO_LCD_ANX9804
661         select VIDEO_LCD_IF_PARALLEL
662         select VIDEO_LCD_PANEL_I2C
663         ---help---
664         Select this for eDP LCD panels with 4 lanes running at 1.62G,
665         connected via an ANX9804 bridge chip.
666
667 config VIDEO_LCD_PANEL_HITACHI_TX18D42VM
668         bool "Hitachi tx18d42vm LCD panel"
669         select VIDEO_LCD_HITACHI_TX18D42VM
670         select VIDEO_LCD_IF_LVDS
671         ---help---
672         7.85" 1024x768 Hitachi tx18d42vm LCD panel support
673
674 config VIDEO_LCD_TL059WV5C0
675         bool "tl059wv5c0 LCD panel"
676         select VIDEO_LCD_PANEL_I2C
677         select VIDEO_LCD_IF_PARALLEL
678         ---help---
679         6" 480x800 tl059wv5c0 panel support, as used on the Utoo P66 and
680         Aigo M60/M608/M606 tablets.
681
682 endchoice
683
684
685 config GMAC_TX_DELAY
686         int "GMAC Transmit Clock Delay Chain"
687         default 0
688         ---help---
689         Set the GMAC Transmit Clock Delay Chain value.
690
691 config SPL_STACK_R_ADDR
692         default 0x4fe00000 if MACH_SUN4I || MACH_SUN5I || MACH_SUN6I || MACH_SUN7I || MACH_SUN8I || MACH_SUN50I
693         default 0x2fe00000 if MACH_SUN9I
694
695 endif