Merge branch 'for-wd-master' of git://git.denx.de/u-boot-pxa
[platform/kernel/u-boot.git] / board / pxa255_idp / pxa_idp.c
1 /*
2  * (C) Copyright 2002
3  * Kyle Harris, Nexus Technologies, Inc. kharris@nexus-tech.net
4  *
5  * (C) Copyright 2002
6  * Sysgo Real-Time Solutions, GmbH <www.elinos.com>
7  * Marius Groeger <mgroeger@sysgo.de>
8  *
9  * (C) Copyright 2004
10  * BEC Systems <http://bec-systems.com>
11  * Cliff Brake <cliff.brake@gmail.com>
12  * Support for Accelent/Vibren PXA255 IDP
13  *
14  * See file CREDITS for list of people who contributed to this
15  * project.
16  *
17  * This program is free software; you can redistribute it and/or
18  * modify it under the terms of the GNU General Public License as
19  * published by the Free Software Foundation; either version 2 of
20  * the License, or (at your option) any later version.
21  *
22  * This program is distributed in the hope that it will be useful,
23  * but WITHOUT ANY WARRANTY; without even the implied warranty of
24  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
25  * GNU General Public License for more details.
26  *
27  * You should have received a copy of the GNU General Public License
28  * along with this program; if not, write to the Free Software
29  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
30  * MA 02111-1307 USA
31  */
32
33 #include <common.h>
34 #include <netdev.h>
35 #include <command.h>
36 #include <asm/io.h>
37
38 DECLARE_GLOBAL_DATA_PTR;
39
40 /*
41  * Miscelaneous platform dependent initialisations
42  */
43
44 int board_init (void)
45 {
46         /* We have RAM, disable cache */
47         dcache_disable();
48         icache_disable();
49
50         /* arch number of Lubbock-Board */
51         gd->bd->bi_arch_number = MACH_TYPE_PXA_IDP;
52
53         /* adress of boot parameters */
54         gd->bd->bi_boot_params = 0xa0000100;
55
56         /* turn on serial ports */
57         *(volatile unsigned int *)(PXA_CS5_PHYS + 0x03C0002c) = 0x13;
58
59         /* set PWM for LCD */
60         /* a value that works is 60Hz, 77% duty cycle */
61         writel(readl(CKEN) | CKEN0_PWM0, CKEN);
62         writel(0x3f, PWM_CTRL0);
63         writel(0x3ff, PWM_PERVAL0);
64         writel(792, PWM_PWDUTY0);
65
66         /* clear reset to AC97 codec */
67         writel(readl(CKEN) | CKEN2_AC97, CKEN);
68         writel(GCR_COLD_RST, GCR);
69
70         /* enable LCD backlight */
71         /* *(volatile unsigned int *)(PXA_CS5_PHYS + 0x03C00030) = 0x7; */
72
73         /* test display */
74         /* lcd_puts("This is a test\nTest #2\n"); */
75
76         return 0;
77 }
78
79 int board_late_init(void)
80 {
81         setenv("stdout", "serial");
82         setenv("stderr", "serial");
83         return 0;
84 }
85
86 extern void pxa_dram_init(void);
87 int dram_init(void)
88 {
89         pxa_dram_init();
90         gd->ram_size = PHYS_SDRAM_1_SIZE;
91         return 0;
92 }
93
94 void dram_init_banksize(void)
95 {
96         gd->bd->bi_dram[0].start = PHYS_SDRAM_1;
97         gd->bd->bi_dram[0].size = PHYS_SDRAM_1_SIZE;
98 }
99
100 #ifdef DEBUG_BLINKC_ENABLE
101
102 void delay_c(void)
103 {
104         /* reset OSCR to 0 */
105         writel(0, OSCR);
106         while (readl(OSCR) > 0x10000)
107                 ;
108
109         while (readl(OSCR) < 0xd4000)
110                 ;
111 }
112
113 void blink_c(void)
114 {
115         int led_bit = (1<<10);
116
117         writel(led_bit, GPDR0);
118         writel(led_bit, GPCR0);
119         delay_c();
120         writel(led_bit, GPSR0);
121         delay_c();
122         writel(led_bit, GPCR0);
123 }
124
125 int do_idpcmd(cmd_tbl_t *cmdtp, int flag, int argc, char * const argv[])
126 {
127         printf("IDPCMD started\n");
128         return 0;
129 }
130
131 U_BOOT_CMD(idpcmd, CONFIG_SYS_MAXARGS, 0, do_idpcmd,
132            "custom IDP command",
133            "no args at this time"
134 );
135
136 #endif
137
138 #ifdef CONFIG_CMD_NET
139 int board_eth_init(bd_t *bis)
140 {
141         int rc = 0;
142 #ifdef CONFIG_SMC91111
143         rc = smc91111_initialize(0, CONFIG_SMC91111_BASE);
144 #endif
145         return rc;
146 }
147 #endif