ppc4xx: Use common NS16550 driver for PPC4xx UART
[platform/kernel/u-boot.git] / board / prodrive / alpr / init.S
1 /*
2  * (C) Copyright 2006
3  * Stefan Roese, DENX Software Engineering, sr@denx.de.
4  *
5  * See file CREDITS for list of people who contributed to this
6  * project.
7  *
8  * This program is free software; you can redistribute it and/or
9  * modify it under the terms of the GNU General Public License as
10  * published by the Free Software Foundation; either version 2 of
11  * the License, or (at your option) any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program; if not, write to the Free Software
20  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
21  * MA 02111-1307 USA
22  */
23
24 #include <ppc_asm.tmpl>
25 #include <asm/mmu.h>
26 #include <config.h>
27 #include <asm/ppc4xx.h>
28
29 /**************************************************************************
30  * TLB TABLE
31  *
32  * This table is used by the cpu boot code to setup the initial tlb
33  * entries. Rather than make broad assumptions in the cpu source tree,
34  * this table lets each board set things up however they like.
35  *
36  *  Pointer to the table is returned in r1
37  *
38  *************************************************************************/
39
40         .section .bootpg,"ax"
41         .globl tlbtab
42
43 tlbtab:
44         tlbtab_start
45         tlbentry(0xff000000, SZ_16M, 0xff000000, 1, AC_RWX | SA_IG )
46         tlbentry(CONFIG_SYS_PERIPHERAL_BASE, SZ_256M, 0x40000000, 1, AC_RW | SA_IG)
47         tlbentry(CONFIG_SYS_ISRAM_BASE, SZ_4K, 0x80000000, 0, AC_RWX)
48         tlbentry(CONFIG_SYS_ISRAM_BASE + 0x1000, SZ_4K, 0x80001000, 0, AC_RWX)
49 #ifdef CONFIG_4xx_DCACHE
50         tlbentry(CONFIG_SYS_SDRAM_BASE, SZ_256M, 0x00000000, 0, AC_RWX | SA_G)
51 #else
52         tlbentry(CONFIG_SYS_SDRAM_BASE, SZ_256M, 0x00000000, 0, AC_RWX | SA_IG)
53 #endif
54
55 #ifdef CONFIG_SYS_INIT_RAM_DCACHE
56         /* TLB-entry for init-ram in dcache (SA_I must be turned off!) */
57         tlbentry(CONFIG_SYS_INIT_RAM_ADDR, SZ_64K, CONFIG_SYS_INIT_RAM_ADDR, 0, AC_RWX | SA_G)
58 #endif
59         tlbentry(CONFIG_SYS_PCI_BASE, SZ_256M, 0x00000000, 2, AC_RW | SA_IG)
60
61         /* PCI */
62         tlbentry(CONFIG_SYS_PCI_MEMBASE, SZ_256M, CONFIG_SYS_PCI_MEMBASE, 3, AC_RW | SA_IG)
63         tlbentry(CONFIG_SYS_PCI_MEMBASE1, SZ_256M, CONFIG_SYS_PCI_MEMBASE1, 3, AC_RW | SA_IG)
64         tlbentry(CONFIG_SYS_PCI_MEMBASE2, SZ_256M, CONFIG_SYS_PCI_MEMBASE2, 3, AC_RW | SA_IG)
65
66         /* NAND */
67         tlbentry(CONFIG_SYS_NAND_BASE, SZ_4K, CONFIG_SYS_NAND_BASE, 1, AC_RWX | SA_IG)
68         tlbtab_end