update/fix AcTux3 board
[platform/kernel/u-boot.git] / board / actux3 / actux3.c
1 /*
2  * (C) Copyright 2007
3  * Michael Schwingen, michael@schwingen.org
4  *
5  * (C) Copyright 2006
6  * Stefan Roese, DENX Software Engineering, sr@denx.de.
7  *
8  * (C) Copyright 2002
9  * Kyle Harris, Nexus Technologies, Inc. kharris@nexus-tech.net
10  *
11  * (C) Copyright 2002
12  * Sysgo Real-Time Solutions, GmbH <www.elinos.com>
13  * Marius Groeger <mgroeger@sysgo.de>
14  *
15  * See file CREDITS for list of people who contributed to this
16  * project.
17  *
18  * This program is free software; you can redistribute it and/or
19  * modify it under the terms of the GNU General Public License as
20  * published by the Free Software Foundation; either version 2 of
21  * the License, or (at your option) any later version.
22  *
23  * This program is distributed in the hope that it will be useful,
24  * but WITHOUT ANY WARRANTY; without even the implied warranty of
25  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
26  * GNU General Public License for more details.
27  *
28  * You should have received a copy of the GNU General Public License
29  * along with this program; if not, write to the Free Software
30  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
31  * MA 02111-1307 USA
32  */
33
34 #include <common.h>
35 #include <command.h>
36 #include <malloc.h>
37 #include <asm/arch/ixp425.h>
38 #include <asm/io.h>
39 #include <miiphy.h>
40 #include "actux3_hw.h"
41
42 DECLARE_GLOBAL_DATA_PTR;
43
44 int board_early_init_f(void)
45 {
46         /* CS1: IPAC-X */
47         writel(0x94d10013, IXP425_EXP_CS1);
48         /* CS5: Debug port */
49         writel(0x9d520003, IXP425_EXP_CS5);
50         /* CS6: Release/Option register */
51         writel(0x81860001, IXP425_EXP_CS6);
52         /* CS7: LEDs */
53         writel(0x80900003, IXP425_EXP_CS7);
54
55         return 0;
56 }
57
58 int board_init(void)
59 {
60         gd->bd->bi_arch_number = MACH_TYPE_ACTUX3;
61
62         /* adress of boot parameters */
63         gd->bd->bi_boot_params = 0x00000100;
64
65         GPIO_OUTPUT_ENABLE(CONFIG_SYS_GPIO_IORST);
66         GPIO_OUTPUT_ENABLE(CONFIG_SYS_GPIO_ETHRST);
67         GPIO_OUTPUT_ENABLE(CONFIG_SYS_GPIO_DSR);
68         GPIO_OUTPUT_ENABLE(CONFIG_SYS_GPIO_DCD);
69         GPIO_OUTPUT_ENABLE(CONFIG_SYS_GPIO_LED5_GN);
70         GPIO_OUTPUT_ENABLE(CONFIG_SYS_GPIO_LED6_RT);
71         GPIO_OUTPUT_ENABLE(CONFIG_SYS_GPIO_LED6_GN);
72
73         GPIO_OUTPUT_CLEAR(CONFIG_SYS_GPIO_IORST);
74         GPIO_OUTPUT_CLEAR(CONFIG_SYS_GPIO_ETHRST);
75
76         GPIO_OUTPUT_CLEAR(CONFIG_SYS_GPIO_DSR);
77         GPIO_OUTPUT_SET(CONFIG_SYS_GPIO_DCD);
78
79         GPIO_OUTPUT_CLEAR(CONFIG_SYS_GPIO_LED5_GN);
80         GPIO_OUTPUT_CLEAR(CONFIG_SYS_GPIO_LED6_RT);
81         GPIO_OUTPUT_CLEAR(CONFIG_SYS_GPIO_LED6_GN);
82
83         /*
84          * Setup GPIO's for Interrupt inputs
85          */
86         GPIO_OUTPUT_DISABLE(CONFIG_SYS_GPIO_DBGINT);
87         GPIO_OUTPUT_DISABLE(CONFIG_SYS_GPIO_ETHINT);
88
89         /*
90          * Setup GPIO's for 33MHz clock output
91          */
92         GPIO_OUTPUT_ENABLE(CONFIG_SYS_GPIO_PCI_CLK);
93         GPIO_OUTPUT_ENABLE(CONFIG_SYS_GPIO_EXTBUS_CLK);
94         writel(0x011001FF, IXP425_GPIO_GPCLKR);
95
96         /* we need a minimum PCI reset pulse width after enabling the clock */
97         udelay(533);
98         GPIO_OUTPUT_SET(CONFIG_SYS_GPIO_IORST);
99         GPIO_OUTPUT_SET(CONFIG_SYS_GPIO_ETHRST);
100
101         ACTUX3_LED1_RT(1);
102         ACTUX3_LED1_GN(0);
103         ACTUX3_LED2_RT(0);
104         ACTUX3_LED2_GN(0);
105         ACTUX3_LED3_RT(0);
106         ACTUX3_LED3_GN(0);
107         ACTUX3_LED4_GN(0);
108         ACTUX3_LED5_RT(0);
109
110         return 0;
111 }
112
113 /*
114  * Check Board Identity
115  */
116 int checkboard(void)
117 {
118         char buf[64];
119         int i = getenv_f("serial#", buf, sizeof(buf));
120
121         puts("Board: AcTux-3 rev.");
122         putc(ACTUX3_BOARDREL + 'A' - 1);
123
124         if (i > 0) {
125                 puts (", serial# ");
126                 puts (buf);
127         }
128         putc('\n');
129
130         return 0;
131 }
132
133 /*************************************************************************
134  * get_board_rev() - setup to pass kernel board revision information
135  * 0 = reserved
136  * 1 = Rev. A
137  * 2 = Rev. B
138  *************************************************************************/
139 u32 get_board_rev(void)
140 {
141         return ACTUX3_BOARDREL;
142 }
143
144 int dram_init(void)
145 {
146         gd->ram_size = get_ram_size(CONFIG_SYS_SDRAM_BASE, 128<<20);
147         return 0;
148 }
149
150 void reset_phy(void)
151 {
152         int i;
153
154         /* initialize the PHY */
155         miiphy_reset("NPE0", CONFIG_PHY_ADDR);
156
157         /* all LED outputs = Link/Act */
158         miiphy_write("NPE0", CONFIG_PHY_ADDR, 0x16, 0x0AAA);
159
160         /*
161          * The Marvell 88E6060 switch comes up with all ports disabled.
162          * set all ethernet switch ports to forwarding state
163         */
164         for (i = 1; i <= 5; i++)
165                 miiphy_write("NPE0", CONFIG_PHY_ADDR + 8 + i, 0x04, 0x03);
166
167 }