3 * Michael Schwingen, michael@schwingen.org
6 * Stefan Roese, DENX Software Engineering, sr@denx.de.
9 * Kyle Harris, Nexus Technologies, Inc. kharris@nexus-tech.net
12 * Sysgo Real-Time Solutions, GmbH <www.elinos.com>
13 * Marius Groeger <mgroeger@sysgo.de>
15 * SPDX-License-Identifier: GPL-2.0+
21 #include <asm/arch/ixp425.h>
24 #include "actux3_hw.h"
26 DECLARE_GLOBAL_DATA_PTR;
28 int board_early_init_f(void)
31 writel(0x94d10013, IXP425_EXP_CS1);
33 writel(0x9d520003, IXP425_EXP_CS5);
34 /* CS6: Release/Option register */
35 writel(0x81860001, IXP425_EXP_CS6);
37 writel(0x80900003, IXP425_EXP_CS7);
44 /* adress of boot parameters */
45 gd->bd->bi_boot_params = 0x00000100;
47 GPIO_OUTPUT_ENABLE(CONFIG_SYS_GPIO_IORST);
48 GPIO_OUTPUT_ENABLE(CONFIG_SYS_GPIO_ETHRST);
49 GPIO_OUTPUT_ENABLE(CONFIG_SYS_GPIO_DSR);
50 GPIO_OUTPUT_ENABLE(CONFIG_SYS_GPIO_DCD);
51 GPIO_OUTPUT_ENABLE(CONFIG_SYS_GPIO_LED5_GN);
52 GPIO_OUTPUT_ENABLE(CONFIG_SYS_GPIO_LED6_RT);
53 GPIO_OUTPUT_ENABLE(CONFIG_SYS_GPIO_LED6_GN);
55 GPIO_OUTPUT_CLEAR(CONFIG_SYS_GPIO_IORST);
56 GPIO_OUTPUT_CLEAR(CONFIG_SYS_GPIO_ETHRST);
58 GPIO_OUTPUT_CLEAR(CONFIG_SYS_GPIO_DSR);
59 GPIO_OUTPUT_SET(CONFIG_SYS_GPIO_DCD);
61 GPIO_OUTPUT_CLEAR(CONFIG_SYS_GPIO_LED5_GN);
62 GPIO_OUTPUT_CLEAR(CONFIG_SYS_GPIO_LED6_RT);
63 GPIO_OUTPUT_CLEAR(CONFIG_SYS_GPIO_LED6_GN);
66 * Setup GPIO's for Interrupt inputs
68 GPIO_OUTPUT_DISABLE(CONFIG_SYS_GPIO_DBGINT);
69 GPIO_OUTPUT_DISABLE(CONFIG_SYS_GPIO_ETHINT);
72 * Setup GPIO's for 33MHz clock output
74 GPIO_OUTPUT_ENABLE(CONFIG_SYS_GPIO_PCI_CLK);
75 GPIO_OUTPUT_ENABLE(CONFIG_SYS_GPIO_EXTBUS_CLK);
76 writel(0x011001FF, IXP425_GPIO_GPCLKR);
78 /* we need a minimum PCI reset pulse width after enabling the clock */
80 GPIO_OUTPUT_SET(CONFIG_SYS_GPIO_IORST);
81 GPIO_OUTPUT_SET(CONFIG_SYS_GPIO_ETHRST);
96 * Check Board Identity
101 int i = getenv_f("serial#", buf, sizeof(buf));
103 puts("Board: AcTux-3 rev.");
104 putc(ACTUX3_BOARDREL + 'A' - 1);
115 /*************************************************************************
116 * get_board_rev() - setup to pass kernel board revision information
120 *************************************************************************/
121 u32 get_board_rev(void)
123 return ACTUX3_BOARDREL;
128 gd->ram_size = get_ram_size(CONFIG_SYS_SDRAM_BASE, 128<<20);
136 /* initialize the PHY */
137 miiphy_reset("NPE0", CONFIG_PHY_ADDR);
139 /* all LED outputs = Link/Act */
140 miiphy_write("NPE0", CONFIG_PHY_ADDR, 0x16, 0x0AAA);
143 * The Marvell 88E6060 switch comes up with all ports disabled.
144 * set all ethernet switch ports to forwarding state
146 for (i = 1; i <= 5; i++)
147 miiphy_write("NPE0", CONFIG_PHY_ADDR + 8 + i, 0x04, 0x03);