Merge branch 'for-6.1/google' into for-linus
[platform/kernel/linux-starfive.git] / arch / riscv / include / asm / cacheflush.h
1 /* SPDX-License-Identifier: GPL-2.0-only */
2 /*
3  * Copyright (C) 2015 Regents of the University of California
4  */
5
6 #ifndef _ASM_RISCV_CACHEFLUSH_H
7 #define _ASM_RISCV_CACHEFLUSH_H
8
9 #include <linux/mm.h>
10
11 static inline void local_flush_icache_all(void)
12 {
13         asm volatile ("fence.i" ::: "memory");
14 }
15
16 #define PG_dcache_clean PG_arch_1
17
18 static inline void flush_dcache_page(struct page *page)
19 {
20         if (test_bit(PG_dcache_clean, &page->flags))
21                 clear_bit(PG_dcache_clean, &page->flags);
22 }
23 #define ARCH_IMPLEMENTS_FLUSH_DCACHE_PAGE 1
24
25 /*
26  * RISC-V doesn't have an instruction to flush parts of the instruction cache,
27  * so instead we just flush the whole thing.
28  */
29 #define flush_icache_range(start, end) flush_icache_all()
30 #define flush_icache_user_page(vma, pg, addr, len) \
31         flush_icache_mm(vma->vm_mm, 0)
32
33 #ifndef CONFIG_SMP
34
35 #define flush_icache_all() local_flush_icache_all()
36 #define flush_icache_mm(mm, local) flush_icache_all()
37
38 #else /* CONFIG_SMP */
39
40 void flush_icache_all(void);
41 void flush_icache_mm(struct mm_struct *mm, bool local);
42
43 #endif /* CONFIG_SMP */
44
45 #ifdef CONFIG_RISCV_ISA_ZICBOM
46 void riscv_init_cbom_blocksize(void);
47 #else
48 static inline void riscv_init_cbom_blocksize(void) { }
49 #endif
50
51 #ifdef CONFIG_RISCV_DMA_NONCOHERENT
52 void riscv_noncoherent_supported(void);
53 #endif
54
55 /*
56  * Bits in sys_riscv_flush_icache()'s flags argument.
57  */
58 #define SYS_RISCV_FLUSH_ICACHE_LOCAL 1UL
59 #define SYS_RISCV_FLUSH_ICACHE_ALL   (SYS_RISCV_FLUSH_ICACHE_LOCAL)
60
61 #include <asm-generic/cacheflush.h>
62
63 #endif /* _ASM_RISCV_CACHEFLUSH_H */