memblock: drop memblock_alloc_base()
[platform/kernel/linux-rpi.git] / arch / powerpc / mm / hash_utils_64.c
1 /*
2  * PowerPC64 port by Mike Corrigan and Dave Engebretsen
3  *   {mikejc|engebret}@us.ibm.com
4  *
5  *    Copyright (c) 2000 Mike Corrigan <mikejc@us.ibm.com>
6  *
7  * SMP scalability work:
8  *    Copyright (C) 2001 Anton Blanchard <anton@au.ibm.com>, IBM
9  * 
10  *    Module name: htab.c
11  *
12  *    Description:
13  *      PowerPC Hashed Page Table functions
14  *
15  * This program is free software; you can redistribute it and/or
16  * modify it under the terms of the GNU General Public License
17  * as published by the Free Software Foundation; either version
18  * 2 of the License, or (at your option) any later version.
19  */
20
21 #undef DEBUG
22 #undef DEBUG_LOW
23
24 #define pr_fmt(fmt) "hash-mmu: " fmt
25 #include <linux/spinlock.h>
26 #include <linux/errno.h>
27 #include <linux/sched/mm.h>
28 #include <linux/proc_fs.h>
29 #include <linux/stat.h>
30 #include <linux/sysctl.h>
31 #include <linux/export.h>
32 #include <linux/ctype.h>
33 #include <linux/cache.h>
34 #include <linux/init.h>
35 #include <linux/signal.h>
36 #include <linux/memblock.h>
37 #include <linux/context_tracking.h>
38 #include <linux/libfdt.h>
39 #include <linux/pkeys.h>
40
41 #include <asm/debugfs.h>
42 #include <asm/processor.h>
43 #include <asm/pgtable.h>
44 #include <asm/mmu.h>
45 #include <asm/mmu_context.h>
46 #include <asm/page.h>
47 #include <asm/types.h>
48 #include <linux/uaccess.h>
49 #include <asm/machdep.h>
50 #include <asm/prom.h>
51 #include <asm/io.h>
52 #include <asm/eeh.h>
53 #include <asm/tlb.h>
54 #include <asm/cacheflush.h>
55 #include <asm/cputable.h>
56 #include <asm/sections.h>
57 #include <asm/copro.h>
58 #include <asm/udbg.h>
59 #include <asm/code-patching.h>
60 #include <asm/fadump.h>
61 #include <asm/firmware.h>
62 #include <asm/tm.h>
63 #include <asm/trace.h>
64 #include <asm/ps3.h>
65 #include <asm/pte-walk.h>
66 #include <asm/asm-prototypes.h>
67
68 #ifdef DEBUG
69 #define DBG(fmt...) udbg_printf(fmt)
70 #else
71 #define DBG(fmt...)
72 #endif
73
74 #ifdef DEBUG_LOW
75 #define DBG_LOW(fmt...) udbg_printf(fmt)
76 #else
77 #define DBG_LOW(fmt...)
78 #endif
79
80 #define KB (1024)
81 #define MB (1024*KB)
82 #define GB (1024L*MB)
83
84 /*
85  * Note:  pte   --> Linux PTE
86  *        HPTE  --> PowerPC Hashed Page Table Entry
87  *
88  * Execution context:
89  *   htab_initialize is called with the MMU off (of course), but
90  *   the kernel has been copied down to zero so it can directly
91  *   reference global data.  At this point it is very difficult
92  *   to print debug info.
93  *
94  */
95
96 static unsigned long _SDR1;
97 struct mmu_psize_def mmu_psize_defs[MMU_PAGE_COUNT];
98 EXPORT_SYMBOL_GPL(mmu_psize_defs);
99
100 u8 hpte_page_sizes[1 << LP_BITS];
101 EXPORT_SYMBOL_GPL(hpte_page_sizes);
102
103 struct hash_pte *htab_address;
104 unsigned long htab_size_bytes;
105 unsigned long htab_hash_mask;
106 EXPORT_SYMBOL_GPL(htab_hash_mask);
107 int mmu_linear_psize = MMU_PAGE_4K;
108 EXPORT_SYMBOL_GPL(mmu_linear_psize);
109 int mmu_virtual_psize = MMU_PAGE_4K;
110 int mmu_vmalloc_psize = MMU_PAGE_4K;
111 #ifdef CONFIG_SPARSEMEM_VMEMMAP
112 int mmu_vmemmap_psize = MMU_PAGE_4K;
113 #endif
114 int mmu_io_psize = MMU_PAGE_4K;
115 int mmu_kernel_ssize = MMU_SEGSIZE_256M;
116 EXPORT_SYMBOL_GPL(mmu_kernel_ssize);
117 int mmu_highuser_ssize = MMU_SEGSIZE_256M;
118 u16 mmu_slb_size = 64;
119 EXPORT_SYMBOL_GPL(mmu_slb_size);
120 #ifdef CONFIG_PPC_64K_PAGES
121 int mmu_ci_restrictions;
122 #endif
123 #ifdef CONFIG_DEBUG_PAGEALLOC
124 static u8 *linear_map_hash_slots;
125 static unsigned long linear_map_hash_count;
126 static DEFINE_SPINLOCK(linear_map_hash_lock);
127 #endif /* CONFIG_DEBUG_PAGEALLOC */
128 struct mmu_hash_ops mmu_hash_ops;
129 EXPORT_SYMBOL(mmu_hash_ops);
130
131 /* There are definitions of page sizes arrays to be used when none
132  * is provided by the firmware.
133  */
134
135 /*
136  * Fallback (4k pages only)
137  */
138 static struct mmu_psize_def mmu_psize_defaults[] = {
139         [MMU_PAGE_4K] = {
140                 .shift  = 12,
141                 .sllp   = 0,
142                 .penc   = {[MMU_PAGE_4K] = 0, [1 ... MMU_PAGE_COUNT - 1] = -1},
143                 .avpnm  = 0,
144                 .tlbiel = 0,
145         },
146 };
147
148 /* POWER4, GPUL, POWER5
149  *
150  * Support for 16Mb large pages
151  */
152 static struct mmu_psize_def mmu_psize_defaults_gp[] = {
153         [MMU_PAGE_4K] = {
154                 .shift  = 12,
155                 .sllp   = 0,
156                 .penc   = {[MMU_PAGE_4K] = 0, [1 ... MMU_PAGE_COUNT - 1] = -1},
157                 .avpnm  = 0,
158                 .tlbiel = 1,
159         },
160         [MMU_PAGE_16M] = {
161                 .shift  = 24,
162                 .sllp   = SLB_VSID_L,
163                 .penc   = {[0 ... MMU_PAGE_16M - 1] = -1, [MMU_PAGE_16M] = 0,
164                             [MMU_PAGE_16M + 1 ... MMU_PAGE_COUNT - 1] = -1 },
165                 .avpnm  = 0x1UL,
166                 .tlbiel = 0,
167         },
168 };
169
170 /*
171  * 'R' and 'C' update notes:
172  *  - Under pHyp or KVM, the updatepp path will not set C, thus it *will*
173  *     create writeable HPTEs without C set, because the hcall H_PROTECT
174  *     that we use in that case will not update C
175  *  - The above is however not a problem, because we also don't do that
176  *     fancy "no flush" variant of eviction and we use H_REMOVE which will
177  *     do the right thing and thus we don't have the race I described earlier
178  *
179  *    - Under bare metal,  we do have the race, so we need R and C set
180  *    - We make sure R is always set and never lost
181  *    - C is _PAGE_DIRTY, and *should* always be set for a writeable mapping
182  */
183 unsigned long htab_convert_pte_flags(unsigned long pteflags)
184 {
185         unsigned long rflags = 0;
186
187         /* _PAGE_EXEC -> NOEXEC */
188         if ((pteflags & _PAGE_EXEC) == 0)
189                 rflags |= HPTE_R_N;
190         /*
191          * PPP bits:
192          * Linux uses slb key 0 for kernel and 1 for user.
193          * kernel RW areas are mapped with PPP=0b000
194          * User area is mapped with PPP=0b010 for read/write
195          * or PPP=0b011 for read-only (including writeable but clean pages).
196          */
197         if (pteflags & _PAGE_PRIVILEGED) {
198                 /*
199                  * Kernel read only mapped with ppp bits 0b110
200                  */
201                 if (!(pteflags & _PAGE_WRITE)) {
202                         if (mmu_has_feature(MMU_FTR_KERNEL_RO))
203                                 rflags |= (HPTE_R_PP0 | 0x2);
204                         else
205                                 rflags |= 0x3;
206                 }
207         } else {
208                 if (pteflags & _PAGE_RWX)
209                         rflags |= 0x2;
210                 if (!((pteflags & _PAGE_WRITE) && (pteflags & _PAGE_DIRTY)))
211                         rflags |= 0x1;
212         }
213         /*
214          * We can't allow hardware to update hpte bits. Hence always
215          * set 'R' bit and set 'C' if it is a write fault
216          */
217         rflags |=  HPTE_R_R;
218
219         if (pteflags & _PAGE_DIRTY)
220                 rflags |= HPTE_R_C;
221         /*
222          * Add in WIG bits
223          */
224
225         if ((pteflags & _PAGE_CACHE_CTL) == _PAGE_TOLERANT)
226                 rflags |= HPTE_R_I;
227         else if ((pteflags & _PAGE_CACHE_CTL) == _PAGE_NON_IDEMPOTENT)
228                 rflags |= (HPTE_R_I | HPTE_R_G);
229         else if ((pteflags & _PAGE_CACHE_CTL) == _PAGE_SAO)
230                 rflags |= (HPTE_R_W | HPTE_R_I | HPTE_R_M);
231         else
232                 /*
233                  * Add memory coherence if cache inhibited is not set
234                  */
235                 rflags |= HPTE_R_M;
236
237         rflags |= pte_to_hpte_pkey_bits(pteflags);
238         return rflags;
239 }
240
241 int htab_bolt_mapping(unsigned long vstart, unsigned long vend,
242                       unsigned long pstart, unsigned long prot,
243                       int psize, int ssize)
244 {
245         unsigned long vaddr, paddr;
246         unsigned int step, shift;
247         int ret = 0;
248
249         shift = mmu_psize_defs[psize].shift;
250         step = 1 << shift;
251
252         prot = htab_convert_pte_flags(prot);
253
254         DBG("htab_bolt_mapping(%lx..%lx -> %lx (%lx,%d,%d)\n",
255             vstart, vend, pstart, prot, psize, ssize);
256
257         for (vaddr = vstart, paddr = pstart; vaddr < vend;
258              vaddr += step, paddr += step) {
259                 unsigned long hash, hpteg;
260                 unsigned long vsid = get_kernel_vsid(vaddr, ssize);
261                 unsigned long vpn  = hpt_vpn(vaddr, vsid, ssize);
262                 unsigned long tprot = prot;
263
264                 /*
265                  * If we hit a bad address return error.
266                  */
267                 if (!vsid)
268                         return -1;
269                 /* Make kernel text executable */
270                 if (overlaps_kernel_text(vaddr, vaddr + step))
271                         tprot &= ~HPTE_R_N;
272
273                 /* Make kvm guest trampolines executable */
274                 if (overlaps_kvm_tmp(vaddr, vaddr + step))
275                         tprot &= ~HPTE_R_N;
276
277                 /*
278                  * If relocatable, check if it overlaps interrupt vectors that
279                  * are copied down to real 0. For relocatable kernel
280                  * (e.g. kdump case) we copy interrupt vectors down to real
281                  * address 0. Mark that region as executable. This is
282                  * because on p8 system with relocation on exception feature
283                  * enabled, exceptions are raised with MMU (IR=DR=1) ON. Hence
284                  * in order to execute the interrupt handlers in virtual
285                  * mode the vector region need to be marked as executable.
286                  */
287                 if ((PHYSICAL_START > MEMORY_START) &&
288                         overlaps_interrupt_vector_text(vaddr, vaddr + step))
289                                 tprot &= ~HPTE_R_N;
290
291                 hash = hpt_hash(vpn, shift, ssize);
292                 hpteg = ((hash & htab_hash_mask) * HPTES_PER_GROUP);
293
294                 BUG_ON(!mmu_hash_ops.hpte_insert);
295                 ret = mmu_hash_ops.hpte_insert(hpteg, vpn, paddr, tprot,
296                                                HPTE_V_BOLTED, psize, psize,
297                                                ssize);
298
299                 if (ret < 0)
300                         break;
301
302 #ifdef CONFIG_DEBUG_PAGEALLOC
303                 if (debug_pagealloc_enabled() &&
304                         (paddr >> PAGE_SHIFT) < linear_map_hash_count)
305                         linear_map_hash_slots[paddr >> PAGE_SHIFT] = ret | 0x80;
306 #endif /* CONFIG_DEBUG_PAGEALLOC */
307         }
308         return ret < 0 ? ret : 0;
309 }
310
311 int htab_remove_mapping(unsigned long vstart, unsigned long vend,
312                       int psize, int ssize)
313 {
314         unsigned long vaddr;
315         unsigned int step, shift;
316         int rc;
317         int ret = 0;
318
319         shift = mmu_psize_defs[psize].shift;
320         step = 1 << shift;
321
322         if (!mmu_hash_ops.hpte_removebolted)
323                 return -ENODEV;
324
325         for (vaddr = vstart; vaddr < vend; vaddr += step) {
326                 rc = mmu_hash_ops.hpte_removebolted(vaddr, psize, ssize);
327                 if (rc == -ENOENT) {
328                         ret = -ENOENT;
329                         continue;
330                 }
331                 if (rc < 0)
332                         return rc;
333         }
334
335         return ret;
336 }
337
338 static bool disable_1tb_segments = false;
339
340 static int __init parse_disable_1tb_segments(char *p)
341 {
342         disable_1tb_segments = true;
343         return 0;
344 }
345 early_param("disable_1tb_segments", parse_disable_1tb_segments);
346
347 static int __init htab_dt_scan_seg_sizes(unsigned long node,
348                                          const char *uname, int depth,
349                                          void *data)
350 {
351         const char *type = of_get_flat_dt_prop(node, "device_type", NULL);
352         const __be32 *prop;
353         int size = 0;
354
355         /* We are scanning "cpu" nodes only */
356         if (type == NULL || strcmp(type, "cpu") != 0)
357                 return 0;
358
359         prop = of_get_flat_dt_prop(node, "ibm,processor-segment-sizes", &size);
360         if (prop == NULL)
361                 return 0;
362         for (; size >= 4; size -= 4, ++prop) {
363                 if (be32_to_cpu(prop[0]) == 40) {
364                         DBG("1T segment support detected\n");
365
366                         if (disable_1tb_segments) {
367                                 DBG("1T segments disabled by command line\n");
368                                 break;
369                         }
370
371                         cur_cpu_spec->mmu_features |= MMU_FTR_1T_SEGMENT;
372                         return 1;
373                 }
374         }
375         cur_cpu_spec->mmu_features &= ~MMU_FTR_NO_SLBIE_B;
376         return 0;
377 }
378
379 static int __init get_idx_from_shift(unsigned int shift)
380 {
381         int idx = -1;
382
383         switch (shift) {
384         case 0xc:
385                 idx = MMU_PAGE_4K;
386                 break;
387         case 0x10:
388                 idx = MMU_PAGE_64K;
389                 break;
390         case 0x14:
391                 idx = MMU_PAGE_1M;
392                 break;
393         case 0x18:
394                 idx = MMU_PAGE_16M;
395                 break;
396         case 0x22:
397                 idx = MMU_PAGE_16G;
398                 break;
399         }
400         return idx;
401 }
402
403 static int __init htab_dt_scan_page_sizes(unsigned long node,
404                                           const char *uname, int depth,
405                                           void *data)
406 {
407         const char *type = of_get_flat_dt_prop(node, "device_type", NULL);
408         const __be32 *prop;
409         int size = 0;
410
411         /* We are scanning "cpu" nodes only */
412         if (type == NULL || strcmp(type, "cpu") != 0)
413                 return 0;
414
415         prop = of_get_flat_dt_prop(node, "ibm,segment-page-sizes", &size);
416         if (!prop)
417                 return 0;
418
419         pr_info("Page sizes from device-tree:\n");
420         size /= 4;
421         cur_cpu_spec->mmu_features &= ~(MMU_FTR_16M_PAGE);
422         while(size > 0) {
423                 unsigned int base_shift = be32_to_cpu(prop[0]);
424                 unsigned int slbenc = be32_to_cpu(prop[1]);
425                 unsigned int lpnum = be32_to_cpu(prop[2]);
426                 struct mmu_psize_def *def;
427                 int idx, base_idx;
428
429                 size -= 3; prop += 3;
430                 base_idx = get_idx_from_shift(base_shift);
431                 if (base_idx < 0) {
432                         /* skip the pte encoding also */
433                         prop += lpnum * 2; size -= lpnum * 2;
434                         continue;
435                 }
436                 def = &mmu_psize_defs[base_idx];
437                 if (base_idx == MMU_PAGE_16M)
438                         cur_cpu_spec->mmu_features |= MMU_FTR_16M_PAGE;
439
440                 def->shift = base_shift;
441                 if (base_shift <= 23)
442                         def->avpnm = 0;
443                 else
444                         def->avpnm = (1 << (base_shift - 23)) - 1;
445                 def->sllp = slbenc;
446                 /*
447                  * We don't know for sure what's up with tlbiel, so
448                  * for now we only set it for 4K and 64K pages
449                  */
450                 if (base_idx == MMU_PAGE_4K || base_idx == MMU_PAGE_64K)
451                         def->tlbiel = 1;
452                 else
453                         def->tlbiel = 0;
454
455                 while (size > 0 && lpnum) {
456                         unsigned int shift = be32_to_cpu(prop[0]);
457                         int penc  = be32_to_cpu(prop[1]);
458
459                         prop += 2; size -= 2;
460                         lpnum--;
461
462                         idx = get_idx_from_shift(shift);
463                         if (idx < 0)
464                                 continue;
465
466                         if (penc == -1)
467                                 pr_err("Invalid penc for base_shift=%d "
468                                        "shift=%d\n", base_shift, shift);
469
470                         def->penc[idx] = penc;
471                         pr_info("base_shift=%d: shift=%d, sllp=0x%04lx,"
472                                 " avpnm=0x%08lx, tlbiel=%d, penc=%d\n",
473                                 base_shift, shift, def->sllp,
474                                 def->avpnm, def->tlbiel, def->penc[idx]);
475                 }
476         }
477
478         return 1;
479 }
480
481 #ifdef CONFIG_HUGETLB_PAGE
482 /* Scan for 16G memory blocks that have been set aside for huge pages
483  * and reserve those blocks for 16G huge pages.
484  */
485 static int __init htab_dt_scan_hugepage_blocks(unsigned long node,
486                                         const char *uname, int depth,
487                                         void *data) {
488         const char *type = of_get_flat_dt_prop(node, "device_type", NULL);
489         const __be64 *addr_prop;
490         const __be32 *page_count_prop;
491         unsigned int expected_pages;
492         long unsigned int phys_addr;
493         long unsigned int block_size;
494
495         /* We are scanning "memory" nodes only */
496         if (type == NULL || strcmp(type, "memory") != 0)
497                 return 0;
498
499         /* This property is the log base 2 of the number of virtual pages that
500          * will represent this memory block. */
501         page_count_prop = of_get_flat_dt_prop(node, "ibm,expected#pages", NULL);
502         if (page_count_prop == NULL)
503                 return 0;
504         expected_pages = (1 << be32_to_cpu(page_count_prop[0]));
505         addr_prop = of_get_flat_dt_prop(node, "reg", NULL);
506         if (addr_prop == NULL)
507                 return 0;
508         phys_addr = be64_to_cpu(addr_prop[0]);
509         block_size = be64_to_cpu(addr_prop[1]);
510         if (block_size != (16 * GB))
511                 return 0;
512         printk(KERN_INFO "Huge page(16GB) memory: "
513                         "addr = 0x%lX size = 0x%lX pages = %d\n",
514                         phys_addr, block_size, expected_pages);
515         if (phys_addr + block_size * expected_pages <= memblock_end_of_DRAM()) {
516                 memblock_reserve(phys_addr, block_size * expected_pages);
517                 pseries_add_gpage(phys_addr, block_size, expected_pages);
518         }
519         return 0;
520 }
521 #endif /* CONFIG_HUGETLB_PAGE */
522
523 static void mmu_psize_set_default_penc(void)
524 {
525         int bpsize, apsize;
526         for (bpsize = 0; bpsize < MMU_PAGE_COUNT; bpsize++)
527                 for (apsize = 0; apsize < MMU_PAGE_COUNT; apsize++)
528                         mmu_psize_defs[bpsize].penc[apsize] = -1;
529 }
530
531 #ifdef CONFIG_PPC_64K_PAGES
532
533 static bool might_have_hea(void)
534 {
535         /*
536          * The HEA ethernet adapter requires awareness of the
537          * GX bus. Without that awareness we can easily assume
538          * we will never see an HEA ethernet device.
539          */
540 #ifdef CONFIG_IBMEBUS
541         return !cpu_has_feature(CPU_FTR_ARCH_207S) &&
542                 firmware_has_feature(FW_FEATURE_SPLPAR);
543 #else
544         return false;
545 #endif
546 }
547
548 #endif /* #ifdef CONFIG_PPC_64K_PAGES */
549
550 static void __init htab_scan_page_sizes(void)
551 {
552         int rc;
553
554         /* se the invalid penc to -1 */
555         mmu_psize_set_default_penc();
556
557         /* Default to 4K pages only */
558         memcpy(mmu_psize_defs, mmu_psize_defaults,
559                sizeof(mmu_psize_defaults));
560
561         /*
562          * Try to find the available page sizes in the device-tree
563          */
564         rc = of_scan_flat_dt(htab_dt_scan_page_sizes, NULL);
565         if (rc == 0 && early_mmu_has_feature(MMU_FTR_16M_PAGE)) {
566                 /*
567                  * Nothing in the device-tree, but the CPU supports 16M pages,
568                  * so let's fallback on a known size list for 16M capable CPUs.
569                  */
570                 memcpy(mmu_psize_defs, mmu_psize_defaults_gp,
571                        sizeof(mmu_psize_defaults_gp));
572         }
573
574 #ifdef CONFIG_HUGETLB_PAGE
575         if (!hugetlb_disabled) {
576                 /* Reserve 16G huge page memory sections for huge pages */
577                 of_scan_flat_dt(htab_dt_scan_hugepage_blocks, NULL);
578         }
579 #endif /* CONFIG_HUGETLB_PAGE */
580 }
581
582 /*
583  * Fill in the hpte_page_sizes[] array.
584  * We go through the mmu_psize_defs[] array looking for all the
585  * supported base/actual page size combinations.  Each combination
586  * has a unique pagesize encoding (penc) value in the low bits of
587  * the LP field of the HPTE.  For actual page sizes less than 1MB,
588  * some of the upper LP bits are used for RPN bits, meaning that
589  * we need to fill in several entries in hpte_page_sizes[].
590  *
591  * In diagrammatic form, with r = RPN bits and z = page size bits:
592  *        PTE LP     actual page size
593  *    rrrr rrrz         >=8KB
594  *    rrrr rrzz         >=16KB
595  *    rrrr rzzz         >=32KB
596  *    rrrr zzzz         >=64KB
597  *    ...
598  *
599  * The zzzz bits are implementation-specific but are chosen so that
600  * no encoding for a larger page size uses the same value in its
601  * low-order N bits as the encoding for the 2^(12+N) byte page size
602  * (if it exists).
603  */
604 static void init_hpte_page_sizes(void)
605 {
606         long int ap, bp;
607         long int shift, penc;
608
609         for (bp = 0; bp < MMU_PAGE_COUNT; ++bp) {
610                 if (!mmu_psize_defs[bp].shift)
611                         continue;       /* not a supported page size */
612                 for (ap = bp; ap < MMU_PAGE_COUNT; ++ap) {
613                         penc = mmu_psize_defs[bp].penc[ap];
614                         if (penc == -1 || !mmu_psize_defs[ap].shift)
615                                 continue;
616                         shift = mmu_psize_defs[ap].shift - LP_SHIFT;
617                         if (shift <= 0)
618                                 continue;       /* should never happen */
619                         /*
620                          * For page sizes less than 1MB, this loop
621                          * replicates the entry for all possible values
622                          * of the rrrr bits.
623                          */
624                         while (penc < (1 << LP_BITS)) {
625                                 hpte_page_sizes[penc] = (ap << 4) | bp;
626                                 penc += 1 << shift;
627                         }
628                 }
629         }
630 }
631
632 static void __init htab_init_page_sizes(void)
633 {
634         init_hpte_page_sizes();
635
636         if (!debug_pagealloc_enabled()) {
637                 /*
638                  * Pick a size for the linear mapping. Currently, we only
639                  * support 16M, 1M and 4K which is the default
640                  */
641                 if (mmu_psize_defs[MMU_PAGE_16M].shift)
642                         mmu_linear_psize = MMU_PAGE_16M;
643                 else if (mmu_psize_defs[MMU_PAGE_1M].shift)
644                         mmu_linear_psize = MMU_PAGE_1M;
645         }
646
647 #ifdef CONFIG_PPC_64K_PAGES
648         /*
649          * Pick a size for the ordinary pages. Default is 4K, we support
650          * 64K for user mappings and vmalloc if supported by the processor.
651          * We only use 64k for ioremap if the processor
652          * (and firmware) support cache-inhibited large pages.
653          * If not, we use 4k and set mmu_ci_restrictions so that
654          * hash_page knows to switch processes that use cache-inhibited
655          * mappings to 4k pages.
656          */
657         if (mmu_psize_defs[MMU_PAGE_64K].shift) {
658                 mmu_virtual_psize = MMU_PAGE_64K;
659                 mmu_vmalloc_psize = MMU_PAGE_64K;
660                 if (mmu_linear_psize == MMU_PAGE_4K)
661                         mmu_linear_psize = MMU_PAGE_64K;
662                 if (mmu_has_feature(MMU_FTR_CI_LARGE_PAGE)) {
663                         /*
664                          * When running on pSeries using 64k pages for ioremap
665                          * would stop us accessing the HEA ethernet. So if we
666                          * have the chance of ever seeing one, stay at 4k.
667                          */
668                         if (!might_have_hea())
669                                 mmu_io_psize = MMU_PAGE_64K;
670                 } else
671                         mmu_ci_restrictions = 1;
672         }
673 #endif /* CONFIG_PPC_64K_PAGES */
674
675 #ifdef CONFIG_SPARSEMEM_VMEMMAP
676         /* We try to use 16M pages for vmemmap if that is supported
677          * and we have at least 1G of RAM at boot
678          */
679         if (mmu_psize_defs[MMU_PAGE_16M].shift &&
680             memblock_phys_mem_size() >= 0x40000000)
681                 mmu_vmemmap_psize = MMU_PAGE_16M;
682         else if (mmu_psize_defs[MMU_PAGE_64K].shift)
683                 mmu_vmemmap_psize = MMU_PAGE_64K;
684         else
685                 mmu_vmemmap_psize = MMU_PAGE_4K;
686 #endif /* CONFIG_SPARSEMEM_VMEMMAP */
687
688         printk(KERN_DEBUG "Page orders: linear mapping = %d, "
689                "virtual = %d, io = %d"
690 #ifdef CONFIG_SPARSEMEM_VMEMMAP
691                ", vmemmap = %d"
692 #endif
693                "\n",
694                mmu_psize_defs[mmu_linear_psize].shift,
695                mmu_psize_defs[mmu_virtual_psize].shift,
696                mmu_psize_defs[mmu_io_psize].shift
697 #ifdef CONFIG_SPARSEMEM_VMEMMAP
698                ,mmu_psize_defs[mmu_vmemmap_psize].shift
699 #endif
700                );
701 }
702
703 static int __init htab_dt_scan_pftsize(unsigned long node,
704                                        const char *uname, int depth,
705                                        void *data)
706 {
707         const char *type = of_get_flat_dt_prop(node, "device_type", NULL);
708         const __be32 *prop;
709
710         /* We are scanning "cpu" nodes only */
711         if (type == NULL || strcmp(type, "cpu") != 0)
712                 return 0;
713
714         prop = of_get_flat_dt_prop(node, "ibm,pft-size", NULL);
715         if (prop != NULL) {
716                 /* pft_size[0] is the NUMA CEC cookie */
717                 ppc64_pft_size = be32_to_cpu(prop[1]);
718                 return 1;
719         }
720         return 0;
721 }
722
723 unsigned htab_shift_for_mem_size(unsigned long mem_size)
724 {
725         unsigned memshift = __ilog2(mem_size);
726         unsigned pshift = mmu_psize_defs[mmu_virtual_psize].shift;
727         unsigned pteg_shift;
728
729         /* round mem_size up to next power of 2 */
730         if ((1UL << memshift) < mem_size)
731                 memshift += 1;
732
733         /* aim for 2 pages / pteg */
734         pteg_shift = memshift - (pshift + 1);
735
736         /*
737          * 2^11 PTEGS of 128 bytes each, ie. 2^18 bytes is the minimum htab
738          * size permitted by the architecture.
739          */
740         return max(pteg_shift + 7, 18U);
741 }
742
743 static unsigned long __init htab_get_table_size(void)
744 {
745         /* If hash size isn't already provided by the platform, we try to
746          * retrieve it from the device-tree. If it's not there neither, we
747          * calculate it now based on the total RAM size
748          */
749         if (ppc64_pft_size == 0)
750                 of_scan_flat_dt(htab_dt_scan_pftsize, NULL);
751         if (ppc64_pft_size)
752                 return 1UL << ppc64_pft_size;
753
754         return 1UL << htab_shift_for_mem_size(memblock_phys_mem_size());
755 }
756
757 #ifdef CONFIG_MEMORY_HOTPLUG
758 void resize_hpt_for_hotplug(unsigned long new_mem_size)
759 {
760         unsigned target_hpt_shift;
761
762         if (!mmu_hash_ops.resize_hpt)
763                 return;
764
765         target_hpt_shift = htab_shift_for_mem_size(new_mem_size);
766
767         /*
768          * To avoid lots of HPT resizes if memory size is fluctuating
769          * across a boundary, we deliberately have some hysterisis
770          * here: we immediately increase the HPT size if the target
771          * shift exceeds the current shift, but we won't attempt to
772          * reduce unless the target shift is at least 2 below the
773          * current shift
774          */
775         if ((target_hpt_shift > ppc64_pft_size)
776             || (target_hpt_shift < (ppc64_pft_size - 1))) {
777                 int rc;
778
779                 rc = mmu_hash_ops.resize_hpt(target_hpt_shift);
780                 if (rc && (rc != -ENODEV))
781                         printk(KERN_WARNING
782                                "Unable to resize hash page table to target order %d: %d\n",
783                                target_hpt_shift, rc);
784         }
785 }
786
787 int hash__create_section_mapping(unsigned long start, unsigned long end, int nid)
788 {
789         int rc = htab_bolt_mapping(start, end, __pa(start),
790                                    pgprot_val(PAGE_KERNEL), mmu_linear_psize,
791                                    mmu_kernel_ssize);
792
793         if (rc < 0) {
794                 int rc2 = htab_remove_mapping(start, end, mmu_linear_psize,
795                                               mmu_kernel_ssize);
796                 BUG_ON(rc2 && (rc2 != -ENOENT));
797         }
798         return rc;
799 }
800
801 int hash__remove_section_mapping(unsigned long start, unsigned long end)
802 {
803         int rc = htab_remove_mapping(start, end, mmu_linear_psize,
804                                      mmu_kernel_ssize);
805         WARN_ON(rc < 0);
806         return rc;
807 }
808 #endif /* CONFIG_MEMORY_HOTPLUG */
809
810 static void __init hash_init_partition_table(phys_addr_t hash_table,
811                                              unsigned long htab_size)
812 {
813         mmu_partition_table_init();
814
815         /*
816          * PS field (VRMA page size) is not used for LPID 0, hence set to 0.
817          * For now, UPRT is 0 and we have no segment table.
818          */
819         htab_size =  __ilog2(htab_size) - 18;
820         mmu_partition_table_set_entry(0, hash_table | htab_size, 0);
821         pr_info("Partition table %p\n", partition_tb);
822 }
823
824 static void __init htab_initialize(void)
825 {
826         unsigned long table;
827         unsigned long pteg_count;
828         unsigned long prot;
829         unsigned long base = 0, size = 0;
830         struct memblock_region *reg;
831
832         DBG(" -> htab_initialize()\n");
833
834         if (mmu_has_feature(MMU_FTR_1T_SEGMENT)) {
835                 mmu_kernel_ssize = MMU_SEGSIZE_1T;
836                 mmu_highuser_ssize = MMU_SEGSIZE_1T;
837                 printk(KERN_INFO "Using 1TB segments\n");
838         }
839
840         /*
841          * Calculate the required size of the htab.  We want the number of
842          * PTEGs to equal one half the number of real pages.
843          */ 
844         htab_size_bytes = htab_get_table_size();
845         pteg_count = htab_size_bytes >> 7;
846
847         htab_hash_mask = pteg_count - 1;
848
849         if (firmware_has_feature(FW_FEATURE_LPAR) ||
850             firmware_has_feature(FW_FEATURE_PS3_LV1)) {
851                 /* Using a hypervisor which owns the htab */
852                 htab_address = NULL;
853                 _SDR1 = 0; 
854                 /*
855                  * On POWER9, we need to do a H_REGISTER_PROC_TBL hcall
856                  * to inform the hypervisor that we wish to use the HPT.
857                  */
858                 if (cpu_has_feature(CPU_FTR_ARCH_300))
859                         register_process_table(0, 0, 0);
860 #ifdef CONFIG_FA_DUMP
861                 /*
862                  * If firmware assisted dump is active firmware preserves
863                  * the contents of htab along with entire partition memory.
864                  * Clear the htab if firmware assisted dump is active so
865                  * that we dont end up using old mappings.
866                  */
867                 if (is_fadump_active() && mmu_hash_ops.hpte_clear_all)
868                         mmu_hash_ops.hpte_clear_all();
869 #endif
870         } else {
871                 unsigned long limit = MEMBLOCK_ALLOC_ANYWHERE;
872
873 #ifdef CONFIG_PPC_CELL
874                 /*
875                  * Cell may require the hash table down low when using the
876                  * Axon IOMMU in order to fit the dynamic region over it, see
877                  * comments in cell/iommu.c
878                  */
879                 if (fdt_subnode_offset(initial_boot_params, 0, "axon") > 0) {
880                         limit = 0x80000000;
881                         pr_info("Hash table forced below 2G for Axon IOMMU\n");
882                 }
883 #endif /* CONFIG_PPC_CELL */
884
885                 table = memblock_phys_alloc_range(htab_size_bytes,
886                                                   htab_size_bytes,
887                                                   0, limit);
888                 if (!table)
889                         panic("ERROR: Failed to allocate %pa bytes below %pa\n",
890                               &htab_size_bytes, &limit);
891
892                 DBG("Hash table allocated at %lx, size: %lx\n", table,
893                     htab_size_bytes);
894
895                 htab_address = __va(table);
896
897                 /* htab absolute addr + encoded htabsize */
898                 _SDR1 = table + __ilog2(htab_size_bytes) - 18;
899
900                 /* Initialize the HPT with no entries */
901                 memset((void *)table, 0, htab_size_bytes);
902
903                 if (!cpu_has_feature(CPU_FTR_ARCH_300))
904                         /* Set SDR1 */
905                         mtspr(SPRN_SDR1, _SDR1);
906                 else
907                         hash_init_partition_table(table, htab_size_bytes);
908         }
909
910         prot = pgprot_val(PAGE_KERNEL);
911
912 #ifdef CONFIG_DEBUG_PAGEALLOC
913         if (debug_pagealloc_enabled()) {
914                 linear_map_hash_count = memblock_end_of_DRAM() >> PAGE_SHIFT;
915                 linear_map_hash_slots = memblock_alloc_try_nid(
916                                 linear_map_hash_count, 1, MEMBLOCK_LOW_LIMIT,
917                                 ppc64_rma_size, NUMA_NO_NODE);
918         }
919 #endif /* CONFIG_DEBUG_PAGEALLOC */
920
921         /* create bolted the linear mapping in the hash table */
922         for_each_memblock(memory, reg) {
923                 base = (unsigned long)__va(reg->base);
924                 size = reg->size;
925
926                 DBG("creating mapping for region: %lx..%lx (prot: %lx)\n",
927                     base, size, prot);
928
929                 BUG_ON(htab_bolt_mapping(base, base + size, __pa(base),
930                                 prot, mmu_linear_psize, mmu_kernel_ssize));
931         }
932         memblock_set_current_limit(MEMBLOCK_ALLOC_ANYWHERE);
933
934         /*
935          * If we have a memory_limit and we've allocated TCEs then we need to
936          * explicitly map the TCE area at the top of RAM. We also cope with the
937          * case that the TCEs start below memory_limit.
938          * tce_alloc_start/end are 16MB aligned so the mapping should work
939          * for either 4K or 16MB pages.
940          */
941         if (tce_alloc_start) {
942                 tce_alloc_start = (unsigned long)__va(tce_alloc_start);
943                 tce_alloc_end = (unsigned long)__va(tce_alloc_end);
944
945                 if (base + size >= tce_alloc_start)
946                         tce_alloc_start = base + size + 1;
947
948                 BUG_ON(htab_bolt_mapping(tce_alloc_start, tce_alloc_end,
949                                          __pa(tce_alloc_start), prot,
950                                          mmu_linear_psize, mmu_kernel_ssize));
951         }
952
953
954         DBG(" <- htab_initialize()\n");
955 }
956 #undef KB
957 #undef MB
958
959 void __init hash__early_init_devtree(void)
960 {
961         /* Initialize segment sizes */
962         of_scan_flat_dt(htab_dt_scan_seg_sizes, NULL);
963
964         /* Initialize page sizes */
965         htab_scan_page_sizes();
966 }
967
968 void __init hash__early_init_mmu(void)
969 {
970 #ifndef CONFIG_PPC_64K_PAGES
971         /*
972          * We have code in __hash_page_4K() and elsewhere, which assumes it can
973          * do the following:
974          *   new_pte |= (slot << H_PAGE_F_GIX_SHIFT) & (H_PAGE_F_SECOND | H_PAGE_F_GIX);
975          *
976          * Where the slot number is between 0-15, and values of 8-15 indicate
977          * the secondary bucket. For that code to work H_PAGE_F_SECOND and
978          * H_PAGE_F_GIX must occupy four contiguous bits in the PTE, and
979          * H_PAGE_F_SECOND must be placed above H_PAGE_F_GIX. Assert that here
980          * with a BUILD_BUG_ON().
981          */
982         BUILD_BUG_ON(H_PAGE_F_SECOND != (1ul  << (H_PAGE_F_GIX_SHIFT + 3)));
983 #endif /* CONFIG_PPC_64K_PAGES */
984
985         htab_init_page_sizes();
986
987         /*
988          * initialize page table size
989          */
990         __pte_frag_nr = H_PTE_FRAG_NR;
991         __pte_frag_size_shift = H_PTE_FRAG_SIZE_SHIFT;
992         __pmd_frag_nr = H_PMD_FRAG_NR;
993         __pmd_frag_size_shift = H_PMD_FRAG_SIZE_SHIFT;
994
995         __pte_index_size = H_PTE_INDEX_SIZE;
996         __pmd_index_size = H_PMD_INDEX_SIZE;
997         __pud_index_size = H_PUD_INDEX_SIZE;
998         __pgd_index_size = H_PGD_INDEX_SIZE;
999         __pud_cache_index = H_PUD_CACHE_INDEX;
1000         __pte_table_size = H_PTE_TABLE_SIZE;
1001         __pmd_table_size = H_PMD_TABLE_SIZE;
1002         __pud_table_size = H_PUD_TABLE_SIZE;
1003         __pgd_table_size = H_PGD_TABLE_SIZE;
1004         /*
1005          * 4k use hugepd format, so for hash set then to
1006          * zero
1007          */
1008         __pmd_val_bits = HASH_PMD_VAL_BITS;
1009         __pud_val_bits = HASH_PUD_VAL_BITS;
1010         __pgd_val_bits = HASH_PGD_VAL_BITS;
1011
1012         __kernel_virt_start = H_KERN_VIRT_START;
1013         __kernel_virt_size = H_KERN_VIRT_SIZE;
1014         __vmalloc_start = H_VMALLOC_START;
1015         __vmalloc_end = H_VMALLOC_END;
1016         __kernel_io_start = H_KERN_IO_START;
1017         vmemmap = (struct page *)H_VMEMMAP_BASE;
1018         ioremap_bot = IOREMAP_BASE;
1019
1020 #ifdef CONFIG_PCI
1021         pci_io_base = ISA_IO_BASE;
1022 #endif
1023
1024         /* Select appropriate backend */
1025         if (firmware_has_feature(FW_FEATURE_PS3_LV1))
1026                 ps3_early_mm_init();
1027         else if (firmware_has_feature(FW_FEATURE_LPAR))
1028                 hpte_init_pseries();
1029         else if (IS_ENABLED(CONFIG_PPC_NATIVE))
1030                 hpte_init_native();
1031
1032         if (!mmu_hash_ops.hpte_insert)
1033                 panic("hash__early_init_mmu: No MMU hash ops defined!\n");
1034
1035         /* Initialize the MMU Hash table and create the linear mapping
1036          * of memory. Has to be done before SLB initialization as this is
1037          * currently where the page size encoding is obtained.
1038          */
1039         htab_initialize();
1040
1041         pr_info("Initializing hash mmu with SLB\n");
1042         /* Initialize SLB management */
1043         slb_initialize();
1044
1045         if (cpu_has_feature(CPU_FTR_ARCH_206)
1046                         && cpu_has_feature(CPU_FTR_HVMODE))
1047                 tlbiel_all();
1048 }
1049
1050 #ifdef CONFIG_SMP
1051 void hash__early_init_mmu_secondary(void)
1052 {
1053         /* Initialize hash table for that CPU */
1054         if (!firmware_has_feature(FW_FEATURE_LPAR)) {
1055
1056                 if (!cpu_has_feature(CPU_FTR_ARCH_300))
1057                         mtspr(SPRN_SDR1, _SDR1);
1058                 else
1059                         mtspr(SPRN_PTCR,
1060                               __pa(partition_tb) | (PATB_SIZE_SHIFT - 12));
1061         }
1062         /* Initialize SLB */
1063         slb_initialize();
1064
1065         if (cpu_has_feature(CPU_FTR_ARCH_206)
1066                         && cpu_has_feature(CPU_FTR_HVMODE))
1067                 tlbiel_all();
1068 }
1069 #endif /* CONFIG_SMP */
1070
1071 /*
1072  * Called by asm hashtable.S for doing lazy icache flush
1073  */
1074 unsigned int hash_page_do_lazy_icache(unsigned int pp, pte_t pte, int trap)
1075 {
1076         struct page *page;
1077
1078         if (!pfn_valid(pte_pfn(pte)))
1079                 return pp;
1080
1081         page = pte_page(pte);
1082
1083         /* page is dirty */
1084         if (!test_bit(PG_arch_1, &page->flags) && !PageReserved(page)) {
1085                 if (trap == 0x400) {
1086                         flush_dcache_icache_page(page);
1087                         set_bit(PG_arch_1, &page->flags);
1088                 } else
1089                         pp |= HPTE_R_N;
1090         }
1091         return pp;
1092 }
1093
1094 #ifdef CONFIG_PPC_MM_SLICES
1095 static unsigned int get_paca_psize(unsigned long addr)
1096 {
1097         unsigned char *psizes;
1098         unsigned long index, mask_index;
1099
1100         if (addr < SLICE_LOW_TOP) {
1101                 psizes = get_paca()->mm_ctx_low_slices_psize;
1102                 index = GET_LOW_SLICE_INDEX(addr);
1103         } else {
1104                 psizes = get_paca()->mm_ctx_high_slices_psize;
1105                 index = GET_HIGH_SLICE_INDEX(addr);
1106         }
1107         mask_index = index & 0x1;
1108         return (psizes[index >> 1] >> (mask_index * 4)) & 0xF;
1109 }
1110
1111 #else
1112 unsigned int get_paca_psize(unsigned long addr)
1113 {
1114         return get_paca()->mm_ctx_user_psize;
1115 }
1116 #endif
1117
1118 /*
1119  * Demote a segment to using 4k pages.
1120  * For now this makes the whole process use 4k pages.
1121  */
1122 #ifdef CONFIG_PPC_64K_PAGES
1123 void demote_segment_4k(struct mm_struct *mm, unsigned long addr)
1124 {
1125         if (get_slice_psize(mm, addr) == MMU_PAGE_4K)
1126                 return;
1127         slice_set_range_psize(mm, addr, 1, MMU_PAGE_4K);
1128         copro_flush_all_slbs(mm);
1129         if ((get_paca_psize(addr) != MMU_PAGE_4K) && (current->mm == mm)) {
1130
1131                 copy_mm_to_paca(mm);
1132                 slb_flush_and_restore_bolted();
1133         }
1134 }
1135 #endif /* CONFIG_PPC_64K_PAGES */
1136
1137 #ifdef CONFIG_PPC_SUBPAGE_PROT
1138 /*
1139  * This looks up a 2-bit protection code for a 4k subpage of a 64k page.
1140  * Userspace sets the subpage permissions using the subpage_prot system call.
1141  *
1142  * Result is 0: full permissions, _PAGE_RW: read-only,
1143  * _PAGE_RWX: no access.
1144  */
1145 static int subpage_protection(struct mm_struct *mm, unsigned long ea)
1146 {
1147         struct subpage_prot_table *spt = &mm->context.spt;
1148         u32 spp = 0;
1149         u32 **sbpm, *sbpp;
1150
1151         if (ea >= spt->maxaddr)
1152                 return 0;
1153         if (ea < 0x100000000UL) {
1154                 /* addresses below 4GB use spt->low_prot */
1155                 sbpm = spt->low_prot;
1156         } else {
1157                 sbpm = spt->protptrs[ea >> SBP_L3_SHIFT];
1158                 if (!sbpm)
1159                         return 0;
1160         }
1161         sbpp = sbpm[(ea >> SBP_L2_SHIFT) & (SBP_L2_COUNT - 1)];
1162         if (!sbpp)
1163                 return 0;
1164         spp = sbpp[(ea >> PAGE_SHIFT) & (SBP_L1_COUNT - 1)];
1165
1166         /* extract 2-bit bitfield for this 4k subpage */
1167         spp >>= 30 - 2 * ((ea >> 12) & 0xf);
1168
1169         /*
1170          * 0 -> full premission
1171          * 1 -> Read only
1172          * 2 -> no access.
1173          * We return the flag that need to be cleared.
1174          */
1175         spp = ((spp & 2) ? _PAGE_RWX : 0) | ((spp & 1) ? _PAGE_WRITE : 0);
1176         return spp;
1177 }
1178
1179 #else /* CONFIG_PPC_SUBPAGE_PROT */
1180 static inline int subpage_protection(struct mm_struct *mm, unsigned long ea)
1181 {
1182         return 0;
1183 }
1184 #endif
1185
1186 void hash_failure_debug(unsigned long ea, unsigned long access,
1187                         unsigned long vsid, unsigned long trap,
1188                         int ssize, int psize, int lpsize, unsigned long pte)
1189 {
1190         if (!printk_ratelimit())
1191                 return;
1192         pr_info("mm: Hashing failure ! EA=0x%lx access=0x%lx current=%s\n",
1193                 ea, access, current->comm);
1194         pr_info("    trap=0x%lx vsid=0x%lx ssize=%d base psize=%d psize %d pte=0x%lx\n",
1195                 trap, vsid, ssize, psize, lpsize, pte);
1196 }
1197
1198 static void check_paca_psize(unsigned long ea, struct mm_struct *mm,
1199                              int psize, bool user_region)
1200 {
1201         if (user_region) {
1202                 if (psize != get_paca_psize(ea)) {
1203                         copy_mm_to_paca(mm);
1204                         slb_flush_and_restore_bolted();
1205                 }
1206         } else if (get_paca()->vmalloc_sllp !=
1207                    mmu_psize_defs[mmu_vmalloc_psize].sllp) {
1208                 get_paca()->vmalloc_sllp =
1209                         mmu_psize_defs[mmu_vmalloc_psize].sllp;
1210                 slb_vmalloc_update();
1211         }
1212 }
1213
1214 /* Result code is:
1215  *  0 - handled
1216  *  1 - normal page fault
1217  * -1 - critical hash insertion error
1218  * -2 - access not permitted by subpage protection mechanism
1219  */
1220 int hash_page_mm(struct mm_struct *mm, unsigned long ea,
1221                  unsigned long access, unsigned long trap,
1222                  unsigned long flags)
1223 {
1224         bool is_thp;
1225         enum ctx_state prev_state = exception_enter();
1226         pgd_t *pgdir;
1227         unsigned long vsid;
1228         pte_t *ptep;
1229         unsigned hugeshift;
1230         int rc, user_region = 0;
1231         int psize, ssize;
1232
1233         DBG_LOW("hash_page(ea=%016lx, access=%lx, trap=%lx\n",
1234                 ea, access, trap);
1235         trace_hash_fault(ea, access, trap);
1236
1237         /* Get region & vsid */
1238         switch (REGION_ID(ea)) {
1239         case USER_REGION_ID:
1240                 user_region = 1;
1241                 if (! mm) {
1242                         DBG_LOW(" user region with no mm !\n");
1243                         rc = 1;
1244                         goto bail;
1245                 }
1246                 psize = get_slice_psize(mm, ea);
1247                 ssize = user_segment_size(ea);
1248                 vsid = get_user_vsid(&mm->context, ea, ssize);
1249                 break;
1250         case VMALLOC_REGION_ID:
1251                 vsid = get_kernel_vsid(ea, mmu_kernel_ssize);
1252                 if (ea < VMALLOC_END)
1253                         psize = mmu_vmalloc_psize;
1254                 else
1255                         psize = mmu_io_psize;
1256                 ssize = mmu_kernel_ssize;
1257                 break;
1258         default:
1259                 /* Not a valid range
1260                  * Send the problem up to do_page_fault 
1261                  */
1262                 rc = 1;
1263                 goto bail;
1264         }
1265         DBG_LOW(" mm=%p, mm->pgdir=%p, vsid=%016lx\n", mm, mm->pgd, vsid);
1266
1267         /* Bad address. */
1268         if (!vsid) {
1269                 DBG_LOW("Bad address!\n");
1270                 rc = 1;
1271                 goto bail;
1272         }
1273         /* Get pgdir */
1274         pgdir = mm->pgd;
1275         if (pgdir == NULL) {
1276                 rc = 1;
1277                 goto bail;
1278         }
1279
1280         /* Check CPU locality */
1281         if (user_region && mm_is_thread_local(mm))
1282                 flags |= HPTE_LOCAL_UPDATE;
1283
1284 #ifndef CONFIG_PPC_64K_PAGES
1285         /* If we use 4K pages and our psize is not 4K, then we might
1286          * be hitting a special driver mapping, and need to align the
1287          * address before we fetch the PTE.
1288          *
1289          * It could also be a hugepage mapping, in which case this is
1290          * not necessary, but it's not harmful, either.
1291          */
1292         if (psize != MMU_PAGE_4K)
1293                 ea &= ~((1ul << mmu_psize_defs[psize].shift) - 1);
1294 #endif /* CONFIG_PPC_64K_PAGES */
1295
1296         /* Get PTE and page size from page tables */
1297         ptep = find_linux_pte(pgdir, ea, &is_thp, &hugeshift);
1298         if (ptep == NULL || !pte_present(*ptep)) {
1299                 DBG_LOW(" no PTE !\n");
1300                 rc = 1;
1301                 goto bail;
1302         }
1303
1304         /* Add _PAGE_PRESENT to the required access perm */
1305         access |= _PAGE_PRESENT;
1306
1307         /* Pre-check access permissions (will be re-checked atomically
1308          * in __hash_page_XX but this pre-check is a fast path
1309          */
1310         if (!check_pte_access(access, pte_val(*ptep))) {
1311                 DBG_LOW(" no access !\n");
1312                 rc = 1;
1313                 goto bail;
1314         }
1315
1316         if (hugeshift) {
1317                 if (is_thp)
1318                         rc = __hash_page_thp(ea, access, vsid, (pmd_t *)ptep,
1319                                              trap, flags, ssize, psize);
1320 #ifdef CONFIG_HUGETLB_PAGE
1321                 else
1322                         rc = __hash_page_huge(ea, access, vsid, ptep, trap,
1323                                               flags, ssize, hugeshift, psize);
1324 #else
1325                 else {
1326                         /*
1327                          * if we have hugeshift, and is not transhuge with
1328                          * hugetlb disabled, something is really wrong.
1329                          */
1330                         rc = 1;
1331                         WARN_ON(1);
1332                 }
1333 #endif
1334                 if (current->mm == mm)
1335                         check_paca_psize(ea, mm, psize, user_region);
1336
1337                 goto bail;
1338         }
1339
1340 #ifndef CONFIG_PPC_64K_PAGES
1341         DBG_LOW(" i-pte: %016lx\n", pte_val(*ptep));
1342 #else
1343         DBG_LOW(" i-pte: %016lx %016lx\n", pte_val(*ptep),
1344                 pte_val(*(ptep + PTRS_PER_PTE)));
1345 #endif
1346         /* Do actual hashing */
1347 #ifdef CONFIG_PPC_64K_PAGES
1348         /* If H_PAGE_4K_PFN is set, make sure this is a 4k segment */
1349         if ((pte_val(*ptep) & H_PAGE_4K_PFN) && psize == MMU_PAGE_64K) {
1350                 demote_segment_4k(mm, ea);
1351                 psize = MMU_PAGE_4K;
1352         }
1353
1354         /* If this PTE is non-cacheable and we have restrictions on
1355          * using non cacheable large pages, then we switch to 4k
1356          */
1357         if (mmu_ci_restrictions && psize == MMU_PAGE_64K && pte_ci(*ptep)) {
1358                 if (user_region) {
1359                         demote_segment_4k(mm, ea);
1360                         psize = MMU_PAGE_4K;
1361                 } else if (ea < VMALLOC_END) {
1362                         /*
1363                          * some driver did a non-cacheable mapping
1364                          * in vmalloc space, so switch vmalloc
1365                          * to 4k pages
1366                          */
1367                         printk(KERN_ALERT "Reducing vmalloc segment "
1368                                "to 4kB pages because of "
1369                                "non-cacheable mapping\n");
1370                         psize = mmu_vmalloc_psize = MMU_PAGE_4K;
1371                         copro_flush_all_slbs(mm);
1372                 }
1373         }
1374
1375 #endif /* CONFIG_PPC_64K_PAGES */
1376
1377         if (current->mm == mm)
1378                 check_paca_psize(ea, mm, psize, user_region);
1379
1380 #ifdef CONFIG_PPC_64K_PAGES
1381         if (psize == MMU_PAGE_64K)
1382                 rc = __hash_page_64K(ea, access, vsid, ptep, trap,
1383                                      flags, ssize);
1384         else
1385 #endif /* CONFIG_PPC_64K_PAGES */
1386         {
1387                 int spp = subpage_protection(mm, ea);
1388                 if (access & spp)
1389                         rc = -2;
1390                 else
1391                         rc = __hash_page_4K(ea, access, vsid, ptep, trap,
1392                                             flags, ssize, spp);
1393         }
1394
1395         /* Dump some info in case of hash insertion failure, they should
1396          * never happen so it is really useful to know if/when they do
1397          */
1398         if (rc == -1)
1399                 hash_failure_debug(ea, access, vsid, trap, ssize, psize,
1400                                    psize, pte_val(*ptep));
1401 #ifndef CONFIG_PPC_64K_PAGES
1402         DBG_LOW(" o-pte: %016lx\n", pte_val(*ptep));
1403 #else
1404         DBG_LOW(" o-pte: %016lx %016lx\n", pte_val(*ptep),
1405                 pte_val(*(ptep + PTRS_PER_PTE)));
1406 #endif
1407         DBG_LOW(" -> rc=%d\n", rc);
1408
1409 bail:
1410         exception_exit(prev_state);
1411         return rc;
1412 }
1413 EXPORT_SYMBOL_GPL(hash_page_mm);
1414
1415 int hash_page(unsigned long ea, unsigned long access, unsigned long trap,
1416               unsigned long dsisr)
1417 {
1418         unsigned long flags = 0;
1419         struct mm_struct *mm = current->mm;
1420
1421         if (REGION_ID(ea) == VMALLOC_REGION_ID)
1422                 mm = &init_mm;
1423
1424         if (dsisr & DSISR_NOHPTE)
1425                 flags |= HPTE_NOHPTE_UPDATE;
1426
1427         return hash_page_mm(mm, ea, access, trap, flags);
1428 }
1429 EXPORT_SYMBOL_GPL(hash_page);
1430
1431 int __hash_page(unsigned long ea, unsigned long msr, unsigned long trap,
1432                 unsigned long dsisr)
1433 {
1434         unsigned long access = _PAGE_PRESENT | _PAGE_READ;
1435         unsigned long flags = 0;
1436         struct mm_struct *mm = current->mm;
1437
1438         if (REGION_ID(ea) == VMALLOC_REGION_ID)
1439                 mm = &init_mm;
1440
1441         if (dsisr & DSISR_NOHPTE)
1442                 flags |= HPTE_NOHPTE_UPDATE;
1443
1444         if (dsisr & DSISR_ISSTORE)
1445                 access |= _PAGE_WRITE;
1446         /*
1447          * We set _PAGE_PRIVILEGED only when
1448          * kernel mode access kernel space.
1449          *
1450          * _PAGE_PRIVILEGED is NOT set
1451          * 1) when kernel mode access user space
1452          * 2) user space access kernel space.
1453          */
1454         access |= _PAGE_PRIVILEGED;
1455         if ((msr & MSR_PR) || (REGION_ID(ea) == USER_REGION_ID))
1456                 access &= ~_PAGE_PRIVILEGED;
1457
1458         if (trap == 0x400)
1459                 access |= _PAGE_EXEC;
1460
1461         return hash_page_mm(mm, ea, access, trap, flags);
1462 }
1463
1464 #ifdef CONFIG_PPC_MM_SLICES
1465 static bool should_hash_preload(struct mm_struct *mm, unsigned long ea)
1466 {
1467         int psize = get_slice_psize(mm, ea);
1468
1469         /* We only prefault standard pages for now */
1470         if (unlikely(psize != mm->context.user_psize))
1471                 return false;
1472
1473         /*
1474          * Don't prefault if subpage protection is enabled for the EA.
1475          */
1476         if (unlikely((psize == MMU_PAGE_4K) && subpage_protection(mm, ea)))
1477                 return false;
1478
1479         return true;
1480 }
1481 #else
1482 static bool should_hash_preload(struct mm_struct *mm, unsigned long ea)
1483 {
1484         return true;
1485 }
1486 #endif
1487
1488 void hash_preload(struct mm_struct *mm, unsigned long ea,
1489                   bool is_exec, unsigned long trap)
1490 {
1491         int hugepage_shift;
1492         unsigned long vsid;
1493         pgd_t *pgdir;
1494         pte_t *ptep;
1495         unsigned long flags;
1496         int rc, ssize, update_flags = 0;
1497         unsigned long access = _PAGE_PRESENT | _PAGE_READ | (is_exec ? _PAGE_EXEC : 0);
1498
1499         BUG_ON(REGION_ID(ea) != USER_REGION_ID);
1500
1501         if (!should_hash_preload(mm, ea))
1502                 return;
1503
1504         DBG_LOW("hash_preload(mm=%p, mm->pgdir=%p, ea=%016lx, access=%lx,"
1505                 " trap=%lx\n", mm, mm->pgd, ea, access, trap);
1506
1507         /* Get Linux PTE if available */
1508         pgdir = mm->pgd;
1509         if (pgdir == NULL)
1510                 return;
1511
1512         /* Get VSID */
1513         ssize = user_segment_size(ea);
1514         vsid = get_user_vsid(&mm->context, ea, ssize);
1515         if (!vsid)
1516                 return;
1517         /*
1518          * Hash doesn't like irqs. Walking linux page table with irq disabled
1519          * saves us from holding multiple locks.
1520          */
1521         local_irq_save(flags);
1522
1523         /*
1524          * THP pages use update_mmu_cache_pmd. We don't do
1525          * hash preload there. Hence can ignore THP here
1526          */
1527         ptep = find_current_mm_pte(pgdir, ea, NULL, &hugepage_shift);
1528         if (!ptep)
1529                 goto out_exit;
1530
1531         WARN_ON(hugepage_shift);
1532 #ifdef CONFIG_PPC_64K_PAGES
1533         /* If either H_PAGE_4K_PFN or cache inhibited is set (and we are on
1534          * a 64K kernel), then we don't preload, hash_page() will take
1535          * care of it once we actually try to access the page.
1536          * That way we don't have to duplicate all of the logic for segment
1537          * page size demotion here
1538          */
1539         if ((pte_val(*ptep) & H_PAGE_4K_PFN) || pte_ci(*ptep))
1540                 goto out_exit;
1541 #endif /* CONFIG_PPC_64K_PAGES */
1542
1543         /* Is that local to this CPU ? */
1544         if (mm_is_thread_local(mm))
1545                 update_flags |= HPTE_LOCAL_UPDATE;
1546
1547         /* Hash it in */
1548 #ifdef CONFIG_PPC_64K_PAGES
1549         if (mm->context.user_psize == MMU_PAGE_64K)
1550                 rc = __hash_page_64K(ea, access, vsid, ptep, trap,
1551                                      update_flags, ssize);
1552         else
1553 #endif /* CONFIG_PPC_64K_PAGES */
1554                 rc = __hash_page_4K(ea, access, vsid, ptep, trap, update_flags,
1555                                     ssize, subpage_protection(mm, ea));
1556
1557         /* Dump some info in case of hash insertion failure, they should
1558          * never happen so it is really useful to know if/when they do
1559          */
1560         if (rc == -1)
1561                 hash_failure_debug(ea, access, vsid, trap, ssize,
1562                                    mm->context.user_psize,
1563                                    mm->context.user_psize,
1564                                    pte_val(*ptep));
1565 out_exit:
1566         local_irq_restore(flags);
1567 }
1568
1569 #ifdef CONFIG_PPC_MEM_KEYS
1570 /*
1571  * Return the protection key associated with the given address and the
1572  * mm_struct.
1573  */
1574 u16 get_mm_addr_key(struct mm_struct *mm, unsigned long address)
1575 {
1576         pte_t *ptep;
1577         u16 pkey = 0;
1578         unsigned long flags;
1579
1580         if (!mm || !mm->pgd)
1581                 return 0;
1582
1583         local_irq_save(flags);
1584         ptep = find_linux_pte(mm->pgd, address, NULL, NULL);
1585         if (ptep)
1586                 pkey = pte_to_pkey_bits(pte_val(READ_ONCE(*ptep)));
1587         local_irq_restore(flags);
1588
1589         return pkey;
1590 }
1591 #endif /* CONFIG_PPC_MEM_KEYS */
1592
1593 #ifdef CONFIG_PPC_TRANSACTIONAL_MEM
1594 static inline void tm_flush_hash_page(int local)
1595 {
1596         /*
1597          * Transactions are not aborted by tlbiel, only tlbie. Without, syncing a
1598          * page back to a block device w/PIO could pick up transactional data
1599          * (bad!) so we force an abort here. Before the sync the page will be
1600          * made read-only, which will flush_hash_page. BIG ISSUE here: if the
1601          * kernel uses a page from userspace without unmapping it first, it may
1602          * see the speculated version.
1603          */
1604         if (local && cpu_has_feature(CPU_FTR_TM) && current->thread.regs &&
1605             MSR_TM_ACTIVE(current->thread.regs->msr)) {
1606                 tm_enable();
1607                 tm_abort(TM_CAUSE_TLBI);
1608         }
1609 }
1610 #else
1611 static inline void tm_flush_hash_page(int local)
1612 {
1613 }
1614 #endif
1615
1616 /*
1617  * Return the global hash slot, corresponding to the given PTE, which contains
1618  * the HPTE.
1619  */
1620 unsigned long pte_get_hash_gslot(unsigned long vpn, unsigned long shift,
1621                 int ssize, real_pte_t rpte, unsigned int subpg_index)
1622 {
1623         unsigned long hash, gslot, hidx;
1624
1625         hash = hpt_hash(vpn, shift, ssize);
1626         hidx = __rpte_to_hidx(rpte, subpg_index);
1627         if (hidx & _PTEIDX_SECONDARY)
1628                 hash = ~hash;
1629         gslot = (hash & htab_hash_mask) * HPTES_PER_GROUP;
1630         gslot += hidx & _PTEIDX_GROUP_IX;
1631         return gslot;
1632 }
1633
1634 /* WARNING: This is called from hash_low_64.S, if you change this prototype,
1635  *          do not forget to update the assembly call site !
1636  */
1637 void flush_hash_page(unsigned long vpn, real_pte_t pte, int psize, int ssize,
1638                      unsigned long flags)
1639 {
1640         unsigned long index, shift, gslot;
1641         int local = flags & HPTE_LOCAL_UPDATE;
1642
1643         DBG_LOW("flush_hash_page(vpn=%016lx)\n", vpn);
1644         pte_iterate_hashed_subpages(pte, psize, vpn, index, shift) {
1645                 gslot = pte_get_hash_gslot(vpn, shift, ssize, pte, index);
1646                 DBG_LOW(" sub %ld: gslot=%lx\n", index, gslot);
1647                 /*
1648                  * We use same base page size and actual psize, because we don't
1649                  * use these functions for hugepage
1650                  */
1651                 mmu_hash_ops.hpte_invalidate(gslot, vpn, psize, psize,
1652                                              ssize, local);
1653         } pte_iterate_hashed_end();
1654
1655         tm_flush_hash_page(local);
1656 }
1657
1658 #ifdef CONFIG_TRANSPARENT_HUGEPAGE
1659 void flush_hash_hugepage(unsigned long vsid, unsigned long addr,
1660                          pmd_t *pmdp, unsigned int psize, int ssize,
1661                          unsigned long flags)
1662 {
1663         int i, max_hpte_count, valid;
1664         unsigned long s_addr;
1665         unsigned char *hpte_slot_array;
1666         unsigned long hidx, shift, vpn, hash, slot;
1667         int local = flags & HPTE_LOCAL_UPDATE;
1668
1669         s_addr = addr & HPAGE_PMD_MASK;
1670         hpte_slot_array = get_hpte_slot_array(pmdp);
1671         /*
1672          * IF we try to do a HUGE PTE update after a withdraw is done.
1673          * we will find the below NULL. This happens when we do
1674          * split_huge_page_pmd
1675          */
1676         if (!hpte_slot_array)
1677                 return;
1678
1679         if (mmu_hash_ops.hugepage_invalidate) {
1680                 mmu_hash_ops.hugepage_invalidate(vsid, s_addr, hpte_slot_array,
1681                                                  psize, ssize, local);
1682                 goto tm_abort;
1683         }
1684         /*
1685          * No bluk hpte removal support, invalidate each entry
1686          */
1687         shift = mmu_psize_defs[psize].shift;
1688         max_hpte_count = HPAGE_PMD_SIZE >> shift;
1689         for (i = 0; i < max_hpte_count; i++) {
1690                 /*
1691                  * 8 bits per each hpte entries
1692                  * 000| [ secondary group (one bit) | hidx (3 bits) | valid bit]
1693                  */
1694                 valid = hpte_valid(hpte_slot_array, i);
1695                 if (!valid)
1696                         continue;
1697                 hidx =  hpte_hash_index(hpte_slot_array, i);
1698
1699                 /* get the vpn */
1700                 addr = s_addr + (i * (1ul << shift));
1701                 vpn = hpt_vpn(addr, vsid, ssize);
1702                 hash = hpt_hash(vpn, shift, ssize);
1703                 if (hidx & _PTEIDX_SECONDARY)
1704                         hash = ~hash;
1705
1706                 slot = (hash & htab_hash_mask) * HPTES_PER_GROUP;
1707                 slot += hidx & _PTEIDX_GROUP_IX;
1708                 mmu_hash_ops.hpte_invalidate(slot, vpn, psize,
1709                                              MMU_PAGE_16M, ssize, local);
1710         }
1711 tm_abort:
1712         tm_flush_hash_page(local);
1713 }
1714 #endif /* CONFIG_TRANSPARENT_HUGEPAGE */
1715
1716 void flush_hash_range(unsigned long number, int local)
1717 {
1718         if (mmu_hash_ops.flush_hash_range)
1719                 mmu_hash_ops.flush_hash_range(number, local);
1720         else {
1721                 int i;
1722                 struct ppc64_tlb_batch *batch =
1723                         this_cpu_ptr(&ppc64_tlb_batch);
1724
1725                 for (i = 0; i < number; i++)
1726                         flush_hash_page(batch->vpn[i], batch->pte[i],
1727                                         batch->psize, batch->ssize, local);
1728         }
1729 }
1730
1731 /*
1732  * low_hash_fault is called when we the low level hash code failed
1733  * to instert a PTE due to an hypervisor error
1734  */
1735 void low_hash_fault(struct pt_regs *regs, unsigned long address, int rc)
1736 {
1737         enum ctx_state prev_state = exception_enter();
1738
1739         if (user_mode(regs)) {
1740 #ifdef CONFIG_PPC_SUBPAGE_PROT
1741                 if (rc == -2)
1742                         _exception(SIGSEGV, regs, SEGV_ACCERR, address);
1743                 else
1744 #endif
1745                         _exception(SIGBUS, regs, BUS_ADRERR, address);
1746         } else
1747                 bad_page_fault(regs, address, SIGBUS);
1748
1749         exception_exit(prev_state);
1750 }
1751
1752 long hpte_insert_repeating(unsigned long hash, unsigned long vpn,
1753                            unsigned long pa, unsigned long rflags,
1754                            unsigned long vflags, int psize, int ssize)
1755 {
1756         unsigned long hpte_group;
1757         long slot;
1758
1759 repeat:
1760         hpte_group = (hash & htab_hash_mask) * HPTES_PER_GROUP;
1761
1762         /* Insert into the hash table, primary slot */
1763         slot = mmu_hash_ops.hpte_insert(hpte_group, vpn, pa, rflags, vflags,
1764                                         psize, psize, ssize);
1765
1766         /* Primary is full, try the secondary */
1767         if (unlikely(slot == -1)) {
1768                 hpte_group = (~hash & htab_hash_mask) * HPTES_PER_GROUP;
1769                 slot = mmu_hash_ops.hpte_insert(hpte_group, vpn, pa, rflags,
1770                                                 vflags | HPTE_V_SECONDARY,
1771                                                 psize, psize, ssize);
1772                 if (slot == -1) {
1773                         if (mftb() & 0x1)
1774                                 hpte_group = (hash & htab_hash_mask) *
1775                                                 HPTES_PER_GROUP;
1776
1777                         mmu_hash_ops.hpte_remove(hpte_group);
1778                         goto repeat;
1779                 }
1780         }
1781
1782         return slot;
1783 }
1784
1785 #ifdef CONFIG_DEBUG_PAGEALLOC
1786 static void kernel_map_linear_page(unsigned long vaddr, unsigned long lmi)
1787 {
1788         unsigned long hash;
1789         unsigned long vsid = get_kernel_vsid(vaddr, mmu_kernel_ssize);
1790         unsigned long vpn = hpt_vpn(vaddr, vsid, mmu_kernel_ssize);
1791         unsigned long mode = htab_convert_pte_flags(pgprot_val(PAGE_KERNEL));
1792         long ret;
1793
1794         hash = hpt_hash(vpn, PAGE_SHIFT, mmu_kernel_ssize);
1795
1796         /* Don't create HPTE entries for bad address */
1797         if (!vsid)
1798                 return;
1799
1800         ret = hpte_insert_repeating(hash, vpn, __pa(vaddr), mode,
1801                                     HPTE_V_BOLTED,
1802                                     mmu_linear_psize, mmu_kernel_ssize);
1803
1804         BUG_ON (ret < 0);
1805         spin_lock(&linear_map_hash_lock);
1806         BUG_ON(linear_map_hash_slots[lmi] & 0x80);
1807         linear_map_hash_slots[lmi] = ret | 0x80;
1808         spin_unlock(&linear_map_hash_lock);
1809 }
1810
1811 static void kernel_unmap_linear_page(unsigned long vaddr, unsigned long lmi)
1812 {
1813         unsigned long hash, hidx, slot;
1814         unsigned long vsid = get_kernel_vsid(vaddr, mmu_kernel_ssize);
1815         unsigned long vpn = hpt_vpn(vaddr, vsid, mmu_kernel_ssize);
1816
1817         hash = hpt_hash(vpn, PAGE_SHIFT, mmu_kernel_ssize);
1818         spin_lock(&linear_map_hash_lock);
1819         BUG_ON(!(linear_map_hash_slots[lmi] & 0x80));
1820         hidx = linear_map_hash_slots[lmi] & 0x7f;
1821         linear_map_hash_slots[lmi] = 0;
1822         spin_unlock(&linear_map_hash_lock);
1823         if (hidx & _PTEIDX_SECONDARY)
1824                 hash = ~hash;
1825         slot = (hash & htab_hash_mask) * HPTES_PER_GROUP;
1826         slot += hidx & _PTEIDX_GROUP_IX;
1827         mmu_hash_ops.hpte_invalidate(slot, vpn, mmu_linear_psize,
1828                                      mmu_linear_psize,
1829                                      mmu_kernel_ssize, 0);
1830 }
1831
1832 void __kernel_map_pages(struct page *page, int numpages, int enable)
1833 {
1834         unsigned long flags, vaddr, lmi;
1835         int i;
1836
1837         local_irq_save(flags);
1838         for (i = 0; i < numpages; i++, page++) {
1839                 vaddr = (unsigned long)page_address(page);
1840                 lmi = __pa(vaddr) >> PAGE_SHIFT;
1841                 if (lmi >= linear_map_hash_count)
1842                         continue;
1843                 if (enable)
1844                         kernel_map_linear_page(vaddr, lmi);
1845                 else
1846                         kernel_unmap_linear_page(vaddr, lmi);
1847         }
1848         local_irq_restore(flags);
1849 }
1850 #endif /* CONFIG_DEBUG_PAGEALLOC */
1851
1852 void hash__setup_initial_memory_limit(phys_addr_t first_memblock_base,
1853                                 phys_addr_t first_memblock_size)
1854 {
1855         /* We don't currently support the first MEMBLOCK not mapping 0
1856          * physical on those processors
1857          */
1858         BUG_ON(first_memblock_base != 0);
1859
1860         /*
1861          * On virtualized systems the first entry is our RMA region aka VRMA,
1862          * non-virtualized 64-bit hash MMU systems don't have a limitation
1863          * on real mode access.
1864          *
1865          * For guests on platforms before POWER9, we clamp the it limit to 1G
1866          * to avoid some funky things such as RTAS bugs etc...
1867          */
1868         if (!early_cpu_has_feature(CPU_FTR_HVMODE)) {
1869                 ppc64_rma_size = first_memblock_size;
1870                 if (!early_cpu_has_feature(CPU_FTR_ARCH_300))
1871                         ppc64_rma_size = min_t(u64, ppc64_rma_size, 0x40000000);
1872
1873                 /* Finally limit subsequent allocations */
1874                 memblock_set_current_limit(ppc64_rma_size);
1875         } else {
1876                 ppc64_rma_size = ULONG_MAX;
1877         }
1878 }
1879
1880 #ifdef CONFIG_DEBUG_FS
1881
1882 static int hpt_order_get(void *data, u64 *val)
1883 {
1884         *val = ppc64_pft_size;
1885         return 0;
1886 }
1887
1888 static int hpt_order_set(void *data, u64 val)
1889 {
1890         if (!mmu_hash_ops.resize_hpt)
1891                 return -ENODEV;
1892
1893         return mmu_hash_ops.resize_hpt(val);
1894 }
1895
1896 DEFINE_DEBUGFS_ATTRIBUTE(fops_hpt_order, hpt_order_get, hpt_order_set, "%llu\n");
1897
1898 static int __init hash64_debugfs(void)
1899 {
1900         if (!debugfs_create_file_unsafe("hpt_order", 0600, powerpc_debugfs_root,
1901                                         NULL, &fops_hpt_order)) {
1902                 pr_err("lpar: unable to create hpt_order debugsfs file\n");
1903         }
1904
1905         return 0;
1906 }
1907 machine_device_initcall(pseries, hash64_debugfs);
1908 #endif /* CONFIG_DEBUG_FS */