Merge tag 'tpm-030822' of https://source.denx.de/u-boot/custodians/u-boot-tpm
[platform/kernel/u-boot.git] / arch / powerpc / cpu / mpc85xx / Kconfig
1 menu "mpc85xx CPU"
2         depends on MPC85xx
3
4 config SYS_CPU
5         default "mpc85xx"
6
7 config CMD_ERRATA
8         bool "Enable the 'errata' command"
9         depends on MPC85xx
10         default y
11         help
12           This enables the 'errata' command which displays a list of errata
13           work-arounds which are enabled for the current board.
14
15 config FSL_PREPBL_ESDHC_BOOT_SECTOR
16         bool "Generate QorIQ pre-PBL eSDHC boot sector"
17         depends on MPC85xx
18         depends on SYS_EXTRA_OPTIONS = SDCARD
19         help
20           With this option final image would have prepended QorIQ pre-PBL eSDHC
21           boot sector suitable for SD card images. This boot sector instruct
22           BootROM to configure L2 SRAM and eSDHC then load image from SD card
23           into L2 SRAM and finally jump to image entry point.
24
25           This is alternative to Freescale boot_format tool, but works only for
26           SD card images and only for L2 SRAM booting. U-Boot images generated
27           with this option should not passed to boot_format tool.
28
29           For other configuration like booting from eSPI or configuring SDRAM
30           please use Freescale boot_format tool without this option. See file
31           doc/README.mpc85xx-sd-spi-boot
32
33 config FSL_PREPBL_ESDHC_BOOT_SECTOR_START
34         int "QorIQ pre-PBL eSDHC boot sector start offset"
35         depends on FSL_PREPBL_ESDHC_BOOT_SECTOR
36         range 0 23
37         default 0
38         help
39           QorIQ pre-PBL eSDHC boot sector may be located on one of the first
40           24 SD card sectors. Select SD card sector on which final U-Boot
41           image (with this boot sector) would be installed.
42
43           By default first SD card sector (0) is used. But this may be changed
44           to allow installing U-Boot image on some partition (with fixed start
45           sector).
46
47           Please note that any sector on SD card prior this boot sector must
48           not contain ASCII "BOOT" bytes at sector offset 0x40.
49
50 config FSL_PREPBL_ESDHC_BOOT_SECTOR_DATA
51         int "Relative data sector for QorIQ pre-PBL eSDHC boot sector"
52         depends on FSL_PREPBL_ESDHC_BOOT_SECTOR
53         default 1
54         range 1 8388607
55         help
56           Select data sector from the beginning of QorIQ pre-PBL eSDHC boot
57           sector on which would be stored raw U-Boot image.
58
59           By default is it second sector (1) which is the first available free
60           sector (on the first sector is stored boot sector). It can be any
61           sector number which offset in bytes can be expressed by 32-bit number.
62
63           In case this final U-Boot image (with this boot sector) is put on
64           the FAT32 partition into reserved boot area, this data sector needs
65           to be at least 2 (third sector) because FAT32 use second sector for
66           its data.
67
68 choice
69         prompt "Target select"
70         optional
71
72 config TARGET_SOCRATES
73         bool "Support socrates"
74         select ARCH_MPC8544
75
76 config TARGET_P3041DS
77         bool "Support P3041DS"
78         select PHYS_64BIT
79         select ARCH_P3041
80         select BOARD_LATE_INIT if CHAIN_OF_TRUST
81         imply CMD_SATA
82         imply PANIC_HANG
83
84 config TARGET_P4080DS
85         bool "Support P4080DS"
86         select PHYS_64BIT
87         select ARCH_P4080
88         select BOARD_LATE_INIT if CHAIN_OF_TRUST
89         imply CMD_SATA
90         imply PANIC_HANG
91
92 config TARGET_P5040DS
93         bool "Support P5040DS"
94         select PHYS_64BIT
95         select ARCH_P5040
96         select BOARD_LATE_INIT if CHAIN_OF_TRUST
97         imply CMD_SATA
98         imply PANIC_HANG
99
100 config TARGET_MPC8548CDS
101         bool "Support MPC8548CDS"
102         select ARCH_MPC8548
103         select FSL_VIA
104         select SYS_CACHE_SHIFT_5
105
106 config TARGET_P1010RDB_PA
107         bool "Support P1010RDB_PA"
108         select ARCH_P1010
109         select BOARD_LATE_INIT if CHAIN_OF_TRUST
110         select SUPPORT_SPL
111         select SUPPORT_TPL
112         imply CMD_EEPROM
113         imply CMD_SATA
114         imply PANIC_HANG
115
116 config TARGET_P1010RDB_PB
117         bool "Support P1010RDB_PB"
118         select ARCH_P1010
119         select BOARD_LATE_INIT if CHAIN_OF_TRUST
120         select SUPPORT_SPL
121         select SUPPORT_TPL
122         imply CMD_EEPROM
123         imply CMD_SATA
124         imply PANIC_HANG
125
126 config TARGET_P1020RDB_PC
127         bool "Support P1020RDB-PC"
128         select SUPPORT_SPL
129         select SUPPORT_TPL
130         select ARCH_P1020
131         imply CMD_EEPROM
132         imply CMD_SATA
133         imply PANIC_HANG
134
135 config TARGET_P1020RDB_PD
136         bool "Support P1020RDB-PD"
137         select SUPPORT_SPL
138         select SUPPORT_TPL
139         select ARCH_P1020
140         imply CMD_EEPROM
141         imply CMD_SATA
142         imply PANIC_HANG
143
144 config TARGET_P2020RDB
145         bool "Support P2020RDB-PC"
146         select SUPPORT_SPL
147         select SUPPORT_TPL
148         select ARCH_P2020
149         imply CMD_EEPROM
150         imply CMD_SATA
151         imply SATA_SIL
152
153 config TARGET_P2041RDB
154         bool "Support P2041RDB"
155         select ARCH_P2041
156         select BOARD_LATE_INIT if CHAIN_OF_TRUST
157         select FSL_CORENET
158         select PHYS_64BIT
159         imply CMD_SATA
160         imply FSL_SATA
161
162 config TARGET_QEMU_PPCE500
163         bool "Support qemu-ppce500"
164         select ARCH_QEMU_E500
165         select PHYS_64BIT
166         select SYS_RAMBOOT
167         imply OF_HAS_PRIOR_STAGE
168
169 config TARGET_T1024RDB
170         bool "Support T1024RDB"
171         select ARCH_T1024
172         select BOARD_LATE_INIT if CHAIN_OF_TRUST
173         select SUPPORT_SPL
174         select PHYS_64BIT
175         select FSL_DDR_INTERACTIVE
176         imply CMD_EEPROM
177         imply PANIC_HANG
178
179 config TARGET_T1042RDB
180         bool "Support T1042RDB"
181         select ARCH_T1042
182         select BOARD_LATE_INIT if CHAIN_OF_TRUST
183         select SUPPORT_SPL
184         select PHYS_64BIT
185
186 config TARGET_T1042D4RDB
187         bool "Support T1042D4RDB"
188         select ARCH_T1042
189         select BOARD_LATE_INIT if CHAIN_OF_TRUST
190         select SUPPORT_SPL
191         select PHYS_64BIT
192         imply PANIC_HANG
193
194 config TARGET_T1042RDB_PI
195         bool "Support T1042RDB_PI"
196         select ARCH_T1042
197         select BOARD_LATE_INIT if CHAIN_OF_TRUST
198         select SUPPORT_SPL
199         select PHYS_64BIT
200         imply PANIC_HANG
201
202 config TARGET_T2080QDS
203         bool "Support T2080QDS"
204         select ARCH_T2080
205         select BOARD_LATE_INIT if CHAIN_OF_TRUST
206         select SUPPORT_SPL
207         select PHYS_64BIT
208         select FSL_DDR_FIRST_SLOT_QUAD_CAPABLE
209         select FSL_DDR_INTERACTIVE
210         imply CMD_SATA
211
212 config TARGET_T2080RDB
213         bool "Support T2080RDB"
214         select ARCH_T2080
215         select BOARD_LATE_INIT if CHAIN_OF_TRUST
216         select SUPPORT_SPL
217         select PHYS_64BIT
218         imply CMD_SATA
219         imply PANIC_HANG
220
221 config TARGET_T4240RDB
222         bool "Support T4240RDB"
223         select ARCH_T4240
224         select SUPPORT_SPL
225         select PHYS_64BIT
226         select FSL_DDR_FIRST_SLOT_QUAD_CAPABLE
227         imply CMD_SATA
228         imply PANIC_HANG
229
230 config TARGET_KMP204X
231         bool "Support kmp204x"
232         select VENDOR_KM
233
234 config TARGET_KMCENT2
235         bool "Support kmcent2"
236         select VENDOR_KM
237         select FSL_CORENET
238
239 endchoice
240
241 config ARCH_B4420
242         bool
243         select E500MC
244         select E6500
245         select FSL_CORENET
246         select FSL_LAW
247         select HETROGENOUS_CLUSTERS
248         select SYS_FSL_DDR_VER_47
249         select SYS_FSL_ERRATUM_A004477
250         select SYS_FSL_ERRATUM_A005871
251         select SYS_FSL_ERRATUM_A006379
252         select SYS_FSL_ERRATUM_A006384
253         select SYS_FSL_ERRATUM_A006475
254         select SYS_FSL_ERRATUM_A006593
255         select SYS_FSL_ERRATUM_A007075
256         select SYS_FSL_ERRATUM_A007186 if CHAIN_OF_TRUST
257         select SYS_FSL_ERRATUM_A007212
258         select SYS_FSL_ERRATUM_A009942
259         select SYS_FSL_HAS_DDR3
260         select SYS_FSL_HAS_SEC
261         select SYS_FSL_QORIQ_CHASSIS2
262         select SYS_FSL_SEC_BE
263         select SYS_FSL_SEC_COMPAT_4
264         select SYS_PPC64
265         select FSL_IFC
266         imply CMD_EEPROM
267         imply CMD_NAND
268         imply CMD_REGINFO
269
270 config ARCH_B4860
271         bool
272         select E500MC
273         select E6500
274         select FSL_CORENET
275         select FSL_LAW
276         select HETROGENOUS_CLUSTERS
277         select SYS_FSL_DDR_VER_47
278         select SYS_FSL_ERRATUM_A004477
279         select SYS_FSL_ERRATUM_A005871
280         select SYS_FSL_ERRATUM_A006379
281         select SYS_FSL_ERRATUM_A006384
282         select SYS_FSL_ERRATUM_A006475
283         select SYS_FSL_ERRATUM_A006593
284         select SYS_FSL_ERRATUM_A007075
285         select SYS_FSL_ERRATUM_A007186 if CHAIN_OF_TRUST
286         select SYS_FSL_ERRATUM_A007212
287         select SYS_FSL_ERRATUM_A007907
288         select SYS_FSL_ERRATUM_A009942
289         select SYS_FSL_HAS_DDR3
290         select SYS_FSL_HAS_SEC
291         select SYS_FSL_QORIQ_CHASSIS2
292         select SYS_FSL_SEC_BE
293         select SYS_FSL_SEC_COMPAT_4
294         select SYS_PPC64
295         select FSL_IFC
296         imply CMD_EEPROM
297         imply CMD_NAND
298         imply CMD_REGINFO
299
300 config ARCH_BSC9131
301         bool
302         select FSL_LAW
303         select SYS_FSL_DDR_VER_44
304         select SYS_FSL_ERRATUM_A004477
305         select SYS_FSL_ERRATUM_A005125
306         select SYS_FSL_ERRATUM_ESDHC111
307         select SYS_FSL_HAS_DDR3
308         select SYS_FSL_HAS_SEC
309         select SYS_FSL_SEC_BE
310         select SYS_FSL_SEC_COMPAT_4
311         select FSL_IFC
312         imply CMD_EEPROM
313         imply CMD_NAND
314         imply CMD_REGINFO
315
316 config ARCH_BSC9132
317         bool
318         select FSL_LAW
319         select SYS_FSL_DDR_VER_46
320         select SYS_FSL_ERRATUM_A004477
321         select SYS_FSL_ERRATUM_A005125
322         select SYS_FSL_ERRATUM_A005434
323         select SYS_FSL_ERRATUM_ESDHC111
324         select SYS_FSL_ERRATUM_I2C_A004447
325         select SYS_FSL_ERRATUM_IFC_A002769
326         select FSL_PCIE_RESET
327         select SYS_FSL_HAS_DDR3
328         select SYS_FSL_HAS_SEC
329         select SYS_FSL_SEC_BE
330         select SYS_FSL_SEC_COMPAT_4
331         select SYS_PPC_E500_USE_DEBUG_TLB
332         select FSL_IFC
333         imply CMD_EEPROM
334         imply CMD_MTDPARTS
335         imply CMD_NAND
336         imply CMD_PCI
337         imply CMD_REGINFO
338
339 config ARCH_C29X
340         bool
341         select FSL_LAW
342         select SYS_FSL_DDR_VER_46
343         select SYS_FSL_ERRATUM_A005125
344         select SYS_FSL_ERRATUM_ESDHC111
345         select FSL_PCIE_RESET
346         select SYS_FSL_HAS_DDR3
347         select SYS_FSL_HAS_SEC
348         select SYS_FSL_SEC_BE
349         select SYS_FSL_SEC_COMPAT_6
350         select SYS_PPC_E500_USE_DEBUG_TLB
351         select FSL_IFC
352         imply CMD_NAND
353         imply CMD_PCI
354         imply CMD_REGINFO
355
356 config ARCH_MPC8536
357         bool
358         select FSL_LAW
359         select SYS_FSL_ERRATUM_A004508
360         select SYS_FSL_ERRATUM_A005125
361         select FSL_PCIE_RESET
362         select SYS_FSL_HAS_DDR2
363         select SYS_FSL_HAS_DDR3
364         select SYS_FSL_HAS_SEC
365         select SYS_FSL_SEC_BE
366         select SYS_FSL_SEC_COMPAT_2
367         select SYS_PPC_E500_USE_DEBUG_TLB
368         select FSL_ELBC
369         imply CMD_NAND
370         imply CMD_SATA
371         imply CMD_REGINFO
372
373 config ARCH_MPC8540
374         bool
375         select FSL_LAW
376         select SYS_FSL_HAS_DDR1
377
378 config ARCH_MPC8544
379         bool
380         select BTB
381         select FSL_LAW
382         select SYS_CACHE_SHIFT_5
383         select SYS_FSL_ERRATUM_A005125
384         select FSL_PCIE_RESET
385         select SYS_FSL_HAS_DDR2
386         select SYS_FSL_HAS_SEC
387         select SYS_FSL_SEC_BE
388         select SYS_FSL_SEC_COMPAT_2
389         select SYS_PPC_E500_USE_DEBUG_TLB
390         select FSL_ELBC
391
392 config ARCH_MPC8548
393         bool
394         select BTB
395         select FSL_LAW
396         select SYS_FSL_ERRATUM_A005125
397         select SYS_FSL_ERRATUM_NMG_DDR120
398         select SYS_FSL_ERRATUM_NMG_LBC103
399         select SYS_FSL_ERRATUM_NMG_ETSEC129
400         select SYS_FSL_ERRATUM_I2C_A004447
401         select FSL_PCIE_RESET
402         select SYS_FSL_HAS_DDR2
403         select SYS_FSL_HAS_DDR1
404         select SYS_FSL_HAS_SEC
405         select SYS_FSL_SEC_BE
406         select SYS_FSL_SEC_COMPAT_2
407         select SYS_PPC_E500_USE_DEBUG_TLB
408         imply CMD_REGINFO
409
410 config ARCH_MPC8560
411         bool
412         select FSL_LAW
413         select SYS_FSL_HAS_DDR1
414
415 config ARCH_P1010
416         bool
417         select A003399_NOR_WORKAROUND if SYS_FSL_ERRATUM_IFC_A003399 && !SPL
418         select BTB
419         select FSL_LAW
420         select SYS_CACHE_SHIFT_5
421         select SYS_HAS_SERDES
422         select SYS_FSL_ERRATUM_A004477
423         select SYS_FSL_ERRATUM_A004508
424         select SYS_FSL_ERRATUM_A005125
425         select SYS_FSL_ERRATUM_A005275
426         select SYS_FSL_ERRATUM_A006261
427         select SYS_FSL_ERRATUM_A007075
428         select SYS_FSL_ERRATUM_ESDHC111
429         select SYS_FSL_ERRATUM_I2C_A004447
430         select SYS_FSL_ERRATUM_IFC_A002769
431         select SYS_FSL_ERRATUM_P1010_A003549
432         select SYS_FSL_ERRATUM_SEC_A003571
433         select SYS_FSL_ERRATUM_IFC_A003399
434         select FSL_PCIE_RESET
435         select SYS_FSL_HAS_DDR3
436         select SYS_FSL_HAS_SEC
437         select SYS_FSL_SEC_BE
438         select SYS_FSL_SEC_COMPAT_4
439         select SYS_PPC_E500_USE_DEBUG_TLB
440         select FSL_IFC
441         imply CMD_EEPROM
442         imply CMD_MTDPARTS
443         imply CMD_NAND
444         imply CMD_SATA
445         imply CMD_PCI
446         imply CMD_REGINFO
447         imply FSL_SATA
448         imply TIMESTAMP
449
450 config ARCH_P1011
451         bool
452         select FSL_LAW
453         select SYS_FSL_ERRATUM_A004508
454         select SYS_FSL_ERRATUM_A005125
455         select SYS_FSL_ERRATUM_ELBC_A001
456         select SYS_FSL_ERRATUM_ESDHC111
457         select FSL_PCIE_DISABLE_ASPM
458         select SYS_FSL_HAS_DDR3
459         select SYS_FSL_HAS_SEC
460         select SYS_FSL_SEC_BE
461         select SYS_FSL_SEC_COMPAT_2
462         select SYS_PPC_E500_USE_DEBUG_TLB
463         select FSL_ELBC
464
465 config ARCH_P1020
466         bool
467         select BTB
468         select FSL_LAW
469         select SYS_CACHE_SHIFT_5
470         select SYS_FSL_ERRATUM_A004508
471         select SYS_FSL_ERRATUM_A005125
472         select SYS_FSL_ERRATUM_ELBC_A001
473         select SYS_FSL_ERRATUM_ESDHC111
474         select FSL_PCIE_DISABLE_ASPM
475         select FSL_PCIE_RESET
476         select SYS_FSL_HAS_DDR3
477         select SYS_FSL_HAS_SEC
478         select SYS_FSL_SEC_BE
479         select SYS_FSL_SEC_COMPAT_2
480         select SYS_PPC_E500_USE_DEBUG_TLB
481         select FSL_ELBC
482         imply CMD_NAND
483         imply CMD_SATA
484         imply CMD_PCI
485         imply CMD_REGINFO
486         imply SATA_SIL
487
488 config ARCH_P1021
489         bool
490         select FSL_LAW
491         select SYS_FSL_ERRATUM_A004508
492         select SYS_FSL_ERRATUM_A005125
493         select SYS_FSL_ERRATUM_ELBC_A001
494         select SYS_FSL_ERRATUM_ESDHC111
495         select FSL_PCIE_DISABLE_ASPM
496         select FSL_PCIE_RESET
497         select SYS_FSL_HAS_DDR3
498         select SYS_FSL_HAS_SEC
499         select SYS_FSL_SEC_BE
500         select SYS_FSL_SEC_COMPAT_2
501         select SYS_PPC_E500_USE_DEBUG_TLB
502         select FSL_ELBC
503         imply CMD_REGINFO
504         imply CMD_NAND
505         imply CMD_SATA
506         imply CMD_REGINFO
507         imply SATA_SIL
508
509 config ARCH_P1023
510         bool
511         select FSL_LAW
512         select SYS_FSL_ERRATUM_A004508
513         select SYS_FSL_ERRATUM_A005125
514         select SYS_FSL_ERRATUM_I2C_A004447
515         select FSL_PCIE_RESET
516         select SYS_FSL_HAS_DDR3
517         select SYS_FSL_HAS_SEC
518         select SYS_FSL_SEC_BE
519         select SYS_FSL_SEC_COMPAT_4
520         select FSL_ELBC
521
522 config ARCH_P1024
523         bool
524         select FSL_LAW
525         select SYS_FSL_ERRATUM_A004508
526         select SYS_FSL_ERRATUM_A005125
527         select SYS_FSL_ERRATUM_ELBC_A001
528         select SYS_FSL_ERRATUM_ESDHC111
529         select FSL_PCIE_DISABLE_ASPM
530         select FSL_PCIE_RESET
531         select SYS_FSL_HAS_DDR3
532         select SYS_FSL_HAS_SEC
533         select SYS_FSL_SEC_BE
534         select SYS_FSL_SEC_COMPAT_2
535         select SYS_PPC_E500_USE_DEBUG_TLB
536         select FSL_ELBC
537         imply CMD_EEPROM
538         imply CMD_NAND
539         imply CMD_SATA
540         imply CMD_PCI
541         imply CMD_REGINFO
542         imply SATA_SIL
543
544 config ARCH_P1025
545         bool
546         select FSL_LAW
547         select SYS_FSL_ERRATUM_A004508
548         select SYS_FSL_ERRATUM_A005125
549         select SYS_FSL_ERRATUM_ELBC_A001
550         select SYS_FSL_ERRATUM_ESDHC111
551         select FSL_PCIE_DISABLE_ASPM
552         select FSL_PCIE_RESET
553         select SYS_FSL_HAS_DDR3
554         select SYS_FSL_HAS_SEC
555         select SYS_FSL_SEC_BE
556         select SYS_FSL_SEC_COMPAT_2
557         select SYS_PPC_E500_USE_DEBUG_TLB
558         select FSL_ELBC
559         imply CMD_SATA
560         imply CMD_REGINFO
561
562 config ARCH_P2020
563         bool
564         select BTB
565         select FSL_LAW
566         select SYS_CACHE_SHIFT_5
567         select SYS_FSL_ERRATUM_A004477
568         select SYS_FSL_ERRATUM_A004508
569         select SYS_FSL_ERRATUM_A005125
570         select SYS_FSL_ERRATUM_ESDHC111
571         select SYS_FSL_ERRATUM_ESDHC_A001
572         select FSL_PCIE_RESET
573         select SYS_FSL_HAS_DDR3
574         select SYS_FSL_HAS_SEC
575         select SYS_FSL_SEC_BE
576         select SYS_FSL_SEC_COMPAT_2
577         select SYS_PPC_E500_USE_DEBUG_TLB
578         select FSL_ELBC
579         imply CMD_EEPROM
580         imply CMD_NAND
581         imply CMD_REGINFO
582         imply TIMESTAMP
583
584 config ARCH_P2041
585         bool
586         select BACKSIDE_L2_CACHE
587         select E500MC
588         select FSL_LAW
589         select SYS_CACHE_SHIFT_6
590         select SYS_FSL_ERRATUM_A004510
591         select SYS_FSL_ERRATUM_A004849
592         select SYS_FSL_ERRATUM_A005275
593         select SYS_FSL_ERRATUM_A006261
594         select SYS_FSL_ERRATUM_CPU_A003999
595         select SYS_FSL_ERRATUM_DDR_A003
596         select SYS_FSL_ERRATUM_DDR_A003474
597         select SYS_FSL_ERRATUM_ESDHC111
598         select SYS_FSL_ERRATUM_I2C_A004447
599         select SYS_FSL_ERRATUM_NMG_CPU_A011
600         select SYS_FSL_ERRATUM_SRIO_A004034
601         select SYS_FSL_ERRATUM_USB14
602         select SYS_FSL_HAS_DDR3
603         select SYS_FSL_HAS_SEC
604         select SYS_FSL_QORIQ_CHASSIS1
605         select SYS_FSL_SEC_BE
606         select SYS_FSL_SEC_COMPAT_4
607         select FSL_ELBC
608         imply CMD_NAND
609
610 config ARCH_P3041
611         bool
612         select BACKSIDE_L2_CACHE
613         select E500MC
614         select FSL_CORENET
615         select FSL_LAW
616         select SYS_CACHE_SHIFT_6
617         select SYS_FSL_DDR_VER_44
618         select SYS_FSL_ERRATUM_A004510
619         select SYS_FSL_ERRATUM_A004849
620         select SYS_FSL_ERRATUM_A005275
621         select SYS_FSL_ERRATUM_A005812
622         select SYS_FSL_ERRATUM_A006261
623         select SYS_FSL_ERRATUM_CPU_A003999
624         select SYS_FSL_ERRATUM_DDR_A003
625         select SYS_FSL_ERRATUM_DDR_A003474
626         select SYS_FSL_ERRATUM_ESDHC111
627         select SYS_FSL_ERRATUM_I2C_A004447
628         select SYS_FSL_ERRATUM_NMG_CPU_A011
629         select SYS_FSL_ERRATUM_SRIO_A004034
630         select SYS_FSL_ERRATUM_USB14
631         select SYS_FSL_HAS_DDR3
632         select SYS_FSL_HAS_SEC
633         select SYS_FSL_QORIQ_CHASSIS1
634         select SYS_FSL_SEC_BE
635         select SYS_FSL_SEC_COMPAT_4
636         select FSL_ELBC
637         imply CMD_NAND
638         imply CMD_SATA
639         imply CMD_REGINFO
640         imply FSL_SATA
641
642 config ARCH_P4080
643         bool
644         select BACKSIDE_L2_CACHE
645         select E500MC
646         select FSL_CORENET
647         select FSL_LAW
648         select SYS_CACHE_SHIFT_6
649         select SYS_FSL_DDR_VER_44
650         select SYS_FSL_ERRATUM_A004510
651         select SYS_FSL_ERRATUM_A004580
652         select SYS_FSL_ERRATUM_A004849
653         select SYS_FSL_ERRATUM_A005812
654         select SYS_FSL_ERRATUM_A007075
655         select SYS_FSL_ERRATUM_CPC_A002
656         select SYS_FSL_ERRATUM_CPC_A003
657         select SYS_FSL_ERRATUM_CPU_A003999
658         select SYS_FSL_ERRATUM_DDR_A003
659         select SYS_FSL_ERRATUM_DDR_A003474
660         select SYS_FSL_ERRATUM_ELBC_A001
661         select SYS_FSL_ERRATUM_ESDHC111
662         select SYS_FSL_ERRATUM_ESDHC13
663         select SYS_FSL_ERRATUM_ESDHC135
664         select SYS_FSL_ERRATUM_I2C_A004447
665         select SYS_FSL_ERRATUM_NMG_CPU_A011
666         select SYS_FSL_ERRATUM_SRIO_A004034
667         select SYS_P4080_ERRATUM_CPU22
668         select SYS_P4080_ERRATUM_PCIE_A003
669         select SYS_P4080_ERRATUM_SERDES8
670         select SYS_P4080_ERRATUM_SERDES9
671         select SYS_P4080_ERRATUM_SERDES_A001
672         select SYS_P4080_ERRATUM_SERDES_A005
673         select SYS_FSL_HAS_DDR3
674         select SYS_FSL_HAS_SEC
675         select SYS_FSL_QORIQ_CHASSIS1
676         select SYS_FSL_SEC_BE
677         select SYS_FSL_SEC_COMPAT_4
678         select FSL_ELBC
679         imply CMD_SATA
680         imply CMD_REGINFO
681         imply SATA_SIL
682
683 config ARCH_P5040
684         bool
685         select BACKSIDE_L2_CACHE
686         select E500MC
687         select FSL_CORENET
688         select FSL_LAW
689         select SYS_CACHE_SHIFT_6
690         select SYS_FSL_DDR_VER_44
691         select SYS_FSL_ERRATUM_A004510
692         select SYS_FSL_ERRATUM_A004699
693         select SYS_FSL_ERRATUM_A005275
694         select SYS_FSL_ERRATUM_A005812
695         select SYS_FSL_ERRATUM_A006261
696         select SYS_FSL_ERRATUM_DDR_A003
697         select SYS_FSL_ERRATUM_DDR_A003474
698         select SYS_FSL_ERRATUM_ESDHC111
699         select SYS_FSL_ERRATUM_USB14
700         select SYS_FSL_HAS_DDR3
701         select SYS_FSL_HAS_SEC
702         select SYS_FSL_QORIQ_CHASSIS1
703         select SYS_FSL_SEC_BE
704         select SYS_FSL_SEC_COMPAT_4
705         select SYS_PPC64
706         select FSL_ELBC
707         imply CMD_SATA
708         imply CMD_REGINFO
709         imply FSL_SATA
710
711 config ARCH_QEMU_E500
712         bool
713         select SYS_CACHE_SHIFT_5
714
715 config ARCH_T1024
716         bool
717         select BACKSIDE_L2_CACHE
718         select E500MC
719         select E5500
720         select FSL_CORENET
721         select FSL_LAW
722         select SYS_CACHE_SHIFT_6
723         select SYS_FSL_DDR_VER_50
724         select SYS_FSL_ERRATUM_A008378
725         select SYS_FSL_ERRATUM_A008109
726         select SYS_FSL_ERRATUM_A009663
727         select SYS_FSL_ERRATUM_A009942
728         select SYS_FSL_ERRATUM_ESDHC111
729         select SYS_FSL_HAS_DDR3
730         select SYS_FSL_HAS_DDR4
731         select SYS_FSL_HAS_SEC
732         select SYS_FSL_QORIQ_CHASSIS2
733         select SYS_FSL_SEC_BE
734         select SYS_FSL_SEC_COMPAT_5
735         select FSL_IFC
736         imply CMD_EEPROM
737         imply CMD_NAND
738         imply CMD_MTDPARTS
739         imply CMD_REGINFO
740
741 config ARCH_T1040
742         bool
743         select BACKSIDE_L2_CACHE
744         select E500MC
745         select E5500
746         select FSL_CORENET
747         select FSL_LAW
748         select SYS_CACHE_SHIFT_6
749         select SYS_FSL_DDR_VER_50
750         select SYS_FSL_ERRATUM_A008044
751         select SYS_FSL_ERRATUM_A008378
752         select SYS_FSL_ERRATUM_A008109
753         select SYS_FSL_ERRATUM_A009663
754         select SYS_FSL_ERRATUM_A009942
755         select SYS_FSL_ERRATUM_ESDHC111
756         select SYS_FSL_HAS_DDR3
757         select SYS_FSL_HAS_DDR4
758         select SYS_FSL_HAS_SEC
759         select SYS_FSL_QORIQ_CHASSIS2
760         select SYS_FSL_SEC_BE
761         select SYS_FSL_SEC_COMPAT_5
762         select FSL_IFC
763         imply CMD_MTDPARTS
764         imply CMD_NAND
765         imply CMD_REGINFO
766
767 config ARCH_T1042
768         bool
769         select BACKSIDE_L2_CACHE
770         select E500MC
771         select E5500
772         select FSL_CORENET
773         select FSL_LAW
774         select SYS_CACHE_SHIFT_6
775         select SYS_FSL_DDR_VER_50
776         select SYS_FSL_ERRATUM_A008044
777         select SYS_FSL_ERRATUM_A008378
778         select SYS_FSL_ERRATUM_A008109
779         select SYS_FSL_ERRATUM_A009663
780         select SYS_FSL_ERRATUM_A009942
781         select SYS_FSL_ERRATUM_ESDHC111
782         select SYS_FSL_HAS_DDR3
783         select SYS_FSL_HAS_DDR4
784         select SYS_FSL_HAS_SEC
785         select SYS_FSL_QORIQ_CHASSIS2
786         select SYS_FSL_SEC_BE
787         select SYS_FSL_SEC_COMPAT_5
788         select FSL_IFC
789         imply CMD_MTDPARTS
790         imply CMD_NAND
791         imply CMD_REGINFO
792
793 config ARCH_T2080
794         bool
795         select E500MC
796         select E6500
797         select FSL_CORENET
798         select FSL_LAW
799         select SYS_CACHE_SHIFT_6
800         select SYS_FSL_DDR_VER_47
801         select SYS_FSL_ERRATUM_A006379
802         select SYS_FSL_ERRATUM_A006593
803         select SYS_FSL_ERRATUM_A007186 if CHAIN_OF_TRUST
804         select SYS_FSL_ERRATUM_A007212
805         select SYS_FSL_ERRATUM_A007815
806         select SYS_FSL_ERRATUM_A007907
807         select SYS_FSL_ERRATUM_A008109
808         select SYS_FSL_ERRATUM_A009942
809         select SYS_FSL_ERRATUM_ESDHC111
810         select FSL_PCIE_RESET
811         select SYS_FSL_HAS_DDR3
812         select SYS_FSL_HAS_SEC
813         select SYS_FSL_QORIQ_CHASSIS2
814         select SYS_FSL_SEC_BE
815         select SYS_FSL_SEC_COMPAT_4
816         select SYS_PPC64
817         select FSL_IFC
818         imply CMD_SATA
819         imply CMD_NAND
820         imply CMD_REGINFO
821         imply FSL_SATA
822         imply ID_EEPROM
823
824 config ARCH_T4240
825         bool
826         select E500MC
827         select E6500
828         select FSL_CORENET
829         select FSL_LAW
830         select SYS_CACHE_SHIFT_6
831         select SYS_FSL_DDR_VER_47
832         select SYS_FSL_ERRATUM_A004468
833         select SYS_FSL_ERRATUM_A005871
834         select SYS_FSL_ERRATUM_A006261
835         select SYS_FSL_ERRATUM_A006379
836         select SYS_FSL_ERRATUM_A006593
837         select SYS_FSL_ERRATUM_A007186 if CHAIN_OF_TRUST
838         select SYS_FSL_ERRATUM_A007798
839         select SYS_FSL_ERRATUM_A007815
840         select SYS_FSL_ERRATUM_A007907
841         select SYS_FSL_ERRATUM_A008109
842         select SYS_FSL_ERRATUM_A009942
843         select SYS_FSL_HAS_DDR3
844         select SYS_FSL_HAS_SEC
845         select SYS_FSL_QORIQ_CHASSIS2
846         select SYS_FSL_SEC_BE
847         select SYS_FSL_SEC_COMPAT_4
848         select SYS_PPC64
849         select FSL_IFC
850         imply CMD_SATA
851         imply CMD_NAND
852         imply CMD_REGINFO
853         imply FSL_SATA
854
855 config MPC85XX_HAVE_RESET_VECTOR
856         bool "Indicate reset vector at CONFIG_RESET_VECTOR_ADDRESS - 0xffc"
857         depends on MPC85xx
858
859 config BTB
860         bool "toggle branch predition"
861
862 config BOOKE
863         bool
864         default y
865
866 config E500
867         bool
868         default y
869         help
870                 Enable PowerPC E500 cores, including e500v1, e500v2, e500mc
871
872 config E500MC
873         bool
874         select BTB
875         imply CMD_PCI
876         help
877                 Enble PowerPC E500MC core
878
879 config E5500
880         bool
881
882 config E6500
883         bool
884         select BTB
885         help
886                 Enable PowerPC E6500 core
887
888 config FSL_LAW
889         bool
890         help
891                 Use Freescale common code for Local Access Window
892
893 config HETROGENOUS_CLUSTERS
894         bool
895
896 config MAX_CPUS
897         int "Maximum number of CPUs permitted for MPC85xx"
898         default 12 if ARCH_T4240
899         default 8 if ARCH_P4080
900         default 4 if ARCH_B4860 || \
901                      ARCH_P2041 || \
902                      ARCH_P3041 || \
903                      ARCH_P5040 || \
904                      ARCH_T1040 || \
905                      ARCH_T1042 || \
906                      ARCH_T2080
907         default 2 if ARCH_B4420 || \
908                      ARCH_BSC9132 || \
909                      ARCH_P1020 || \
910                      ARCH_P1021 || \
911                      ARCH_P1023 || \
912                      ARCH_P1024 || \
913                      ARCH_P1025 || \
914                      ARCH_P2020 || \
915                      ARCH_T1024
916         default 1
917         help
918           Set this number to the maximum number of possible CPUs in the SoC.
919           SoCs may have multiple clusters with each cluster may have multiple
920           ports. If some ports are reserved but higher ports are used for
921           cores, count the reserved ports. This will allocate enough memory
922           in spin table to properly handle all cores.
923
924 config SYS_CCSRBAR_DEFAULT
925         hex "Default CCSRBAR address"
926         default 0xff700000 if   ARCH_BSC9131    || \
927                                 ARCH_BSC9132    || \
928                                 ARCH_C29X       || \
929                                 ARCH_MPC8536    || \
930                                 ARCH_MPC8540    || \
931                                 ARCH_MPC8544    || \
932                                 ARCH_MPC8548    || \
933                                 ARCH_MPC8560    || \
934                                 ARCH_P1010      || \
935                                 ARCH_P1011      || \
936                                 ARCH_P1020      || \
937                                 ARCH_P1021      || \
938                                 ARCH_P1024      || \
939                                 ARCH_P1025      || \
940                                 ARCH_P2020
941         default 0xff600000 if   ARCH_P1023
942         default 0xfe000000 if   ARCH_B4420      || \
943                                 ARCH_B4860      || \
944                                 ARCH_P2041      || \
945                                 ARCH_P3041      || \
946                                 ARCH_P4080      || \
947                                 ARCH_P5040      || \
948                                 ARCH_T1024      || \
949                                 ARCH_T1040      || \
950                                 ARCH_T1042      || \
951                                 ARCH_T2080      || \
952                                 ARCH_T4240
953         default 0xe0000000 if ARCH_QEMU_E500
954         help
955                 Default value of CCSRBAR comes from power-on-reset. It
956                 is fixed on each SoC. Some SoCs can have different value
957                 if changed by pre-boot regime. The value here must match
958                 the current value in SoC. If not sure, do not change.
959
960 config A003399_NOR_WORKAROUND
961         bool
962         help
963           Enables a workaround for IFC erratum A003399. It is only required
964           during NOR boot.
965
966 config A008044_WORKAROUND
967         bool
968         help
969           Enables a workaround for T1040/T1042 erratum A008044. It is only
970           required during NAND boot and valid for Rev 1.0 SoC revision
971
972 config SYS_FSL_ERRATUM_A004468
973         bool
974
975 config SYS_FSL_ERRATUM_A004477
976         bool
977
978 config SYS_FSL_ERRATUM_A004508
979         bool
980
981 config SYS_FSL_ERRATUM_A004580
982         bool
983
984 config SYS_FSL_ERRATUM_A004699
985         bool
986
987 config SYS_FSL_ERRATUM_A004849
988         bool
989
990 config SYS_FSL_ERRATUM_A004510
991         bool
992
993 config SYS_FSL_ERRATUM_A004510_SVR_REV
994         hex
995         depends on SYS_FSL_ERRATUM_A004510
996         default 0x20 if ARCH_P4080
997         default 0x10
998
999 config SYS_FSL_ERRATUM_A004510_SVR_REV2
1000         hex
1001         depends on (SYS_FSL_ERRATUM_A004510 && (ARCH_P2041 || ARCH_P3041))
1002         default 0x11
1003
1004 config SYS_FSL_ERRATUM_A005125
1005         bool
1006
1007 config SYS_FSL_ERRATUM_A005434
1008         bool
1009
1010 config SYS_FSL_ERRATUM_A005812
1011         bool
1012
1013 config SYS_FSL_ERRATUM_A005871
1014         bool
1015
1016 config SYS_FSL_ERRATUM_A005275
1017         bool
1018
1019 config SYS_FSL_ERRATUM_A006261
1020         bool
1021
1022 config SYS_FSL_ERRATUM_A006379
1023         bool
1024
1025 config SYS_FSL_ERRATUM_A006384
1026         bool
1027
1028 config SYS_FSL_ERRATUM_A006475
1029         bool
1030
1031 config SYS_FSL_ERRATUM_A006593
1032         bool
1033
1034 config SYS_FSL_ERRATUM_A007075
1035         bool
1036
1037 config SYS_FSL_ERRATUM_A007186
1038         bool
1039
1040 config SYS_FSL_ERRATUM_A007212
1041         bool
1042
1043 config SYS_FSL_ERRATUM_A007815
1044         bool
1045
1046 config SYS_FSL_ERRATUM_A007798
1047         bool
1048
1049 config SYS_FSL_ERRATUM_A007907
1050         bool
1051
1052 config SYS_FSL_ERRATUM_A008044
1053         bool
1054         select A008044_WORKAROUND if MTD_RAW_NAND
1055
1056 config SYS_FSL_ERRATUM_CPC_A002
1057         bool
1058
1059 config SYS_FSL_ERRATUM_CPC_A003
1060         bool
1061
1062 config SYS_FSL_ERRATUM_CPU_A003999
1063         bool
1064
1065 config SYS_FSL_ERRATUM_ELBC_A001
1066         bool
1067
1068 config SYS_FSL_ERRATUM_I2C_A004447
1069         bool
1070
1071 config SYS_FSL_A004447_SVR_REV
1072         hex
1073         depends on SYS_FSL_ERRATUM_I2C_A004447
1074         default 0x00 if ARCH_MPC8548
1075         default 0x10 if ARCH_P1010
1076         default 0x11 if ARCH_P1023 || ARCH_P2041 || ARCH_BSC9132
1077         default 0x20 if ARCH_P3041 || ARCH_P4080
1078
1079 config SYS_FSL_ERRATUM_IFC_A002769
1080         bool
1081
1082 config SYS_FSL_ERRATUM_IFC_A003399
1083         bool
1084
1085 config SYS_FSL_ERRATUM_NMG_CPU_A011
1086         bool
1087
1088 config SYS_FSL_ERRATUM_NMG_ETSEC129
1089         bool
1090
1091 config SYS_FSL_ERRATUM_NMG_LBC103
1092         bool
1093
1094 config SYS_FSL_ERRATUM_P1010_A003549
1095         bool
1096
1097 config SYS_FSL_ERRATUM_SATA_A001
1098         bool
1099
1100 config SYS_FSL_ERRATUM_SEC_A003571
1101         bool
1102
1103 config SYS_FSL_ERRATUM_SRIO_A004034
1104         bool
1105
1106 config SYS_FSL_ERRATUM_USB14
1107         bool
1108
1109 config SYS_HAS_SERDES
1110         bool
1111
1112 config SYS_P4080_ERRATUM_CPU22
1113         bool
1114
1115 config SYS_P4080_ERRATUM_PCIE_A003
1116         bool
1117
1118 config SYS_P4080_ERRATUM_SERDES8
1119         bool
1120
1121 config SYS_P4080_ERRATUM_SERDES9
1122         bool
1123
1124 config SYS_P4080_ERRATUM_SERDES_A001
1125         bool
1126
1127 config SYS_P4080_ERRATUM_SERDES_A005
1128         bool
1129
1130 config FSL_PCIE_DISABLE_ASPM
1131         bool
1132
1133 config FSL_PCIE_RESET
1134         bool
1135
1136 config SYS_FSL_QORIQ_CHASSIS1
1137         bool
1138
1139 config SYS_FSL_QORIQ_CHASSIS2
1140         bool
1141
1142 config SYS_FSL_NUM_LAWS
1143         int "Number of local access windows"
1144         depends on FSL_LAW
1145         default 32 if   ARCH_B4420      || \
1146                         ARCH_B4860      || \
1147                         ARCH_P2041      || \
1148                         ARCH_P3041      || \
1149                         ARCH_P4080      || \
1150                         ARCH_P5040      || \
1151                         ARCH_T2080      || \
1152                         ARCH_T4240
1153         default 16 if   ARCH_T1024      || \
1154                         ARCH_T1040      || \
1155                         ARCH_T1042
1156         default 12 if   ARCH_BSC9131    || \
1157                         ARCH_BSC9132    || \
1158                         ARCH_C29X       || \
1159                         ARCH_MPC8536    || \
1160                         ARCH_P1010      || \
1161                         ARCH_P1011      || \
1162                         ARCH_P1020      || \
1163                         ARCH_P1021      || \
1164                         ARCH_P1023      || \
1165                         ARCH_P1024      || \
1166                         ARCH_P1025      || \
1167                         ARCH_P2020
1168         default 10 if   ARCH_MPC8544    || \
1169                         ARCH_MPC8548
1170         default 8 if    ARCH_MPC8540    || \
1171                         ARCH_MPC8560
1172         help
1173                 Number of local access windows. This is fixed per SoC.
1174                 If not sure, do not change.
1175
1176 config SYS_FSL_CORES_PER_CLUSTER
1177         int
1178         depends on SYS_FSL_QORIQ_CHASSIS2
1179         default 4 if ARCH_B4860 || ARCH_T2080 || ARCH_T4240
1180         default 2 if ARCH_B4420
1181         default 1 if ARCH_T1024 || ARCH_T1040 || ARCH_T1042
1182
1183 config SYS_FSL_THREADS_PER_CORE
1184         int
1185         depends on SYS_FSL_QORIQ_CHASSIS2
1186         default 2 if E6500
1187         default 1
1188
1189 config SYS_NUM_TLBCAMS
1190         int "Number of TLB CAM entries"
1191         default 64 if E500MC
1192         default 16
1193         help
1194                 Number of TLB CAM entries for Book-E chips. 64 for E500MC,
1195                 16 for other E500 SoCs.
1196
1197 if HETROGENOUS_CLUSTERS
1198
1199 config SYS_MAPLE
1200         def_bool y
1201
1202 config SYS_CPRI
1203         def_bool y
1204
1205 config PPC_CLUSTER_START
1206         int
1207         default 0
1208
1209 config DSP_CLUSTER_START
1210         int
1211         default 1
1212
1213 config SYS_CPRI_CLK
1214         int
1215         default 3
1216
1217 config SYS_ULB_CLK
1218         int
1219         default 4
1220
1221 config SYS_ETVPE_CLK
1222         int
1223         default 1
1224 endif
1225
1226 config BACKSIDE_L2_CACHE
1227         bool
1228
1229 config SYS_PPC64
1230         bool
1231
1232 config SYS_PPC_E500_USE_DEBUG_TLB
1233         bool
1234
1235 config FSL_ELBC
1236         bool
1237
1238 config SYS_PPC_E500_DEBUG_TLB
1239         int "Temporary TLB entry for external debugger"
1240         depends on SYS_PPC_E500_USE_DEBUG_TLB
1241         default 0 if    ARCH_MPC8544 || ARCH_MPC8548
1242         default 1 if    ARCH_MPC8536
1243         default 2 if    ARCH_P1011      || \
1244                         ARCH_P1020      || \
1245                         ARCH_P1021      || \
1246                         ARCH_P1024      || \
1247                         ARCH_P1025      || \
1248                         ARCH_P2020
1249         default 3 if    ARCH_P1010      || \
1250                         ARCH_BSC9132    || \
1251                         ARCH_C29X
1252         help
1253                 Select a temporary TLB entry to be used during boot to work
1254                 around limitations in e500v1 and e500v2 external debugger
1255                 support. This reduces the portions of the boot code where
1256                 breakpoints and single stepping do not work. The value of this
1257                 symbol should be set to the TLB1 entry to be used for this
1258                 purpose. If unsure, do not change.
1259
1260 config SYS_FSL_IFC_CLK_DIV
1261         int "Divider of platform clock"
1262         depends on FSL_IFC
1263         default 2 if    ARCH_B4420      || \
1264                         ARCH_B4860      || \
1265                         ARCH_T1024      || \
1266                         ARCH_T1040      || \
1267                         ARCH_T1042      || \
1268                         ARCH_T4240
1269         default 1
1270         help
1271                 Defines divider of platform clock(clock input to
1272                 IFC controller).
1273
1274 config SYS_FSL_LBC_CLK_DIV
1275         int "Divider of platform clock"
1276         depends on FSL_ELBC || ARCH_MPC8540 || \
1277                 ARCH_MPC8548 || \
1278                 ARCH_MPC8560
1279
1280         default 2 if    ARCH_P2041      || \
1281                         ARCH_P3041      || \
1282                         ARCH_P4080      || \
1283                         ARCH_P5040
1284         default 1
1285
1286         help
1287                 Defines divider of platform clock(clock input to
1288                 eLBC controller).
1289
1290 config ENABLE_36BIT_PHYS
1291         bool "Enable 36bit physical address space support"
1292
1293 config SYS_BOOK3E_HV
1294         bool "Category E.HV is supported"
1295         depends on BOOKE
1296
1297 config FSL_CORENET
1298         bool
1299         select SYS_FSL_CPC
1300
1301 config SYS_CPC_REINIT_F
1302         bool
1303         help
1304           The CPC is configured as SRAM at the time of U-Boot entry and is
1305           required to be re-initialized.
1306
1307 config SYS_FSL_CPC
1308         bool
1309
1310 config SYS_CACHE_STASHING
1311         bool "Enable cache stashing"
1312
1313 config SYS_MPC85XX_NO_RESETVEC
1314         bool "Discard resetvec section and move bootpg section up"
1315         depends on MPC85xx
1316         help
1317           If this variable is specified, the section .resetvec is not kept and
1318           the section .bootpg is placed in the previous 4k of the .text section.
1319
1320 config SPL_SYS_MPC85XX_NO_RESETVEC
1321         bool "Discard resetvec section and move bootpg section up, in SPL"
1322         depends on MPC85xx && SPL
1323         help
1324           If this variable is specified, the section .resetvec is not kept and
1325           the section .bootpg is placed in the previous 4k of the .text section,
1326           of the SPL portion of the binary.
1327
1328 config TPL_SYS_MPC85XX_NO_RESETVEC
1329         bool "Discard resetvec section and move bootpg section up, in TPL"
1330         depends on MPC85xx && TPL
1331         help
1332           If this variable is specified, the section .resetvec is not kept and
1333           the section .bootpg is placed in the previous 4k of the .text section,
1334           of the SPL portion of the binary.
1335
1336 config FSL_VIA
1337         bool
1338
1339 source "board/emulation/qemu-ppce500/Kconfig"
1340 source "board/freescale/corenet_ds/Kconfig"
1341 source "board/freescale/mpc8548cds/Kconfig"
1342 source "board/freescale/p1010rdb/Kconfig"
1343 source "board/freescale/p1_p2_rdb_pc/Kconfig"
1344 source "board/freescale/p2041rdb/Kconfig"
1345 source "board/freescale/t102xrdb/Kconfig"
1346 source "board/freescale/t104xrdb/Kconfig"
1347 source "board/freescale/t208xqds/Kconfig"
1348 source "board/freescale/t208xrdb/Kconfig"
1349 source "board/freescale/t4rdb/Kconfig"
1350 source "board/socrates/Kconfig"
1351
1352 endmenu