1 // SPDX-License-Identifier: GPL-2.0+
4 * (C) Copyright 2000-2003
5 * Wolfgang Denk, DENX Software Engineering, wd@denx.de.
7 * (C) Copyright 2004-2007, 2012 Freescale Semiconductor, Inc.
8 * TsiChung Liew (Tsi-Chung.Liew@freescale.com)
14 #include <asm/immap.h>
15 #include <asm/processor.h>
18 #include <linux/compiler.h>
20 #if defined(CONFIG_CMD_NET)
28 fbcs_t *fbcs __maybe_unused = (fbcs_t *) MMAP_FBCS;
30 #if !defined(CONFIG_SERIAL_BOOT)
31 #if (defined(CONFIG_SYS_CS0_BASE) && defined(CONFIG_SYS_CS0_MASK) && defined(CONFIG_SYS_CS0_CTRL))
32 out_be32(&fbcs->csar0, CONFIG_SYS_CS0_BASE);
33 out_be32(&fbcs->cscr0, CONFIG_SYS_CS0_CTRL);
34 out_be32(&fbcs->csmr0, CONFIG_SYS_CS0_MASK);
38 #if (defined(CONFIG_SYS_CS1_BASE) && defined(CONFIG_SYS_CS1_MASK) && defined(CONFIG_SYS_CS1_CTRL))
39 /* Latch chipselect */
40 out_be32(&fbcs->csar1, CONFIG_SYS_CS1_BASE);
41 out_be32(&fbcs->cscr1, CONFIG_SYS_CS1_CTRL);
42 out_be32(&fbcs->csmr1, CONFIG_SYS_CS1_MASK);
45 #if (defined(CONFIG_SYS_CS2_BASE) && defined(CONFIG_SYS_CS2_MASK) && defined(CONFIG_SYS_CS2_CTRL))
46 out_be32(&fbcs->csar2, CONFIG_SYS_CS2_BASE);
47 out_be32(&fbcs->cscr2, CONFIG_SYS_CS2_CTRL);
48 out_be32(&fbcs->csmr2, CONFIG_SYS_CS2_MASK);
51 #if (defined(CONFIG_SYS_CS3_BASE) && defined(CONFIG_SYS_CS3_MASK) && defined(CONFIG_SYS_CS3_CTRL))
52 out_be32(&fbcs->csar3, CONFIG_SYS_CS3_BASE);
53 out_be32(&fbcs->cscr3, CONFIG_SYS_CS3_CTRL);
54 out_be32(&fbcs->csmr3, CONFIG_SYS_CS3_MASK);
57 #if (defined(CONFIG_SYS_CS4_BASE) && defined(CONFIG_SYS_CS4_MASK) && defined(CONFIG_SYS_CS4_CTRL))
58 out_be32(&fbcs->csar4, CONFIG_SYS_CS4_BASE);
59 out_be32(&fbcs->cscr4, CONFIG_SYS_CS4_CTRL);
60 out_be32(&fbcs->csmr4, CONFIG_SYS_CS4_MASK);
63 #if (defined(CONFIG_SYS_CS5_BASE) && defined(CONFIG_SYS_CS5_MASK) && defined(CONFIG_SYS_CS5_CTRL))
64 out_be32(&fbcs->csar5, CONFIG_SYS_CS5_BASE);
65 out_be32(&fbcs->cscr5, CONFIG_SYS_CS5_CTRL);
66 out_be32(&fbcs->csmr5, CONFIG_SYS_CS5_MASK);
71 void cfspi_port_conf(void)
73 gpio_t *gpio = (gpio_t *)MMAP_GPIO;
75 #ifdef CONFIG_MCF5445x
76 out_8(&gpio->par_dspi,
77 GPIO_PAR_DSPI_SIN_SIN |
78 GPIO_PAR_DSPI_SOUT_SOUT |
79 GPIO_PAR_DSPI_SCK_SCK);
82 #ifdef CONFIG_MCF5441x
83 pm_t *pm = (pm_t *)MMAP_PM;
85 out_8(&gpio->par_dspi0,
86 GPIO_PAR_DSPI0_SIN_DSPI0SIN | GPIO_PAR_DSPI0_SOUT_DSPI0SOUT |
87 GPIO_PAR_DSPI0_SCK_DSPI0SCK);
88 out_8(&gpio->srcr_dspiow, 3);
91 out_8(&pm->pmcr0, 23);
97 * Breath some life into the CPU...
99 * Set up the memory map,
100 * initialize a bunch of registers,
101 * initialize the UPM's
103 void cpu_init_f(void)
105 gpio_t *gpio = (gpio_t *) MMAP_GPIO;
107 #ifdef CONFIG_MCF5441x
108 scm_t *scm = (scm_t *) MMAP_SCM;
109 pm_t *pm = (pm_t *) MMAP_PM;
112 *(unsigned long *)(MMAP_L2_SW0 + 0x00000024) = 0;
114 /* Disable core watchdog */
115 out_be16(&scm->cwcr, 0);
116 out_8(&gpio->par_fbctl,
117 GPIO_PAR_FBCTL_ALE_FB_ALE | GPIO_PAR_FBCTL_OE_FB_OE |
118 GPIO_PAR_FBCTL_FBCLK | GPIO_PAR_FBCTL_RW |
119 GPIO_PAR_FBCTL_TA_TA);
121 GPIO_PAR_BE_BE3_BE3 | GPIO_PAR_BE_BE2_BE2 |
122 GPIO_PAR_BE_BE1_BE1 | GPIO_PAR_BE_BE0_BE0);
125 out_8(&pm->pmcr0, 17);
128 out_8(&pm->pmcr0, 18);
129 out_8(&pm->pmcr0, 19);
130 out_8(&pm->pmcr0, 20);
133 out_8(&pm->pmcr0, 22);
134 out_8(&pm->pmcr1, 4);
135 out_8(&pm->pmcr1, 7);
138 out_8(&pm->pmcr0, 28);
139 out_8(&pm->pmcr0, 29);
140 out_8(&pm->pmcr0, 30);
141 out_8(&pm->pmcr0, 31);
144 out_8(&pm->pmcr0, 32);
145 out_8(&pm->pmcr0, 33);
146 out_8(&pm->pmcr0, 34);
147 out_8(&pm->pmcr0, 35);
150 out_8(&pm->pmcr0, 36);
151 out_8(&pm->pmcr0, 37);
154 out_8(&pm->pmcr0, 44);
156 out_8(&pm->pmcr0, 45);
159 out_8(&pm->pmcr0, 51);
162 out_8(&pm->pmcr0, 53);
163 out_8(&pm->pmcr0, 54);
166 out_8(&pm->pmcr0, 63);
168 #ifdef CONFIG_SYS_I2C_0
169 out_8(&gpio->par_cani2c, 0xF0);
171 out_be16(&gpio->pcr_b, 0x003C);
173 out_8(&gpio->srcr_cani2c, 0x03);
175 #ifdef CONFIG_SYS_I2C_2
177 out_8(&gpio->par_ssi0h, 0xA0);
179 out_8(&gpio->par_ssi0h, 0xA8);
181 out_8(&gpio->par_ssi0l, 0x2);
183 out_8(&gpio->par_cani2c, 0xAA);
185 out_8(&gpio->par_uart0, 0xAF);
187 out_8(&gpio->par_uart1, 0xAF);
189 out_8(&gpio->par_uart2, 0xAF);
191 out_be16(&gpio->pcr_h, 0xF000);
193 #ifdef CONFIG_SYS_I2C_5
195 out_8(&gpio->par_uart1, 0x0A);
197 out_be16(&gpio->pcr_e, 0x0003);
198 out_be16(&gpio->pcr_f, 0xC000);
201 /* Lowest slew rate for UART0,1,2 */
202 out_8(&gpio->srcr_uart, 0x00);
204 #ifdef CONFIG_FSL_ESDHC_IMX
205 /* eSDHC pin as faster speed */
206 out_8(&gpio->srcr_sdhc, 0x03);
208 /* All esdhc pins as SD */
209 out_8(&gpio->par_sdhch, 0xff);
210 out_8(&gpio->par_sdhcl, 0xff);
212 #endif /* CONFIG_MCF5441x */
214 #ifdef CONFIG_MCF5445x
215 scm1_t *scm1 = (scm1_t *) MMAP_SCM1;
217 out_be32(&scm1->mpr, 0x77777777);
218 out_be32(&scm1->pacra, 0);
219 out_be32(&scm1->pacrb, 0);
220 out_be32(&scm1->pacrc, 0);
221 out_be32(&scm1->pacrd, 0);
222 out_be32(&scm1->pacre, 0);
223 out_be32(&scm1->pacrf, 0);
224 out_be32(&scm1->pacrg, 0);
228 GPIO_PAR_BE_BE3_BE3 | GPIO_PAR_BE_BE2_BE2 |
229 GPIO_PAR_BE_BE1_BE1 | GPIO_PAR_BE_BE0_BE0);
230 out_8(&gpio->par_fbctl,
231 GPIO_PAR_FBCTL_OE | GPIO_PAR_FBCTL_TA_TA |
232 GPIO_PAR_FBCTL_RW_RW | GPIO_PAR_FBCTL_TS_TS);
238 #ifdef CONFIG_SYS_FSL_I2C
239 out_be16(&gpio->par_feci2c,
240 GPIO_PAR_FECI2C_SCL_SCL | GPIO_PAR_FECI2C_SDA_SDA);
242 #endif /* CONFIG_MCF5445x */
244 /* FlexBus Chipselect */
247 #ifdef CONFIG_SYS_CS0_BASE
249 * now the flash base address is no longer at 0 (Newer ColdFire family
250 * boot at address 0 instead of 0xFFnn_nnnn). The vector table must
251 * also move to the new location.
253 if (CONFIG_SYS_CS0_BASE != 0)
254 setvbr(CONFIG_SYS_CS0_BASE);
261 * initialize higher level parts of CPU like timers
266 rtc_t *rtc = (rtc_t *)(CONFIG_SYS_MCFRTC_BASE);
267 rtcex_t *rtcex = (rtcex_t *)&rtc->extended;
269 out_be32(&rtcex->gocu, (CONFIG_SYS_RTC_OSCILLATOR >> 16) & 0xffff);
270 out_be32(&rtcex->gocl, CONFIG_SYS_RTC_OSCILLATOR & 0xffff);
276 void uart_port_conf(int port)
278 gpio_t *gpio = (gpio_t *) MMAP_GPIO;
279 #ifdef CONFIG_MCF5441x
280 pm_t *pm = (pm_t *) MMAP_PM;
285 #ifdef CONFIG_MCF5441x
288 out_8(&pm->pmcr0, 24);
289 clrbits_8(&gpio->par_uart0,
290 ~(GPIO_PAR_UART0_U0RXD_MASK | GPIO_PAR_UART0_U0TXD_MASK));
291 setbits_8(&gpio->par_uart0,
292 GPIO_PAR_UART0_U0RXD_U0RXD | GPIO_PAR_UART0_U0TXD_U0TXD);
296 out_8(&pm->pmcr0, 25);
297 clrbits_8(&gpio->par_uart1,
298 ~(GPIO_PAR_UART1_U1RXD_MASK | GPIO_PAR_UART1_U1TXD_MASK));
299 setbits_8(&gpio->par_uart1,
300 GPIO_PAR_UART1_U1RXD_U1RXD | GPIO_PAR_UART1_U1TXD_U1TXD);
304 out_8(&pm->pmcr0, 26);
305 clrbits_8(&gpio->par_uart2,
306 ~(GPIO_PAR_UART2_U2RXD_MASK | GPIO_PAR_UART2_U2TXD_MASK));
307 setbits_8(&gpio->par_uart2,
308 GPIO_PAR_UART2_U2RXD_U2RXD | GPIO_PAR_UART2_U2TXD_U2TXD);
312 out_8(&pm->pmcr0, 27);
313 clrbits_8(&gpio->par_dspi0,
314 ~(GPIO_PAR_DSPI0_SIN_MASK | GPIO_PAR_DSPI0_SOUT_MASK));
315 setbits_8(&gpio->par_dspi0,
316 GPIO_PAR_DSPI0_SIN_U3RXD | GPIO_PAR_DSPI0_SOUT_U3TXD);
320 out_8(&pm->pmcr1, 24);
321 clrbits_8(&gpio->par_uart0,
322 ~(GPIO_PAR_UART0_U0CTS_MASK | GPIO_PAR_UART0_U0RTS_MASK));
323 setbits_8(&gpio->par_uart0,
324 GPIO_PAR_UART0_U0CTS_U4TXD | GPIO_PAR_UART0_U0RTS_U4RXD);
328 out_8(&pm->pmcr1, 25);
329 clrbits_8(&gpio->par_uart1,
330 ~(GPIO_PAR_UART1_U1CTS_MASK | GPIO_PAR_UART1_U1RTS_MASK));
331 setbits_8(&gpio->par_uart1,
332 GPIO_PAR_UART1_U1CTS_U5TXD | GPIO_PAR_UART1_U1RTS_U5RXD);
336 out_8(&pm->pmcr1, 26);
337 clrbits_8(&gpio->par_uart2,
338 ~(GPIO_PAR_UART2_U2CTS_MASK | GPIO_PAR_UART2_U2RTS_MASK));
339 setbits_8(&gpio->par_uart2,
340 GPIO_PAR_UART2_U2CTS_U6TXD | GPIO_PAR_UART2_U2RTS_U6RXD);
344 out_8(&pm->pmcr1, 27);
345 clrbits_8(&gpio->par_ssi0h, ~GPIO_PAR_SSI0H_RXD_MASK);
346 clrbits_8(&gpio->par_ssi0l, ~GPIO_PAR_SSI0L_BCLK_MASK);
347 setbits_8(&gpio->par_ssi0h, GPIO_PAR_SSI0H_FS_U7TXD);
348 setbits_8(&gpio->par_ssi0l, GPIO_PAR_SSI0L_BCLK_U7RXD);
352 out_8(&pm->pmcr0, 28);
353 clrbits_8(&gpio->par_cani2c,
354 ~(GPIO_PAR_CANI2C_I2C0SCL_MASK | GPIO_PAR_CANI2C_I2C0SDA_MASK));
355 setbits_8(&gpio->par_cani2c,
356 GPIO_PAR_CANI2C_I2C0SCL_U8TXD | GPIO_PAR_CANI2C_I2C0SDA_U8RXD);
360 out_8(&pm->pmcr1, 29);
361 clrbits_8(&gpio->par_cani2c,
362 ~(GPIO_PAR_CANI2C_CAN1TX_MASK | GPIO_PAR_CANI2C_CAN1RX_MASK));
363 setbits_8(&gpio->par_cani2c,
364 GPIO_PAR_CANI2C_CAN1TX_U9TXD | GPIO_PAR_CANI2C_CAN1RX_U9RXD);
367 #ifdef CONFIG_MCF5445x
369 clrbits_8(&gpio->par_uart,
370 GPIO_PAR_UART_U0TXD_U0TXD | GPIO_PAR_UART_U0RXD_U0RXD);
371 setbits_8(&gpio->par_uart,
372 GPIO_PAR_UART_U0TXD_U0TXD | GPIO_PAR_UART_U0RXD_U0RXD);
375 #ifdef CONFIG_SYS_UART1_PRI_GPIO
376 clrbits_8(&gpio->par_uart,
377 GPIO_PAR_UART_U1TXD_U1TXD | GPIO_PAR_UART_U1RXD_U1RXD);
378 setbits_8(&gpio->par_uart,
379 GPIO_PAR_UART_U1TXD_U1TXD | GPIO_PAR_UART_U1RXD_U1RXD);
380 #elif defined(CONFIG_SYS_UART1_ALT1_GPIO)
381 clrbits_be16(&gpio->par_ssi,
382 ~(GPIO_PAR_SSI_SRXD_UNMASK | GPIO_PAR_SSI_STXD_UNMASK));
383 setbits_be16(&gpio->par_ssi,
384 GPIO_PAR_SSI_SRXD_U1RXD | GPIO_PAR_SSI_STXD_U1TXD);
388 #if defined(CONFIG_SYS_UART2_ALT1_GPIO)
389 clrbits_8(&gpio->par_timer,
390 ~(GPIO_PAR_TIMER_T3IN_UNMASK | GPIO_PAR_TIMER_T2IN_UNMASK));
391 setbits_8(&gpio->par_timer,
392 GPIO_PAR_TIMER_T3IN_U2RXD | GPIO_PAR_TIMER_T2IN_U2TXD);
393 #elif defined(CONFIG_SYS_UART2_ALT2_GPIO)
394 clrbits_8(&gpio->par_timer,
395 ~(GPIO_PAR_FECI2C_SCL_UNMASK | GPIO_PAR_FECI2C_SDA_UNMASK));
396 setbits_8(&gpio->par_timer,
397 GPIO_PAR_FECI2C_SCL_U2TXD | GPIO_PAR_FECI2C_SDA_U2RXD);
400 #endif /* CONFIG_MCF5445x */
404 #if defined(CONFIG_CMD_NET)
405 int fecpin_setclear(fec_info_t *info, int setclear)
407 gpio_t *gpio = (gpio_t *) MMAP_GPIO;
410 if (fec_get_base_addr(0, &fec0_base))
413 #ifdef CONFIG_MCF5445x
415 #ifdef CONFIG_SYS_FEC_NO_SHARED_PHY
416 if (info->iobase == fec0_base)
417 setbits_be16(&gpio->par_feci2c,
418 GPIO_PAR_FECI2C_MDC0_MDC0 |
419 GPIO_PAR_FECI2C_MDIO0_MDIO0);
421 setbits_be16(&gpio->par_feci2c,
422 GPIO_PAR_FECI2C_MDC1_MDC1 |
423 GPIO_PAR_FECI2C_MDIO1_MDIO1);
425 setbits_be16(&gpio->par_feci2c,
426 GPIO_PAR_FECI2C_MDC0_MDC0 | GPIO_PAR_FECI2C_MDIO0_MDIO0);
429 if (info->iobase == fec0_base)
430 setbits_8(&gpio->par_fec, GPIO_PAR_FEC_FEC0_RMII_GPIO);
432 setbits_8(&gpio->par_fec, GPIO_PAR_FEC_FEC1_RMII_ATA);
434 clrbits_be16(&gpio->par_feci2c,
435 GPIO_PAR_FECI2C_MDC0_MDC0 | GPIO_PAR_FECI2C_MDIO0_MDIO0);
437 if (info->iobase == fec0_base) {
438 #ifdef CONFIG_SYS_FEC_FULL_MII
439 setbits_8(&gpio->par_fec, GPIO_PAR_FEC_FEC0_MII);
441 clrbits_8(&gpio->par_fec, ~GPIO_PAR_FEC_FEC0_UNMASK);
444 #ifdef CONFIG_SYS_FEC_FULL_MII
445 setbits_8(&gpio->par_fec, GPIO_PAR_FEC_FEC1_MII);
447 clrbits_8(&gpio->par_fec, ~GPIO_PAR_FEC_FEC1_UNMASK);
451 #endif /* CONFIG_MCF5445x */
453 #ifdef CONFIG_MCF5441x
455 out_8(&gpio->par_fec, 0x03);
456 out_8(&gpio->srcr_fec, 0x0F);
457 clrsetbits_8(&gpio->par_simp0h, ~GPIO_PAR_SIMP0H_DAT_MASK,
458 GPIO_PAR_SIMP0H_DAT_GPIO);
459 clrsetbits_8(&gpio->pddr_g, ~GPIO_PDDR_G4_MASK,
460 GPIO_PDDR_G4_OUTPUT);
461 clrbits_8(&gpio->podr_g, ~GPIO_PODR_G4_MASK);
464 clrbits_8(&gpio->par_fec, ~GPIO_PAR_FEC_FEC_MASK);