Merge branch 'for-3.6' of git://gitorious.org/linux-pwm/linux-pwm
[platform/adaptation/renesas_rcar/renesas_kernel.git] / arch / blackfin / Kconfig
1 config SYMBOL_PREFIX
2         string
3         default "_"
4
5 config MMU
6         def_bool n
7
8 config FPU
9         def_bool n
10
11 config RWSEM_GENERIC_SPINLOCK
12         def_bool y
13
14 config RWSEM_XCHGADD_ALGORITHM
15         def_bool n
16
17 config BLACKFIN
18         def_bool y
19         select HAVE_ARCH_KGDB
20         select HAVE_ARCH_TRACEHOOK
21         select HAVE_DYNAMIC_FTRACE
22         select HAVE_FTRACE_MCOUNT_RECORD
23         select HAVE_FUNCTION_GRAPH_TRACER
24         select HAVE_FUNCTION_TRACER
25         select HAVE_FUNCTION_TRACE_MCOUNT_TEST
26         select HAVE_IDE
27         select HAVE_IRQ_WORK
28         select HAVE_KERNEL_GZIP if RAMKERNEL
29         select HAVE_KERNEL_BZIP2 if RAMKERNEL
30         select HAVE_KERNEL_LZMA if RAMKERNEL
31         select HAVE_KERNEL_LZO if RAMKERNEL
32         select HAVE_OPROFILE
33         select HAVE_PERF_EVENTS
34         select ARCH_HAVE_CUSTOM_GPIO_H
35         select ARCH_WANT_OPTIONAL_GPIOLIB
36         select HAVE_GENERIC_HARDIRQS
37         select GENERIC_ATOMIC64
38         select GENERIC_IRQ_PROBE
39         select IRQ_PER_CPU if SMP
40         select HAVE_NMI_WATCHDOG if NMI_WATCHDOG
41         select GENERIC_SMP_IDLE_THREAD
42         select ARCH_USES_GETTIMEOFFSET if !GENERIC_CLOCKEVENTS
43
44 config GENERIC_CSUM
45         def_bool y
46
47 config GENERIC_BUG
48         def_bool y
49         depends on BUG
50
51 config ZONE_DMA
52         def_bool y
53
54 config GENERIC_GPIO
55         def_bool y
56
57 config FORCE_MAX_ZONEORDER
58         int
59         default "14"
60
61 config GENERIC_CALIBRATE_DELAY
62         def_bool y
63
64 config LOCKDEP_SUPPORT
65         def_bool y
66
67 config STACKTRACE_SUPPORT
68         def_bool y
69
70 config TRACE_IRQFLAGS_SUPPORT
71         def_bool y
72
73 source "init/Kconfig"
74
75 source "kernel/Kconfig.preempt"
76
77 source "kernel/Kconfig.freezer"
78
79 menu "Blackfin Processor Options"
80
81 comment "Processor and Board Settings"
82
83 choice
84         prompt "CPU"
85         default BF533
86
87 config BF512
88         bool "BF512"
89         help
90           BF512 Processor Support.
91
92 config BF514
93         bool "BF514"
94         help
95           BF514 Processor Support.
96
97 config BF516
98         bool "BF516"
99         help
100           BF516 Processor Support.
101
102 config BF518
103         bool "BF518"
104         help
105           BF518 Processor Support.
106
107 config BF522
108         bool "BF522"
109         help
110           BF522 Processor Support.
111
112 config BF523
113         bool "BF523"
114         help
115           BF523 Processor Support.
116
117 config BF524
118         bool "BF524"
119         help
120           BF524 Processor Support.
121
122 config BF525
123         bool "BF525"
124         help
125           BF525 Processor Support.
126
127 config BF526
128         bool "BF526"
129         help
130           BF526 Processor Support.
131
132 config BF527
133         bool "BF527"
134         help
135           BF527 Processor Support.
136
137 config BF531
138         bool "BF531"
139         help
140           BF531 Processor Support.
141
142 config BF532
143         bool "BF532"
144         help
145           BF532 Processor Support.
146
147 config BF533
148         bool "BF533"
149         help
150           BF533 Processor Support.
151
152 config BF534
153         bool "BF534"
154         help
155           BF534 Processor Support.
156
157 config BF536
158         bool "BF536"
159         help
160           BF536 Processor Support.
161
162 config BF537
163         bool "BF537"
164         help
165           BF537 Processor Support.
166
167 config BF538
168         bool "BF538"
169         help
170           BF538 Processor Support.
171
172 config BF539
173         bool "BF539"
174         help
175           BF539 Processor Support.
176
177 config BF542_std
178         bool "BF542"
179         help
180           BF542 Processor Support.
181
182 config BF542M
183         bool "BF542m"
184         help
185           BF542 Processor Support.
186
187 config BF544_std
188         bool "BF544"
189         help
190           BF544 Processor Support.
191
192 config BF544M
193         bool "BF544m"
194         help
195           BF544 Processor Support.
196
197 config BF547_std
198         bool "BF547"
199         help
200           BF547 Processor Support.
201
202 config BF547M
203         bool "BF547m"
204         help
205           BF547 Processor Support.
206
207 config BF548_std
208         bool "BF548"
209         help
210           BF548 Processor Support.
211
212 config BF548M
213         bool "BF548m"
214         help
215           BF548 Processor Support.
216
217 config BF549_std
218         bool "BF549"
219         help
220           BF549 Processor Support.
221
222 config BF549M
223         bool "BF549m"
224         help
225           BF549 Processor Support.
226
227 config BF561
228         bool "BF561"
229         help
230           BF561 Processor Support.
231
232 config BF609
233         bool "BF609"
234         select CLKDEV_LOOKUP
235         help
236           BF609 Processor Support.
237
238 endchoice
239
240 config SMP
241         depends on BF561
242         select TICKSOURCE_CORETMR
243         bool "Symmetric multi-processing support"
244         ---help---
245           This enables support for systems with more than one CPU,
246           like the dual core BF561. If you have a system with only one
247           CPU, say N. If you have a system with more than one CPU, say Y.
248
249           If you don't know what to do here, say N.
250
251 config NR_CPUS
252         int
253         depends on SMP
254         default 2 if BF561
255
256 config HOTPLUG_CPU
257         bool "Support for hot-pluggable CPUs"
258         depends on SMP && HOTPLUG
259         default y
260
261 config BF_REV_MIN
262         int
263         default 0 if (BF51x || BF52x || (BF54x && !BF54xM)) || BF60x
264         default 2 if (BF537 || BF536 || BF534)
265         default 3 if (BF561 || BF533 || BF532 || BF531 || BF54xM)
266         default 4 if (BF538 || BF539)
267
268 config BF_REV_MAX
269         int
270         default 2 if (BF51x || BF52x || (BF54x && !BF54xM)) || BF60x
271         default 3 if (BF537 || BF536 || BF534 || BF54xM)
272         default 5 if (BF561 || BF538 || BF539)
273         default 6 if (BF533 || BF532 || BF531)
274
275 choice
276         prompt "Silicon Rev"
277         default BF_REV_0_0 if (BF51x || BF52x || BF60x)
278         default BF_REV_0_2 if (BF534 || BF536 || BF537 || (BF54x && !BF54xM))
279         default BF_REV_0_3 if (BF531 || BF532 || BF533 || BF54xM || BF561)
280
281 config BF_REV_0_0
282         bool "0.0"
283         depends on (BF51x || BF52x || (BF54x && !BF54xM) || BF60x)
284
285 config BF_REV_0_1
286         bool "0.1"
287         depends on (BF51x || BF52x || (BF54x && !BF54xM))
288
289 config BF_REV_0_2
290         bool "0.2"
291         depends on (BF51x || BF52x || BF537 || BF536 || BF534 || (BF54x && !BF54xM))
292
293 config BF_REV_0_3
294         bool "0.3"
295         depends on (BF54xM || BF561 || BF537 || BF536 || BF534 || BF533 || BF532 || BF531)
296
297 config BF_REV_0_4
298         bool "0.4"
299         depends on (BF561 || BF533 || BF532 || BF531 || BF538 || BF539)
300
301 config BF_REV_0_5
302         bool "0.5"
303         depends on (BF561 || BF533 || BF532 || BF531 || BF538 || BF539)
304
305 config BF_REV_0_6
306         bool "0.6"
307         depends on (BF533 || BF532 || BF531)
308
309 config BF_REV_ANY
310         bool "any"
311
312 config BF_REV_NONE
313         bool "none"
314
315 endchoice
316
317 config BF53x
318         bool
319         depends on (BF531 || BF532 || BF533 || BF534 || BF536 || BF537)
320         default y
321
322 config MEM_MT48LC64M4A2FB_7E
323         bool
324         depends on (BFIN533_STAMP)
325         default y
326
327 config MEM_MT48LC16M16A2TG_75
328         bool
329         depends on (BFIN533_EZKIT || BFIN561_EZKIT \
330                 || BFIN533_BLUETECHNIX_CM || BFIN537_BLUETECHNIX_CM_E \
331                 || BFIN537_BLUETECHNIX_CM_U || H8606_HVSISTEMAS \
332                 || BFIN527_BLUETECHNIX_CM)
333         default y
334
335 config MEM_MT48LC32M8A2_75
336         bool
337         depends on (BFIN518F_EZBRD || BFIN537_STAMP || PNAV10 || BFIN538_EZKIT)
338         default y
339
340 config MEM_MT48LC8M32B2B5_7
341         bool
342         depends on (BFIN561_BLUETECHNIX_CM)
343         default y
344
345 config MEM_MT48LC32M16A2TG_75
346         bool
347         depends on (BFIN527_EZKIT || BFIN527_EZKIT_V2 || BFIN532_IP0X || BLACKSTAMP || BFIN527_AD7160EVAL)
348         default y
349
350 config MEM_MT48H32M16LFCJ_75
351         bool
352         depends on (BFIN526_EZBRD)
353         default y
354
355 config MEM_MT47H64M16
356         bool
357         depends on (BFIN609_EZKIT)
358         default y
359
360 source "arch/blackfin/mach-bf518/Kconfig"
361 source "arch/blackfin/mach-bf527/Kconfig"
362 source "arch/blackfin/mach-bf533/Kconfig"
363 source "arch/blackfin/mach-bf561/Kconfig"
364 source "arch/blackfin/mach-bf537/Kconfig"
365 source "arch/blackfin/mach-bf538/Kconfig"
366 source "arch/blackfin/mach-bf548/Kconfig"
367 source "arch/blackfin/mach-bf609/Kconfig"
368
369 menu "Board customizations"
370
371 config CMDLINE_BOOL
372         bool "Default bootloader kernel arguments"
373
374 config CMDLINE
375         string "Initial kernel command string"
376         depends on CMDLINE_BOOL
377         default "console=ttyBF0,57600"
378         help
379           If you don't have a boot loader capable of passing a command line string
380           to the kernel, you may specify one here. As a minimum, you should specify
381           the memory size and the root device (e.g., mem=8M, root=/dev/nfs).
382
383 config BOOT_LOAD
384         hex "Kernel load address for booting"
385         default "0x1000"
386         range 0x1000 0x20000000
387         help
388           This option allows you to set the load address of the kernel.
389           This can be useful if you are on a board which has a small amount
390           of memory or you wish to reserve some memory at the beginning of
391           the address space.
392
393           Note that you need to keep this value above 4k (0x1000) as this
394           memory region is used to capture NULL pointer references as well
395           as some core kernel functions.
396
397 config PHY_RAM_BASE_ADDRESS
398         hex "Physical RAM Base"
399         default 0x0
400         help
401           set BF609 FPGA physical SRAM base address
402
403 config ROM_BASE
404         hex "Kernel ROM Base"
405         depends on ROMKERNEL
406         default "0x20040040"
407         range 0x20000000 0x20400000 if !(BF54x || BF561 || BF60x)
408         range 0x20000000 0x30000000 if (BF54x || BF561)
409         range 0xB0000000 0xC0000000 if (BF60x)
410         help
411           Make sure your ROM base does not include any file-header
412           information that is prepended to the kernel.
413
414           For example, the bootable U-Boot format (created with
415           mkimage) has a 64 byte header (0x40).  So while the image
416           you write to flash might start at say 0x20080000, you have
417           to add 0x40 to get the kernel's ROM base as it will come
418           after the header.
419
420 comment "Clock/PLL Setup"
421
422 config CLKIN_HZ
423         int "Frequency of the crystal on the board in Hz"
424         default "10000000" if BFIN532_IP0X
425         default "11059200" if BFIN533_STAMP
426         default "24576000" if PNAV10
427         default "25000000" # most people use this
428         default "27000000" if BFIN533_EZKIT
429         default "30000000" if BFIN561_EZKIT
430         default "24000000" if BFIN527_AD7160EVAL
431         help
432           The frequency of CLKIN crystal oscillator on the board in Hz.
433           Warning: This value should match the crystal on the board. Otherwise,
434           peripherals won't work properly.
435
436 config BFIN_KERNEL_CLOCK
437         bool "Re-program Clocks while Kernel boots?"
438         default n
439         help
440           This option decides if kernel clocks are re-programed from the
441           bootloader settings. If the clocks are not set, the SDRAM settings
442           are also not changed, and the Bootloader does 100% of the hardware
443           configuration.
444
445 config PLL_BYPASS
446         bool "Bypass PLL"
447         depends on BFIN_KERNEL_CLOCK && (!BF60x)
448         default n
449
450 config CLKIN_HALF
451         bool "Half Clock In"
452         depends on BFIN_KERNEL_CLOCK && (! PLL_BYPASS)
453         default n
454         help
455           If this is set the clock will be divided by 2, before it goes to the PLL.
456
457 config VCO_MULT
458         int "VCO Multiplier"
459         depends on BFIN_KERNEL_CLOCK && (! PLL_BYPASS)
460         range 1 64
461         default "22" if BFIN533_EZKIT
462         default "45" if BFIN533_STAMP
463         default "20" if (BFIN537_STAMP || BFIN527_EZKIT || BFIN527_EZKIT_V2 || BFIN548_EZKIT || BFIN548_BLUETECHNIX_CM || BFIN538_EZKIT)
464         default "22" if BFIN533_BLUETECHNIX_CM
465         default "20" if (BFIN537_BLUETECHNIX_CM_E || BFIN537_BLUETECHNIX_CM_U || BFIN527_BLUETECHNIX_CM || BFIN561_BLUETECHNIX_CM)
466         default "20" if (BFIN561_EZKIT || BF609)
467         default "16" if (H8606_HVSISTEMAS || BLACKSTAMP || BFIN526_EZBRD || BFIN518F_EZBRD)
468         default "25" if BFIN527_AD7160EVAL
469         help
470           This controls the frequency of the on-chip PLL. This can be between 1 and 64.
471           PLL Frequency = (Crystal Frequency) * (this setting)
472
473 choice
474         prompt "Core Clock Divider"
475         depends on BFIN_KERNEL_CLOCK
476         default CCLK_DIV_1
477         help
478           This sets the frequency of the core. It can be 1, 2, 4 or 8
479           Core Frequency = (PLL frequency) / (this setting)
480
481 config CCLK_DIV_1
482         bool "1"
483
484 config CCLK_DIV_2
485         bool "2"
486
487 config CCLK_DIV_4
488         bool "4"
489
490 config CCLK_DIV_8
491         bool "8"
492 endchoice
493
494 config SCLK_DIV
495         int "System Clock Divider"
496         depends on BFIN_KERNEL_CLOCK
497         range 1 15
498         default 4
499         help
500           This sets the frequency of the system clock (including SDRAM or DDR) on
501           !BF60x else it set the clock for system buses and provides the
502           source from which SCLK0 and SCLK1 are derived.
503           This can be between 1 and 15
504           System Clock = (PLL frequency) / (this setting)
505
506 config SCLK0_DIV
507         int "System Clock0 Divider"
508         depends on BFIN_KERNEL_CLOCK && BF60x
509         range 1 15
510         default 1
511         help
512           This sets the frequency of the system clock0 for PVP and all other
513           peripherals not clocked by SCLK1.
514           This can be between 1 and 15
515           System Clock0 = (System Clock) / (this setting)
516
517 config SCLK1_DIV
518         int "System Clock1 Divider"
519         depends on BFIN_KERNEL_CLOCK && BF60x
520         range 1 15
521         default 1
522         help
523           This sets the frequency of the system clock1 (including SPORT, SPI and ACM).
524           This can be between 1 and 15
525           System Clock1 = (System Clock) / (this setting)
526
527 config DCLK_DIV
528         int "DDR Clock Divider"
529         depends on BFIN_KERNEL_CLOCK && BF60x
530         range 1 15
531         default 2
532         help
533           This sets the frequency of the DDR memory.
534           This can be between 1 and 15
535           DDR Clock = (PLL frequency) / (this setting)
536
537 choice
538         prompt "DDR SDRAM Chip Type"
539         depends on BFIN_KERNEL_CLOCK
540         depends on BF54x
541         default MEM_MT46V32M16_5B
542
543 config MEM_MT46V32M16_6T
544         bool "MT46V32M16_6T"
545
546 config MEM_MT46V32M16_5B
547         bool "MT46V32M16_5B"
548 endchoice
549
550 choice
551         prompt "DDR/SDRAM Timing"
552         depends on BFIN_KERNEL_CLOCK && !BF60x
553         default BFIN_KERNEL_CLOCK_MEMINIT_CALC
554         help
555           This option allows you to specify Blackfin SDRAM/DDR Timing parameters
556           The calculated SDRAM timing parameters may not be 100%
557           accurate - This option is therefore marked experimental.
558
559 config BFIN_KERNEL_CLOCK_MEMINIT_CALC
560         bool "Calculate Timings (EXPERIMENTAL)"
561         depends on EXPERIMENTAL
562
563 config BFIN_KERNEL_CLOCK_MEMINIT_SPEC
564         bool "Provide accurate Timings based on target SCLK"
565         help
566           Please consult the Blackfin Hardware Reference Manuals as well
567           as the memory device datasheet.
568           http://docs.blackfin.uclinux.org/doku.php?id=bfin:sdram
569 endchoice
570
571 menu "Memory Init Control"
572         depends on BFIN_KERNEL_CLOCK_MEMINIT_SPEC
573
574 config MEM_DDRCTL0
575         depends on BF54x
576         hex "DDRCTL0"
577         default 0x0
578
579 config MEM_DDRCTL1
580         depends on BF54x
581         hex "DDRCTL1"
582         default 0x0
583
584 config MEM_DDRCTL2
585         depends on BF54x
586         hex "DDRCTL2"
587         default 0x0
588
589 config MEM_EBIU_DDRQUE
590         depends on BF54x
591         hex "DDRQUE"
592         default 0x0
593
594 config MEM_SDRRC
595         depends on !BF54x
596         hex "SDRRC"
597         default 0x0
598
599 config MEM_SDGCTL
600         depends on !BF54x
601         hex "SDGCTL"
602         default 0x0
603 endmenu
604
605 #
606 # Max & Min Speeds for various Chips
607 #
608 config MAX_VCO_HZ
609         int
610         default 400000000 if BF512
611         default 400000000 if BF514
612         default 400000000 if BF516
613         default 400000000 if BF518
614         default 400000000 if BF522
615         default 600000000 if BF523
616         default 400000000 if BF524
617         default 600000000 if BF525
618         default 400000000 if BF526
619         default 600000000 if BF527
620         default 400000000 if BF531
621         default 400000000 if BF532
622         default 750000000 if BF533
623         default 500000000 if BF534
624         default 400000000 if BF536
625         default 600000000 if BF537
626         default 533333333 if BF538
627         default 533333333 if BF539
628         default 600000000 if BF542
629         default 533333333 if BF544
630         default 600000000 if BF547
631         default 600000000 if BF548
632         default 533333333 if BF549
633         default 600000000 if BF561
634         default 800000000 if BF609
635
636 config MIN_VCO_HZ
637         int
638         default 50000000
639
640 config MAX_SCLK_HZ
641         int
642         default 200000000 if BF609
643         default 133333333
644
645 config MIN_SCLK_HZ
646         int
647         default 27000000
648
649 comment "Kernel Timer/Scheduler"
650
651 source kernel/Kconfig.hz
652
653 config SET_GENERIC_CLOCKEVENTS
654         bool "Generic clock events"
655         default y
656         select GENERIC_CLOCKEVENTS
657
658 menu "Clock event device"
659         depends on GENERIC_CLOCKEVENTS
660 config TICKSOURCE_GPTMR0
661         bool "GPTimer0"
662         depends on !SMP
663         select BFIN_GPTIMERS
664
665 config TICKSOURCE_CORETMR
666         bool "Core timer"
667         default y
668 endmenu
669
670 menu "Clock souce"
671         depends on GENERIC_CLOCKEVENTS
672 config CYCLES_CLOCKSOURCE
673         bool "CYCLES"
674         default y
675         depends on !BFIN_SCRATCH_REG_CYCLES
676         depends on !SMP
677         help
678           If you say Y here, you will enable support for using the 'cycles'
679           registers as a clock source.  Doing so means you will be unable to
680           safely write to the 'cycles' register during runtime.  You will
681           still be able to read it (such as for performance monitoring), but
682           writing the registers will most likely crash the kernel.
683
684 config GPTMR0_CLOCKSOURCE
685         bool "GPTimer0"
686         select BFIN_GPTIMERS
687         depends on !TICKSOURCE_GPTMR0
688 endmenu
689
690 comment "Misc"
691
692 choice
693         prompt "Blackfin Exception Scratch Register"
694         default BFIN_SCRATCH_REG_RETN
695         help
696           Select the resource to reserve for the Exception handler:
697             - RETN: Non-Maskable Interrupt (NMI)
698             - RETE: Exception Return (JTAG/ICE)
699             - CYCLES: Performance counter
700
701           If you are unsure, please select "RETN".
702
703 config BFIN_SCRATCH_REG_RETN
704         bool "RETN"
705         help
706           Use the RETN register in the Blackfin exception handler
707           as a stack scratch register.  This means you cannot
708           safely use NMI on the Blackfin while running Linux, but
709           you can debug the system with a JTAG ICE and use the
710           CYCLES performance registers.
711
712           If you are unsure, please select "RETN".
713
714 config BFIN_SCRATCH_REG_RETE
715         bool "RETE"
716         help
717           Use the RETE register in the Blackfin exception handler
718           as a stack scratch register.  This means you cannot
719           safely use a JTAG ICE while debugging a Blackfin board,
720           but you can safely use the CYCLES performance registers
721           and the NMI.
722
723           If you are unsure, please select "RETN".
724
725 config BFIN_SCRATCH_REG_CYCLES
726         bool "CYCLES"
727         help
728           Use the CYCLES register in the Blackfin exception handler
729           as a stack scratch register.  This means you cannot
730           safely use the CYCLES performance registers on a Blackfin
731           board at anytime, but you can debug the system with a JTAG
732           ICE and use the NMI.
733
734           If you are unsure, please select "RETN".
735
736 endchoice
737
738 endmenu
739
740
741 menu "Blackfin Kernel Optimizations"
742
743 comment "Memory Optimizations"
744
745 config I_ENTRY_L1
746         bool "Locate interrupt entry code in L1 Memory"
747         default y
748         depends on !SMP
749         help
750           If enabled, interrupt entry code (STORE/RESTORE CONTEXT) is linked
751           into L1 instruction memory. (less latency)
752
753 config EXCPT_IRQ_SYSC_L1
754         bool "Locate entire ASM lowlevel exception / interrupt - Syscall and CPLB handler code in L1 Memory"
755         default y
756         depends on !SMP
757         help
758           If enabled, the entire ASM lowlevel exception and interrupt entry code
759           (STORE/RESTORE CONTEXT) is linked into L1 instruction memory.
760           (less latency)
761
762 config DO_IRQ_L1
763         bool "Locate frequently called do_irq dispatcher function in L1 Memory"
764         default y
765         depends on !SMP
766         help
767           If enabled, the frequently called do_irq dispatcher function is linked
768           into L1 instruction memory. (less latency)
769
770 config CORE_TIMER_IRQ_L1
771         bool "Locate frequently called timer_interrupt() function in L1 Memory"
772         default y
773         depends on !SMP
774         help
775           If enabled, the frequently called timer_interrupt() function is linked
776           into L1 instruction memory. (less latency)
777
778 config IDLE_L1
779         bool "Locate frequently idle function in L1 Memory"
780         default y
781         depends on !SMP
782         help
783           If enabled, the frequently called idle function is linked
784           into L1 instruction memory. (less latency)
785
786 config SCHEDULE_L1
787         bool "Locate kernel schedule function in L1 Memory"
788         default y
789         depends on !SMP
790         help
791           If enabled, the frequently called kernel schedule is linked
792           into L1 instruction memory. (less latency)
793
794 config ARITHMETIC_OPS_L1
795         bool "Locate kernel owned arithmetic functions in L1 Memory"
796         default y
797         depends on !SMP
798         help
799           If enabled, arithmetic functions are linked
800           into L1 instruction memory. (less latency)
801
802 config ACCESS_OK_L1
803         bool "Locate access_ok function in L1 Memory"
804         default y
805         depends on !SMP
806         help
807           If enabled, the access_ok function is linked
808           into L1 instruction memory. (less latency)
809
810 config MEMSET_L1
811         bool "Locate memset function in L1 Memory"
812         default y
813         depends on !SMP
814         help
815           If enabled, the memset function is linked
816           into L1 instruction memory. (less latency)
817
818 config MEMCPY_L1
819         bool "Locate memcpy function in L1 Memory"
820         default y
821         depends on !SMP
822         help
823           If enabled, the memcpy function is linked
824           into L1 instruction memory. (less latency)
825
826 config STRCMP_L1
827         bool "locate strcmp function in L1 Memory"
828         default y
829         depends on !SMP
830         help
831           If enabled, the strcmp function is linked
832           into L1 instruction memory (less latency).
833
834 config STRNCMP_L1
835         bool "locate strncmp function in L1 Memory"
836         default y
837         depends on !SMP
838         help
839           If enabled, the strncmp function is linked
840           into L1 instruction memory (less latency).
841
842 config STRCPY_L1
843         bool "locate strcpy function in L1 Memory"
844         default y
845         depends on !SMP
846         help
847           If enabled, the strcpy function is linked
848           into L1 instruction memory (less latency).
849
850 config STRNCPY_L1
851         bool "locate strncpy function in L1 Memory"
852         default y
853         depends on !SMP
854         help
855           If enabled, the strncpy function is linked
856           into L1 instruction memory (less latency).
857
858 config SYS_BFIN_SPINLOCK_L1
859         bool "Locate sys_bfin_spinlock function in L1 Memory"
860         default y
861         depends on !SMP
862         help
863           If enabled, sys_bfin_spinlock function is linked
864           into L1 instruction memory. (less latency)
865
866 config IP_CHECKSUM_L1
867         bool "Locate IP Checksum function in L1 Memory"
868         default n
869         depends on !SMP
870         help
871           If enabled, the IP Checksum function is linked
872           into L1 instruction memory. (less latency)
873
874 config CACHELINE_ALIGNED_L1
875         bool "Locate cacheline_aligned data to L1 Data Memory"
876         default y if !BF54x
877         default n if BF54x
878         depends on !SMP && !BF531 && !CRC32
879         help
880           If enabled, cacheline_aligned data is linked
881           into L1 data memory. (less latency)
882
883 config SYSCALL_TAB_L1
884         bool "Locate Syscall Table L1 Data Memory"
885         default n
886         depends on !SMP && !BF531
887         help
888           If enabled, the Syscall LUT is linked
889           into L1 data memory. (less latency)
890
891 config CPLB_SWITCH_TAB_L1
892         bool "Locate CPLB Switch Tables L1 Data Memory"
893         default n
894         depends on !SMP && !BF531
895         help
896           If enabled, the CPLB Switch Tables are linked
897           into L1 data memory. (less latency)
898
899 config ICACHE_FLUSH_L1
900         bool "Locate icache flush funcs in L1 Inst Memory"
901         default y
902         help
903           If enabled, the Blackfin icache flushing functions are linked
904           into L1 instruction memory.
905
906           Note that this might be required to address anomalies, but
907           these functions are pretty small, so it shouldn't be too bad.
908           If you are using a processor affected by an anomaly, the build
909           system will double check for you and prevent it.
910
911 config DCACHE_FLUSH_L1
912         bool "Locate dcache flush funcs in L1 Inst Memory"
913         default y
914         depends on !SMP
915         help
916           If enabled, the Blackfin dcache flushing functions are linked
917           into L1 instruction memory.
918
919 config APP_STACK_L1
920         bool "Support locating application stack in L1 Scratch Memory"
921         default y
922         depends on !SMP
923         help
924           If enabled the application stack can be located in L1
925           scratch memory (less latency).
926
927           Currently only works with FLAT binaries.
928
929 config EXCEPTION_L1_SCRATCH
930         bool "Locate exception stack in L1 Scratch Memory"
931         default n
932         depends on !SMP && !APP_STACK_L1
933         help
934           Whenever an exception occurs, use the L1 Scratch memory for
935           stack storage.  You cannot place the stacks of FLAT binaries
936           in L1 when using this option.
937
938           If you don't use L1 Scratch, then you should say Y here.
939
940 comment "Speed Optimizations"
941 config BFIN_INS_LOWOVERHEAD
942         bool "ins[bwl] low overhead, higher interrupt latency"
943         default y
944         depends on !SMP
945         help
946           Reads on the Blackfin are speculative. In Blackfin terms, this means
947           they can be interrupted at any time (even after they have been issued
948           on to the external bus), and re-issued after the interrupt occurs.
949           For memory - this is not a big deal, since memory does not change if
950           it sees a read.
951
952           If a FIFO is sitting on the end of the read, it will see two reads,
953           when the core only sees one since the FIFO receives both the read
954           which is cancelled (and not delivered to the core) and the one which
955           is re-issued (which is delivered to the core).
956
957           To solve this, interrupts are turned off before reads occur to
958           I/O space. This option controls which the overhead/latency of
959           controlling interrupts during this time
960            "n" turns interrupts off every read
961                 (higher overhead, but lower interrupt latency)
962            "y" turns interrupts off every loop
963                 (low overhead, but longer interrupt latency)
964
965           default behavior is to leave this set to on (type "Y"). If you are experiencing
966           interrupt latency issues, it is safe and OK to turn this off.
967
968 endmenu
969
970 choice
971         prompt "Kernel executes from"
972         help
973           Choose the memory type that the kernel will be running in.
974
975 config RAMKERNEL
976         bool "RAM"
977         help
978           The kernel will be resident in RAM when running.
979
980 config ROMKERNEL
981         bool "ROM"
982         help
983           The kernel will be resident in FLASH/ROM when running.
984
985 endchoice
986
987 # Common code uses "ROMKERNEL" or "XIP_KERNEL", so define both
988 config XIP_KERNEL
989         bool
990         default y
991         depends on ROMKERNEL
992
993 source "mm/Kconfig"
994
995 config BFIN_GPTIMERS
996         tristate "Enable Blackfin General Purpose Timers API"
997         default n
998         help
999           Enable support for the General Purpose Timers API.  If you
1000           are unsure, say N.
1001
1002           To compile this driver as a module, choose M here: the module
1003           will be called gptimers.
1004
1005 choice
1006         prompt "Uncached DMA region"
1007         default DMA_UNCACHED_1M
1008 config DMA_UNCACHED_32M
1009         bool "Enable 32M DMA region"
1010 config DMA_UNCACHED_16M
1011         bool "Enable 16M DMA region"
1012 config DMA_UNCACHED_8M
1013         bool "Enable 8M DMA region"
1014 config DMA_UNCACHED_4M
1015         bool "Enable 4M DMA region"
1016 config DMA_UNCACHED_2M
1017         bool "Enable 2M DMA region"
1018 config DMA_UNCACHED_1M
1019         bool "Enable 1M DMA region"
1020 config DMA_UNCACHED_512K
1021         bool "Enable 512K DMA region"
1022 config DMA_UNCACHED_256K
1023         bool "Enable 256K DMA region"
1024 config DMA_UNCACHED_128K
1025         bool "Enable 128K DMA region"
1026 config DMA_UNCACHED_NONE
1027         bool "Disable DMA region"
1028 endchoice
1029
1030
1031 comment "Cache Support"
1032
1033 config BFIN_ICACHE
1034         bool "Enable ICACHE"
1035         default y
1036 config BFIN_EXTMEM_ICACHEABLE
1037         bool "Enable ICACHE for external memory"
1038         depends on BFIN_ICACHE
1039         default y
1040 config BFIN_L2_ICACHEABLE
1041         bool "Enable ICACHE for L2 SRAM"
1042         depends on BFIN_ICACHE
1043         depends on (BF54x || BF561 || BF60x) && !SMP
1044         default n
1045
1046 config BFIN_DCACHE
1047         bool "Enable DCACHE"
1048         default y
1049 config BFIN_DCACHE_BANKA
1050         bool "Enable only 16k BankA DCACHE - BankB is SRAM"
1051         depends on BFIN_DCACHE && !BF531
1052         default n
1053 config BFIN_EXTMEM_DCACHEABLE
1054         bool "Enable DCACHE for external memory"
1055         depends on BFIN_DCACHE
1056         default y
1057 choice
1058         prompt "External memory DCACHE policy"
1059         depends on BFIN_EXTMEM_DCACHEABLE
1060         default BFIN_EXTMEM_WRITEBACK if !SMP
1061         default BFIN_EXTMEM_WRITETHROUGH if SMP
1062 config BFIN_EXTMEM_WRITEBACK
1063         bool "Write back"
1064         depends on !SMP
1065         help
1066           Write Back Policy:
1067             Cached data will be written back to SDRAM only when needed.
1068             This can give a nice increase in performance, but beware of
1069             broken drivers that do not properly invalidate/flush their
1070             cache.
1071
1072           Write Through Policy:
1073             Cached data will always be written back to SDRAM when the
1074             cache is updated.  This is a completely safe setting, but
1075             performance is worse than Write Back.
1076
1077           If you are unsure of the options and you want to be safe,
1078           then go with Write Through.
1079
1080 config BFIN_EXTMEM_WRITETHROUGH
1081         bool "Write through"
1082         help
1083           Write Back Policy:
1084             Cached data will be written back to SDRAM only when needed.
1085             This can give a nice increase in performance, but beware of
1086             broken drivers that do not properly invalidate/flush their
1087             cache.
1088
1089           Write Through Policy:
1090             Cached data will always be written back to SDRAM when the
1091             cache is updated.  This is a completely safe setting, but
1092             performance is worse than Write Back.
1093
1094           If you are unsure of the options and you want to be safe,
1095           then go with Write Through.
1096
1097 endchoice
1098
1099 config BFIN_L2_DCACHEABLE
1100         bool "Enable DCACHE for L2 SRAM"
1101         depends on BFIN_DCACHE
1102         depends on (BF54x || BF561 || BF60x) && !SMP
1103         default n
1104 choice
1105         prompt "L2 SRAM DCACHE policy"
1106         depends on BFIN_L2_DCACHEABLE
1107         default BFIN_L2_WRITEBACK
1108 config BFIN_L2_WRITEBACK
1109         bool "Write back"
1110
1111 config BFIN_L2_WRITETHROUGH
1112         bool "Write through"
1113 endchoice
1114
1115
1116 comment "Memory Protection Unit"
1117 config MPU
1118         bool "Enable the memory protection unit (EXPERIMENTAL)"
1119         default n
1120         help
1121           Use the processor's MPU to protect applications from accessing
1122           memory they do not own.  This comes at a performance penalty
1123           and is recommended only for debugging.
1124
1125 comment "Asynchronous Memory Configuration"
1126
1127 menu "EBIU_AMGCTL Global Control"
1128         depends on !BF60x
1129 config C_AMCKEN
1130         bool "Enable CLKOUT"
1131         default y
1132
1133 config C_CDPRIO
1134         bool "DMA has priority over core for ext. accesses"
1135         default n
1136
1137 config C_B0PEN
1138         depends on BF561
1139         bool "Bank 0 16 bit packing enable"
1140         default y
1141
1142 config C_B1PEN
1143         depends on BF561
1144         bool "Bank 1 16 bit packing enable"
1145         default y
1146
1147 config C_B2PEN
1148         depends on BF561
1149         bool "Bank 2 16 bit packing enable"
1150         default y
1151
1152 config C_B3PEN
1153         depends on BF561
1154         bool "Bank 3 16 bit packing enable"
1155         default n
1156
1157 choice
1158         prompt "Enable Asynchronous Memory Banks"
1159         default C_AMBEN_ALL
1160
1161 config C_AMBEN
1162         bool "Disable All Banks"
1163
1164 config C_AMBEN_B0
1165         bool "Enable Bank 0"
1166
1167 config C_AMBEN_B0_B1
1168         bool "Enable Bank 0 & 1"
1169
1170 config C_AMBEN_B0_B1_B2
1171         bool "Enable Bank 0 & 1 & 2"
1172
1173 config C_AMBEN_ALL
1174         bool "Enable All Banks"
1175 endchoice
1176 endmenu
1177
1178 menu "EBIU_AMBCTL Control"
1179         depends on !BF60x
1180 config BANK_0
1181         hex "Bank 0 (AMBCTL0.L)"
1182         default 0x7BB0
1183         help
1184           These are the low 16 bits of the EBIU_AMBCTL0 MMR which are
1185           used to control the Asynchronous Memory Bank 0 settings.
1186
1187 config BANK_1
1188         hex "Bank 1 (AMBCTL0.H)"
1189         default 0x7BB0
1190         default 0x5558 if BF54x
1191         help
1192           These are the high 16 bits of the EBIU_AMBCTL0 MMR which are
1193           used to control the Asynchronous Memory Bank 1 settings.
1194
1195 config BANK_2
1196         hex "Bank 2 (AMBCTL1.L)"
1197         default 0x7BB0
1198         help
1199           These are the low 16 bits of the EBIU_AMBCTL1 MMR which are
1200           used to control the Asynchronous Memory Bank 2 settings.
1201
1202 config BANK_3
1203         hex "Bank 3 (AMBCTL1.H)"
1204         default 0x99B3
1205         help
1206           These are the high 16 bits of the EBIU_AMBCTL1 MMR which are
1207           used to control the Asynchronous Memory Bank 3 settings.
1208
1209 endmenu
1210
1211 config EBIU_MBSCTLVAL
1212         hex "EBIU Bank Select Control Register"
1213         depends on BF54x
1214         default 0
1215
1216 config EBIU_MODEVAL
1217         hex "Flash Memory Mode Control Register"
1218         depends on BF54x
1219         default 1
1220
1221 config EBIU_FCTLVAL
1222         hex "Flash Memory Bank Control Register"
1223         depends on BF54x
1224         default 6
1225 endmenu
1226
1227 #############################################################################
1228 menu "Bus options (PCI, PCMCIA, EISA, MCA, ISA)"
1229
1230 config PCI
1231         bool "PCI support"
1232         depends on BROKEN
1233         help
1234           Support for PCI bus.
1235
1236 source "drivers/pci/Kconfig"
1237
1238 source "drivers/pcmcia/Kconfig"
1239
1240 source "drivers/pci/hotplug/Kconfig"
1241
1242 endmenu
1243
1244 menu "Executable file formats"
1245
1246 source "fs/Kconfig.binfmt"
1247
1248 endmenu
1249
1250 menu "Power management options"
1251
1252 source "kernel/power/Kconfig"
1253
1254 config ARCH_SUSPEND_POSSIBLE
1255         def_bool y
1256
1257 choice
1258         prompt "Standby Power Saving Mode"
1259         depends on PM && !BF60x
1260         default PM_BFIN_SLEEP_DEEPER
1261 config  PM_BFIN_SLEEP_DEEPER
1262         bool "Sleep Deeper"
1263         help
1264           Sleep "Deeper" Mode (High Power Savings) - This mode reduces dynamic
1265           power dissipation by disabling the clock to the processor core (CCLK).
1266           Furthermore, Standby sets the internal power supply voltage (VDDINT)
1267           to 0.85 V to provide the greatest power savings, while preserving the
1268           processor state.
1269           The PLL and system clock (SCLK) continue to operate at a very low
1270           frequency of about 3.3 MHz. To preserve data integrity in the SDRAM,
1271           the SDRAM is put into Self Refresh Mode. Typically an external event
1272           such as GPIO interrupt or RTC activity wakes up the processor.
1273           Various Peripherals such as UART, SPORT, PPI may not function as
1274           normal during Sleep Deeper, due to the reduced SCLK frequency.
1275           When in the sleep mode, system DMA access to L1 memory is not supported.
1276
1277           If unsure, select "Sleep Deeper".
1278
1279 config  PM_BFIN_SLEEP
1280         bool "Sleep"
1281         help
1282           Sleep Mode (High Power Savings) - The sleep mode reduces power
1283           dissipation by disabling the clock to the processor core (CCLK).
1284           The PLL and system clock (SCLK), however, continue to operate in
1285           this mode. Typically an external event or RTC activity will wake
1286           up the processor. When in the sleep mode, system DMA access to L1
1287           memory is not supported.
1288
1289           If unsure, select "Sleep Deeper".
1290 endchoice
1291
1292 comment "Possible Suspend Mem / Hibernate Wake-Up Sources"
1293         depends on PM
1294
1295 config PM_BFIN_WAKE_PH6
1296         bool "Allow Wake-Up from on-chip PHY or PH6 GP"
1297         depends on PM && (BF51x || BF52x || BF534 || BF536 || BF537)
1298         default n
1299         help
1300           Enable PHY and PH6 GP Wake-Up (Voltage Regulator Power-Up)
1301
1302 config PM_BFIN_WAKE_GP
1303         bool "Allow Wake-Up from GPIOs"
1304         depends on PM && BF54x
1305         default n
1306         help
1307           Enable General-Purpose Wake-Up (Voltage Regulator Power-Up)
1308           (all processors, except ADSP-BF549). This option sets
1309           the general-purpose wake-up enable (GPWE) control bit to enable
1310           wake-up upon detection of an active low signal on the /GPW (PH7) pin.
1311           On ADSP-BF549 this option enables the same functionality on the
1312           /MRXON pin also PH7.
1313
1314 config PM_BFIN_WAKE_PA15
1315         bool "Allow Wake-Up from PA15"
1316         depends on PM && BF60x
1317         default n
1318         help
1319           Enable PA15 Wake-Up
1320
1321 config PM_BFIN_WAKE_PA15_POL
1322         int "Wake-up priority"
1323         depends on PM_BFIN_WAKE_PA15
1324         default 0
1325         help
1326           Wake-Up priority 0(low) 1(high)
1327
1328 config PM_BFIN_WAKE_PB15
1329         bool "Allow Wake-Up from PB15"
1330         depends on PM && BF60x
1331         default n
1332         help
1333           Enable PB15 Wake-Up
1334
1335 config PM_BFIN_WAKE_PB15_POL
1336         int "Wake-up priority"
1337         depends on PM_BFIN_WAKE_PB15
1338         default 0
1339         help
1340           Wake-Up priority 0(low) 1(high)
1341
1342 config PM_BFIN_WAKE_PC15
1343         bool "Allow Wake-Up from PC15"
1344         depends on PM && BF60x
1345         default n
1346         help
1347           Enable PC15 Wake-Up
1348
1349 config PM_BFIN_WAKE_PC15_POL
1350         int "Wake-up priority"
1351         depends on PM_BFIN_WAKE_PC15
1352         default 0
1353         help
1354           Wake-Up priority 0(low) 1(high)
1355
1356 config PM_BFIN_WAKE_PD06
1357         bool "Allow Wake-Up from PD06(ETH0_PHYINT)"
1358         depends on PM && BF60x
1359         default n
1360         help
1361           Enable PD06(ETH0_PHYINT) Wake-up
1362
1363 config PM_BFIN_WAKE_PD06_POL
1364         int "Wake-up priority"
1365         depends on PM_BFIN_WAKE_PD06
1366         default 0
1367         help
1368           Wake-Up priority 0(low) 1(high)
1369
1370 config PM_BFIN_WAKE_PE12
1371         bool "Allow Wake-Up from PE12(ETH1_PHYINT, PUSH BUTTON)"
1372         depends on PM && BF60x
1373         default n
1374         help
1375           Enable PE12(ETH1_PHYINT, PUSH BUTTON) Wake-up
1376
1377 config PM_BFIN_WAKE_PE12_POL
1378         int "Wake-up priority"
1379         depends on PM_BFIN_WAKE_PE12
1380         default 0
1381         help
1382           Wake-Up priority 0(low) 1(high)
1383
1384 config PM_BFIN_WAKE_PG04
1385         bool "Allow Wake-Up from PG04(CAN0_RX)"
1386         depends on PM && BF60x
1387         default n
1388         help
1389           Enable PG04(CAN0_RX) Wake-up
1390
1391 config PM_BFIN_WAKE_PG04_POL
1392         int "Wake-up priority"
1393         depends on PM_BFIN_WAKE_PG04
1394         default 0
1395         help
1396           Wake-Up priority 0(low) 1(high)
1397
1398 config PM_BFIN_WAKE_PG13
1399         bool "Allow Wake-Up from PG13"
1400         depends on PM && BF60x
1401         default n
1402         help
1403           Enable PG13 Wake-Up
1404
1405 config PM_BFIN_WAKE_PG13_POL
1406         int "Wake-up priority"
1407         depends on PM_BFIN_WAKE_PG13
1408         default 0
1409         help
1410           Wake-Up priority 0(low) 1(high)
1411
1412 config PM_BFIN_WAKE_USB
1413         bool "Allow Wake-Up from (USB)"
1414         depends on PM && BF60x
1415         default n
1416         help
1417           Enable (USB) Wake-up
1418
1419 config PM_BFIN_WAKE_USB_POL
1420         int "Wake-up priority"
1421         depends on PM_BFIN_WAKE_USB
1422         default 0
1423         help
1424           Wake-Up priority 0(low) 1(high)
1425
1426 endmenu
1427
1428 menu "CPU Frequency scaling"
1429
1430 source "drivers/cpufreq/Kconfig"
1431
1432 config BFIN_CPU_FREQ
1433         bool
1434         depends on CPU_FREQ
1435         select CPU_FREQ_TABLE
1436         default y
1437
1438 config CPU_VOLTAGE
1439         bool "CPU Voltage scaling"
1440         depends on EXPERIMENTAL
1441         depends on CPU_FREQ
1442         default n
1443         help
1444           Say Y here if you want CPU voltage scaling according to the CPU frequency.
1445           This option violates the PLL BYPASS recommendation in the Blackfin Processor
1446           manuals. There is a theoretical risk that during VDDINT transitions
1447           the PLL may unlock.
1448
1449 endmenu
1450
1451 source "net/Kconfig"
1452
1453 source "drivers/Kconfig"
1454
1455 source "drivers/firmware/Kconfig"
1456
1457 source "fs/Kconfig"
1458
1459 source "arch/blackfin/Kconfig.debug"
1460
1461 source "security/Kconfig"
1462
1463 source "crypto/Kconfig"
1464
1465 source "lib/Kconfig"