patch-5.15.79-rt54.patch
[platform/kernel/linux-rpi.git] / arch / arm64 / Kconfig
1 # SPDX-License-Identifier: GPL-2.0-only
2 config ARM64
3         def_bool y
4         select ACPI_CCA_REQUIRED if ACPI
5         select ACPI_GENERIC_GSI if ACPI
6         select ACPI_GTDT if ACPI
7         select ACPI_IORT if ACPI
8         select ACPI_REDUCED_HARDWARE_ONLY if ACPI
9         select ACPI_MCFG if (ACPI && PCI)
10         select ACPI_SPCR_TABLE if ACPI
11         select ACPI_PPTT if ACPI
12         select ARCH_HAS_DEBUG_WX
13         select ARCH_BINFMT_ELF_STATE
14         select ARCH_ENABLE_HUGEPAGE_MIGRATION if HUGETLB_PAGE && MIGRATION
15         select ARCH_ENABLE_MEMORY_HOTPLUG
16         select ARCH_ENABLE_MEMORY_HOTREMOVE
17         select ARCH_ENABLE_SPLIT_PMD_PTLOCK if PGTABLE_LEVELS > 2
18         select ARCH_ENABLE_THP_MIGRATION if TRANSPARENT_HUGEPAGE
19         select ARCH_HAS_CACHE_LINE_SIZE
20         select ARCH_HAS_DEBUG_VIRTUAL
21         select ARCH_HAS_DEBUG_VM_PGTABLE
22         select ARCH_HAS_DMA_PREP_COHERENT
23         select ARCH_HAS_ACPI_TABLE_UPGRADE if ACPI
24         select ARCH_HAS_FAST_MULTIPLIER
25         select ARCH_HAS_FORTIFY_SOURCE
26         select ARCH_HAS_GCOV_PROFILE_ALL
27         select ARCH_HAS_GIGANTIC_PAGE
28         select ARCH_HAS_KCOV
29         select ARCH_HAS_KEEPINITRD
30         select ARCH_HAS_MEMBARRIER_SYNC_CORE
31         select ARCH_HAS_NON_OVERLAPPING_ADDRESS_SPACE
32         select ARCH_HAS_PTE_DEVMAP
33         select ARCH_HAS_PTE_SPECIAL
34         select ARCH_HAS_SETUP_DMA_OPS
35         select ARCH_HAS_SET_DIRECT_MAP
36         select ARCH_HAS_SET_MEMORY
37         select ARCH_STACKWALK
38         select ARCH_HAS_STRICT_KERNEL_RWX
39         select ARCH_HAS_STRICT_MODULE_RWX
40         select ARCH_HAS_SYNC_DMA_FOR_DEVICE
41         select ARCH_HAS_SYNC_DMA_FOR_CPU
42         select ARCH_HAS_SYSCALL_WRAPPER
43         select ARCH_HAS_TEARDOWN_DMA_OPS if IOMMU_SUPPORT
44         select ARCH_HAS_TICK_BROADCAST if GENERIC_CLOCKEVENTS_BROADCAST
45         select ARCH_HAS_ZONE_DMA_SET if EXPERT
46         select ARCH_HAVE_ELF_PROT
47         select ARCH_HAVE_NMI_SAFE_CMPXCHG
48         select ARCH_INLINE_READ_LOCK if !PREEMPTION
49         select ARCH_INLINE_READ_LOCK_BH if !PREEMPTION
50         select ARCH_INLINE_READ_LOCK_IRQ if !PREEMPTION
51         select ARCH_INLINE_READ_LOCK_IRQSAVE if !PREEMPTION
52         select ARCH_INLINE_READ_UNLOCK if !PREEMPTION
53         select ARCH_INLINE_READ_UNLOCK_BH if !PREEMPTION
54         select ARCH_INLINE_READ_UNLOCK_IRQ if !PREEMPTION
55         select ARCH_INLINE_READ_UNLOCK_IRQRESTORE if !PREEMPTION
56         select ARCH_INLINE_WRITE_LOCK if !PREEMPTION
57         select ARCH_INLINE_WRITE_LOCK_BH if !PREEMPTION
58         select ARCH_INLINE_WRITE_LOCK_IRQ if !PREEMPTION
59         select ARCH_INLINE_WRITE_LOCK_IRQSAVE if !PREEMPTION
60         select ARCH_INLINE_WRITE_UNLOCK if !PREEMPTION
61         select ARCH_INLINE_WRITE_UNLOCK_BH if !PREEMPTION
62         select ARCH_INLINE_WRITE_UNLOCK_IRQ if !PREEMPTION
63         select ARCH_INLINE_WRITE_UNLOCK_IRQRESTORE if !PREEMPTION
64         select ARCH_INLINE_SPIN_TRYLOCK if !PREEMPTION
65         select ARCH_INLINE_SPIN_TRYLOCK_BH if !PREEMPTION
66         select ARCH_INLINE_SPIN_LOCK if !PREEMPTION
67         select ARCH_INLINE_SPIN_LOCK_BH if !PREEMPTION
68         select ARCH_INLINE_SPIN_LOCK_IRQ if !PREEMPTION
69         select ARCH_INLINE_SPIN_LOCK_IRQSAVE if !PREEMPTION
70         select ARCH_INLINE_SPIN_UNLOCK if !PREEMPTION
71         select ARCH_INLINE_SPIN_UNLOCK_BH if !PREEMPTION
72         select ARCH_INLINE_SPIN_UNLOCK_IRQ if !PREEMPTION
73         select ARCH_INLINE_SPIN_UNLOCK_IRQRESTORE if !PREEMPTION
74         select ARCH_KEEP_MEMBLOCK
75         select ARCH_USE_CMPXCHG_LOCKREF
76         select ARCH_USE_GNU_PROPERTY
77         select ARCH_USE_MEMTEST
78         select ARCH_USE_QUEUED_RWLOCKS
79         select ARCH_USE_QUEUED_SPINLOCKS
80         select ARCH_USE_SYM_ANNOTATIONS
81         select ARCH_SUPPORTS_DEBUG_PAGEALLOC
82         select ARCH_SUPPORTS_HUGETLBFS
83         select ARCH_SUPPORTS_MEMORY_FAILURE
84         select ARCH_SUPPORTS_SHADOW_CALL_STACK if CC_HAVE_SHADOW_CALL_STACK
85         select ARCH_SUPPORTS_LTO_CLANG if CPU_LITTLE_ENDIAN
86         select ARCH_SUPPORTS_LTO_CLANG_THIN
87         select ARCH_SUPPORTS_CFI_CLANG
88         select ARCH_SUPPORTS_ATOMIC_RMW
89         select ARCH_SUPPORTS_INT128 if CC_HAS_INT128
90         select ARCH_SUPPORTS_NUMA_BALANCING
91         select ARCH_SUPPORTS_RT if HAVE_POSIX_CPU_TIMERS_TASK_WORK
92         select ARCH_WANT_COMPAT_IPC_PARSE_VERSION if COMPAT
93         select ARCH_WANT_DEFAULT_BPF_JIT
94         select ARCH_WANT_DEFAULT_TOPDOWN_MMAP_LAYOUT
95         select ARCH_WANT_FRAME_POINTERS
96         select ARCH_WANT_HUGE_PMD_SHARE if ARM64_4K_PAGES || (ARM64_16K_PAGES && !ARM64_VA_BITS_36)
97         select ARCH_WANT_LD_ORPHAN_WARN
98         select ARCH_WANTS_NO_INSTR
99         select ARCH_HAS_UBSAN_SANITIZE_ALL
100         select ARM_AMBA
101         select ARM_ARCH_TIMER
102         select ARM_GIC
103         select AUDIT_ARCH_COMPAT_GENERIC
104         select ARM_GIC_V2M if PCI
105         select ARM_GIC_V3
106         select ARM_GIC_V3_ITS if PCI
107         select ARM_PSCI_FW
108         select BUILDTIME_TABLE_SORT
109         select CLONE_BACKWARDS
110         select COMMON_CLK
111         select CPU_PM if (SUSPEND || CPU_IDLE)
112         select CRC32
113         select DCACHE_WORD_ACCESS
114         select DMA_DIRECT_REMAP
115         select EDAC_SUPPORT
116         select FRAME_POINTER
117         select GENERIC_ALLOCATOR
118         select GENERIC_ARCH_TOPOLOGY
119         select GENERIC_CLOCKEVENTS_BROADCAST
120         select GENERIC_CPU_AUTOPROBE
121         select GENERIC_CPU_VULNERABILITIES
122         select GENERIC_EARLY_IOREMAP
123         select GENERIC_FIND_FIRST_BIT
124         select GENERIC_IDLE_POLL_SETUP
125         select GENERIC_IRQ_IPI
126         select GENERIC_IRQ_PROBE
127         select GENERIC_IRQ_SHOW
128         select GENERIC_IRQ_SHOW_LEVEL
129         select GENERIC_LIB_DEVMEM_IS_ALLOWED
130         select GENERIC_PCI_IOMAP
131         select GENERIC_PTDUMP
132         select GENERIC_SCHED_CLOCK
133         select GENERIC_SMP_IDLE_THREAD
134         select GENERIC_TIME_VSYSCALL
135         select GENERIC_GETTIMEOFDAY
136         select GENERIC_VDSO_TIME_NS
137         select HANDLE_DOMAIN_IRQ
138         select HARDIRQS_SW_RESEND
139         select HAVE_MOVE_PMD
140         select HAVE_MOVE_PUD
141         select HAVE_PCI
142         select HAVE_ACPI_APEI if (ACPI && EFI)
143         select HAVE_ALIGNED_STRUCT_PAGE if SLUB
144         select HAVE_ARCH_AUDITSYSCALL
145         select HAVE_ARCH_BITREVERSE
146         select HAVE_ARCH_COMPILER_H
147         select HAVE_ARCH_HUGE_VMAP
148         select HAVE_ARCH_JUMP_LABEL
149         select HAVE_ARCH_JUMP_LABEL_RELATIVE
150         select HAVE_ARCH_KASAN if !(ARM64_16K_PAGES && ARM64_VA_BITS_48)
151         select HAVE_ARCH_KASAN_VMALLOC if HAVE_ARCH_KASAN
152         select HAVE_ARCH_KASAN_SW_TAGS if HAVE_ARCH_KASAN
153         select HAVE_ARCH_KASAN_HW_TAGS if (HAVE_ARCH_KASAN && ARM64_MTE)
154         select HAVE_ARCH_KFENCE
155         select HAVE_ARCH_KGDB
156         select HAVE_ARCH_MMAP_RND_BITS
157         select HAVE_ARCH_MMAP_RND_COMPAT_BITS if COMPAT
158         select HAVE_ARCH_PREL32_RELOCATIONS
159         select HAVE_ARCH_RANDOMIZE_KSTACK_OFFSET
160         select HAVE_ARCH_SECCOMP_FILTER
161         select HAVE_ARCH_STACKLEAK
162         select HAVE_ARCH_THREAD_STRUCT_WHITELIST
163         select HAVE_ARCH_TRACEHOOK
164         select HAVE_ARCH_TRANSPARENT_HUGEPAGE
165         select HAVE_ARCH_VMAP_STACK
166         select HAVE_ARM_SMCCC
167         select HAVE_ASM_MODVERSIONS
168         select HAVE_EBPF_JIT
169         select HAVE_C_RECORDMCOUNT
170         select HAVE_CMPXCHG_DOUBLE
171         select HAVE_CMPXCHG_LOCAL
172         select HAVE_CONTEXT_TRACKING
173         select HAVE_DEBUG_KMEMLEAK
174         select HAVE_DMA_CONTIGUOUS
175         select HAVE_DYNAMIC_FTRACE
176         select HAVE_DYNAMIC_FTRACE_WITH_REGS \
177                 if $(cc-option,-fpatchable-function-entry=2)
178         select FTRACE_MCOUNT_USE_PATCHABLE_FUNCTION_ENTRY \
179                 if DYNAMIC_FTRACE_WITH_REGS
180         select HAVE_EFFICIENT_UNALIGNED_ACCESS
181         select HAVE_FAST_GUP
182         select HAVE_FTRACE_MCOUNT_RECORD
183         select HAVE_FUNCTION_TRACER
184         select HAVE_FUNCTION_ERROR_INJECTION
185         select HAVE_FUNCTION_GRAPH_TRACER
186         select HAVE_GCC_PLUGINS
187         select HAVE_HW_BREAKPOINT if PERF_EVENTS
188         select HAVE_IRQ_TIME_ACCOUNTING
189         select HAVE_NMI
190         select HAVE_PATA_PLATFORM
191         select HAVE_PERF_EVENTS
192         select HAVE_PERF_REGS
193         select HAVE_PERF_USER_STACK_DUMP
194         select HAVE_REGS_AND_STACK_ACCESS_API
195         select HAVE_PREEMPT_LAZY
196         select HAVE_FUNCTION_ARG_ACCESS_API
197         select HAVE_FUTEX_CMPXCHG if FUTEX
198         select MMU_GATHER_RCU_TABLE_FREE
199         select HAVE_RSEQ
200         select HAVE_STACKPROTECTOR
201         select HAVE_SYSCALL_TRACEPOINTS
202         select HAVE_KPROBES
203         select HAVE_KRETPROBES
204         select HAVE_GENERIC_VDSO
205         select IOMMU_DMA if IOMMU_SUPPORT
206         select IRQ_DOMAIN
207         select IRQ_FORCED_THREADING
208         select KASAN_VMALLOC if KASAN_GENERIC
209         select MODULES_USE_ELF_RELA
210         select NEED_DMA_MAP_STATE
211         select NEED_SG_DMA_LENGTH
212         select OF
213         select OF_EARLY_FLATTREE
214         select PCI_DOMAINS_GENERIC if PCI
215         select PCI_ECAM if (ACPI && PCI)
216         select PCI_SYSCALL if PCI
217         select HAVE_POSIX_CPU_TIMERS_TASK_WORK if !KVM
218         select POWER_RESET
219         select POWER_SUPPLY
220         select SPARSE_IRQ
221         select SWIOTLB
222         select SYSCTL_EXCEPTION_TRACE
223         select THREAD_INFO_IN_TASK
224         select HAVE_ARCH_USERFAULTFD_MINOR if USERFAULTFD
225         select TRACE_IRQFLAGS_SUPPORT
226         select TRACE_IRQFLAGS_NMI_SUPPORT
227         help
228           ARM 64-bit (AArch64) Linux support.
229
230 config 64BIT
231         def_bool y
232
233 config MMU
234         def_bool y
235
236 config ARM64_PAGE_SHIFT
237         int
238         default 16 if ARM64_64K_PAGES
239         default 14 if ARM64_16K_PAGES
240         default 12
241
242 config ARM64_CONT_PTE_SHIFT
243         int
244         default 5 if ARM64_64K_PAGES
245         default 7 if ARM64_16K_PAGES
246         default 4
247
248 config ARM64_CONT_PMD_SHIFT
249         int
250         default 5 if ARM64_64K_PAGES
251         default 5 if ARM64_16K_PAGES
252         default 4
253
254 config ARCH_MMAP_RND_BITS_MIN
255        default 14 if ARM64_64K_PAGES
256        default 16 if ARM64_16K_PAGES
257        default 18
258
259 # max bits determined by the following formula:
260 #  VA_BITS - PAGE_SHIFT - 3
261 config ARCH_MMAP_RND_BITS_MAX
262        default 19 if ARM64_VA_BITS=36
263        default 24 if ARM64_VA_BITS=39
264        default 27 if ARM64_VA_BITS=42
265        default 30 if ARM64_VA_BITS=47
266        default 29 if ARM64_VA_BITS=48 && ARM64_64K_PAGES
267        default 31 if ARM64_VA_BITS=48 && ARM64_16K_PAGES
268        default 33 if ARM64_VA_BITS=48
269        default 14 if ARM64_64K_PAGES
270        default 16 if ARM64_16K_PAGES
271        default 18
272
273 config ARCH_MMAP_RND_COMPAT_BITS_MIN
274        default 7 if ARM64_64K_PAGES
275        default 9 if ARM64_16K_PAGES
276        default 11
277
278 config ARCH_MMAP_RND_COMPAT_BITS_MAX
279        default 16
280
281 config NO_IOPORT_MAP
282         def_bool y if !PCI
283
284 config STACKTRACE_SUPPORT
285         def_bool y
286
287 config ILLEGAL_POINTER_VALUE
288         hex
289         default 0xdead000000000000
290
291 config LOCKDEP_SUPPORT
292         def_bool y
293
294 config GENERIC_BUG
295         def_bool y
296         depends on BUG
297
298 config GENERIC_BUG_RELATIVE_POINTERS
299         def_bool y
300         depends on GENERIC_BUG
301
302 config GENERIC_HWEIGHT
303         def_bool y
304
305 config GENERIC_CSUM
306         def_bool y
307
308 config GENERIC_CALIBRATE_DELAY
309         def_bool y
310
311 config ARCH_MHP_MEMMAP_ON_MEMORY_ENABLE
312         def_bool y
313
314 config SMP
315         def_bool y
316
317 config KERNEL_MODE_NEON
318         def_bool y
319
320 config FIX_EARLYCON_MEM
321         def_bool y
322
323 config PGTABLE_LEVELS
324         int
325         default 2 if ARM64_16K_PAGES && ARM64_VA_BITS_36
326         default 2 if ARM64_64K_PAGES && ARM64_VA_BITS_42
327         default 3 if ARM64_64K_PAGES && (ARM64_VA_BITS_48 || ARM64_VA_BITS_52)
328         default 3 if ARM64_4K_PAGES && ARM64_VA_BITS_39
329         default 3 if ARM64_16K_PAGES && ARM64_VA_BITS_47
330         default 4 if !ARM64_64K_PAGES && ARM64_VA_BITS_48
331
332 config ARCH_SUPPORTS_UPROBES
333         def_bool y
334
335 config ARCH_PROC_KCORE_TEXT
336         def_bool y
337
338 config BROKEN_GAS_INST
339         def_bool !$(as-instr,1:\n.inst 0\n.rept . - 1b\n\nnop\n.endr\n)
340
341 config KASAN_SHADOW_OFFSET
342         hex
343         depends on KASAN_GENERIC || KASAN_SW_TAGS
344         default 0xdfff800000000000 if (ARM64_VA_BITS_48 || ARM64_VA_BITS_52) && !KASAN_SW_TAGS
345         default 0xdfffc00000000000 if ARM64_VA_BITS_47 && !KASAN_SW_TAGS
346         default 0xdffffe0000000000 if ARM64_VA_BITS_42 && !KASAN_SW_TAGS
347         default 0xdfffffc000000000 if ARM64_VA_BITS_39 && !KASAN_SW_TAGS
348         default 0xdffffff800000000 if ARM64_VA_BITS_36 && !KASAN_SW_TAGS
349         default 0xefff800000000000 if (ARM64_VA_BITS_48 || ARM64_VA_BITS_52) && KASAN_SW_TAGS
350         default 0xefffc00000000000 if ARM64_VA_BITS_47 && KASAN_SW_TAGS
351         default 0xeffffe0000000000 if ARM64_VA_BITS_42 && KASAN_SW_TAGS
352         default 0xefffffc000000000 if ARM64_VA_BITS_39 && KASAN_SW_TAGS
353         default 0xeffffff800000000 if ARM64_VA_BITS_36 && KASAN_SW_TAGS
354         default 0xffffffffffffffff
355
356 source "arch/arm64/Kconfig.platforms"
357
358 menu "Kernel Features"
359
360 menu "ARM errata workarounds via the alternatives framework"
361
362 config ARM64_WORKAROUND_CLEAN_CACHE
363         bool
364
365 config ARM64_ERRATUM_826319
366         bool "Cortex-A53: 826319: System might deadlock if a write cannot complete until read data is accepted"
367         default y
368         select ARM64_WORKAROUND_CLEAN_CACHE
369         help
370           This option adds an alternative code sequence to work around ARM
371           erratum 826319 on Cortex-A53 parts up to r0p2 with an AMBA 4 ACE or
372           AXI master interface and an L2 cache.
373
374           If a Cortex-A53 uses an AMBA AXI4 ACE interface to other processors
375           and is unable to accept a certain write via this interface, it will
376           not progress on read data presented on the read data channel and the
377           system can deadlock.
378
379           The workaround promotes data cache clean instructions to
380           data cache clean-and-invalidate.
381           Please note that this does not necessarily enable the workaround,
382           as it depends on the alternative framework, which will only patch
383           the kernel if an affected CPU is detected.
384
385           If unsure, say Y.
386
387 config ARM64_ERRATUM_827319
388         bool "Cortex-A53: 827319: Data cache clean instructions might cause overlapping transactions to the interconnect"
389         default y
390         select ARM64_WORKAROUND_CLEAN_CACHE
391         help
392           This option adds an alternative code sequence to work around ARM
393           erratum 827319 on Cortex-A53 parts up to r0p2 with an AMBA 5 CHI
394           master interface and an L2 cache.
395
396           Under certain conditions this erratum can cause a clean line eviction
397           to occur at the same time as another transaction to the same address
398           on the AMBA 5 CHI interface, which can cause data corruption if the
399           interconnect reorders the two transactions.
400
401           The workaround promotes data cache clean instructions to
402           data cache clean-and-invalidate.
403           Please note that this does not necessarily enable the workaround,
404           as it depends on the alternative framework, which will only patch
405           the kernel if an affected CPU is detected.
406
407           If unsure, say Y.
408
409 config ARM64_ERRATUM_824069
410         bool "Cortex-A53: 824069: Cache line might not be marked as clean after a CleanShared snoop"
411         default y
412         select ARM64_WORKAROUND_CLEAN_CACHE
413         help
414           This option adds an alternative code sequence to work around ARM
415           erratum 824069 on Cortex-A53 parts up to r0p2 when it is connected
416           to a coherent interconnect.
417
418           If a Cortex-A53 processor is executing a store or prefetch for
419           write instruction at the same time as a processor in another
420           cluster is executing a cache maintenance operation to the same
421           address, then this erratum might cause a clean cache line to be
422           incorrectly marked as dirty.
423
424           The workaround promotes data cache clean instructions to
425           data cache clean-and-invalidate.
426           Please note that this option does not necessarily enable the
427           workaround, as it depends on the alternative framework, which will
428           only patch the kernel if an affected CPU is detected.
429
430           If unsure, say Y.
431
432 config ARM64_ERRATUM_819472
433         bool "Cortex-A53: 819472: Store exclusive instructions might cause data corruption"
434         default y
435         select ARM64_WORKAROUND_CLEAN_CACHE
436         help
437           This option adds an alternative code sequence to work around ARM
438           erratum 819472 on Cortex-A53 parts up to r0p1 with an L2 cache
439           present when it is connected to a coherent interconnect.
440
441           If the processor is executing a load and store exclusive sequence at
442           the same time as a processor in another cluster is executing a cache
443           maintenance operation to the same address, then this erratum might
444           cause data corruption.
445
446           The workaround promotes data cache clean instructions to
447           data cache clean-and-invalidate.
448           Please note that this does not necessarily enable the workaround,
449           as it depends on the alternative framework, which will only patch
450           the kernel if an affected CPU is detected.
451
452           If unsure, say Y.
453
454 config ARM64_ERRATUM_832075
455         bool "Cortex-A57: 832075: possible deadlock on mixing exclusive memory accesses with device loads"
456         default y
457         help
458           This option adds an alternative code sequence to work around ARM
459           erratum 832075 on Cortex-A57 parts up to r1p2.
460
461           Affected Cortex-A57 parts might deadlock when exclusive load/store
462           instructions to Write-Back memory are mixed with Device loads.
463
464           The workaround is to promote device loads to use Load-Acquire
465           semantics.
466           Please note that this does not necessarily enable the workaround,
467           as it depends on the alternative framework, which will only patch
468           the kernel if an affected CPU is detected.
469
470           If unsure, say Y.
471
472 config ARM64_ERRATUM_834220
473         bool "Cortex-A57: 834220: Stage 2 translation fault might be incorrectly reported in presence of a Stage 1 fault"
474         depends on KVM
475         default y
476         help
477           This option adds an alternative code sequence to work around ARM
478           erratum 834220 on Cortex-A57 parts up to r1p2.
479
480           Affected Cortex-A57 parts might report a Stage 2 translation
481           fault as the result of a Stage 1 fault for load crossing a
482           page boundary when there is a permission or device memory
483           alignment fault at Stage 1 and a translation fault at Stage 2.
484
485           The workaround is to verify that the Stage 1 translation
486           doesn't generate a fault before handling the Stage 2 fault.
487           Please note that this does not necessarily enable the workaround,
488           as it depends on the alternative framework, which will only patch
489           the kernel if an affected CPU is detected.
490
491           If unsure, say Y.
492
493 config ARM64_ERRATUM_1742098
494         bool "Cortex-A57/A72: 1742098: ELR recorded incorrectly on interrupt taken between cryptographic instructions in a sequence"
495         depends on COMPAT
496         default y
497         help
498           This option removes the AES hwcap for aarch32 user-space to
499           workaround erratum 1742098 on Cortex-A57 and Cortex-A72.
500
501           Affected parts may corrupt the AES state if an interrupt is
502           taken between a pair of AES instructions. These instructions
503           are only present if the cryptography extensions are present.
504           All software should have a fallback implementation for CPUs
505           that don't implement the cryptography extensions.
506
507           If unsure, say Y.
508
509 config ARM64_ERRATUM_845719
510         bool "Cortex-A53: 845719: a load might read incorrect data"
511         depends on COMPAT
512         default y
513         help
514           This option adds an alternative code sequence to work around ARM
515           erratum 845719 on Cortex-A53 parts up to r0p4.
516
517           When running a compat (AArch32) userspace on an affected Cortex-A53
518           part, a load at EL0 from a virtual address that matches the bottom 32
519           bits of the virtual address used by a recent load at (AArch64) EL1
520           might return incorrect data.
521
522           The workaround is to write the contextidr_el1 register on exception
523           return to a 32-bit task.
524           Please note that this does not necessarily enable the workaround,
525           as it depends on the alternative framework, which will only patch
526           the kernel if an affected CPU is detected.
527
528           If unsure, say Y.
529
530 config ARM64_ERRATUM_843419
531         bool "Cortex-A53: 843419: A load or store might access an incorrect address"
532         default y
533         select ARM64_MODULE_PLTS if MODULES
534         help
535           This option links the kernel with '--fix-cortex-a53-843419' and
536           enables PLT support to replace certain ADRP instructions, which can
537           cause subsequent memory accesses to use an incorrect address on
538           Cortex-A53 parts up to r0p4.
539
540           If unsure, say Y.
541
542 config ARM64_LD_HAS_FIX_ERRATUM_843419
543         def_bool $(ld-option,--fix-cortex-a53-843419)
544
545 config ARM64_ERRATUM_1024718
546         bool "Cortex-A55: 1024718: Update of DBM/AP bits without break before make might result in incorrect update"
547         default y
548         help
549           This option adds a workaround for ARM Cortex-A55 Erratum 1024718.
550
551           Affected Cortex-A55 cores (all revisions) could cause incorrect
552           update of the hardware dirty bit when the DBM/AP bits are updated
553           without a break-before-make. The workaround is to disable the usage
554           of hardware DBM locally on the affected cores. CPUs not affected by
555           this erratum will continue to use the feature.
556
557           If unsure, say Y.
558
559 config ARM64_ERRATUM_1418040
560         bool "Cortex-A76/Neoverse-N1: MRC read following MRRC read of specific Generic Timer in AArch32 might give incorrect result"
561         default y
562         depends on COMPAT
563         help
564           This option adds a workaround for ARM Cortex-A76/Neoverse-N1
565           errata 1188873 and 1418040.
566
567           Affected Cortex-A76/Neoverse-N1 cores (r0p0 to r3p1) could
568           cause register corruption when accessing the timer registers
569           from AArch32 userspace.
570
571           If unsure, say Y.
572
573 config ARM64_WORKAROUND_SPECULATIVE_AT
574         bool
575
576 config ARM64_ERRATUM_1165522
577         bool "Cortex-A76: 1165522: Speculative AT instruction using out-of-context translation regime could cause subsequent request to generate an incorrect translation"
578         default y
579         select ARM64_WORKAROUND_SPECULATIVE_AT
580         help
581           This option adds a workaround for ARM Cortex-A76 erratum 1165522.
582
583           Affected Cortex-A76 cores (r0p0, r1p0, r2p0) could end-up with
584           corrupted TLBs by speculating an AT instruction during a guest
585           context switch.
586
587           If unsure, say Y.
588
589 config ARM64_ERRATUM_1319367
590         bool "Cortex-A57/A72: 1319537: Speculative AT instruction using out-of-context translation regime could cause subsequent request to generate an incorrect translation"
591         default y
592         select ARM64_WORKAROUND_SPECULATIVE_AT
593         help
594           This option adds work arounds for ARM Cortex-A57 erratum 1319537
595           and A72 erratum 1319367
596
597           Cortex-A57 and A72 cores could end-up with corrupted TLBs by
598           speculating an AT instruction during a guest context switch.
599
600           If unsure, say Y.
601
602 config ARM64_ERRATUM_1530923
603         bool "Cortex-A55: 1530923: Speculative AT instruction using out-of-context translation regime could cause subsequent request to generate an incorrect translation"
604         default y
605         select ARM64_WORKAROUND_SPECULATIVE_AT
606         help
607           This option adds a workaround for ARM Cortex-A55 erratum 1530923.
608
609           Affected Cortex-A55 cores (r0p0, r0p1, r1p0, r2p0) could end-up with
610           corrupted TLBs by speculating an AT instruction during a guest
611           context switch.
612
613           If unsure, say Y.
614
615 config ARM64_WORKAROUND_REPEAT_TLBI
616         bool
617
618 config ARM64_ERRATUM_2441007
619         bool "Cortex-A55: Completion of affected memory accesses might not be guaranteed by completion of a TLBI"
620         default y
621         select ARM64_WORKAROUND_REPEAT_TLBI
622         help
623           This option adds a workaround for ARM Cortex-A55 erratum #2441007.
624
625           Under very rare circumstances, affected Cortex-A55 CPUs
626           may not handle a race between a break-before-make sequence on one
627           CPU, and another CPU accessing the same page. This could allow a
628           store to a page that has been unmapped.
629
630           Work around this by adding the affected CPUs to the list that needs
631           TLB sequences to be done twice.
632
633           If unsure, say Y.
634
635 config ARM64_ERRATUM_1286807
636         bool "Cortex-A76: Modification of the translation table for a virtual address might lead to read-after-read ordering violation"
637         default y
638         select ARM64_WORKAROUND_REPEAT_TLBI
639         help
640           This option adds a workaround for ARM Cortex-A76 erratum 1286807.
641
642           On the affected Cortex-A76 cores (r0p0 to r3p0), if a virtual
643           address for a cacheable mapping of a location is being
644           accessed by a core while another core is remapping the virtual
645           address to a new physical page using the recommended
646           break-before-make sequence, then under very rare circumstances
647           TLBI+DSB completes before a read using the translation being
648           invalidated has been observed by other observers. The
649           workaround repeats the TLBI+DSB operation.
650
651 config ARM64_ERRATUM_1463225
652         bool "Cortex-A76: Software Step might prevent interrupt recognition"
653         default y
654         help
655           This option adds a workaround for Arm Cortex-A76 erratum 1463225.
656
657           On the affected Cortex-A76 cores (r0p0 to r3p1), software stepping
658           of a system call instruction (SVC) can prevent recognition of
659           subsequent interrupts when software stepping is disabled in the
660           exception handler of the system call and either kernel debugging
661           is enabled or VHE is in use.
662
663           Work around the erratum by triggering a dummy step exception
664           when handling a system call from a task that is being stepped
665           in a VHE configuration of the kernel.
666
667           If unsure, say Y.
668
669 config ARM64_ERRATUM_1542419
670         bool "Neoverse-N1: workaround mis-ordering of instruction fetches"
671         default y
672         help
673           This option adds a workaround for ARM Neoverse-N1 erratum
674           1542419.
675
676           Affected Neoverse-N1 cores could execute a stale instruction when
677           modified by another CPU. The workaround depends on a firmware
678           counterpart.
679
680           Workaround the issue by hiding the DIC feature from EL0. This
681           forces user-space to perform cache maintenance.
682
683           If unsure, say Y.
684
685 config ARM64_ERRATUM_1508412
686         bool "Cortex-A77: 1508412: workaround deadlock on sequence of NC/Device load and store exclusive or PAR read"
687         default y
688         help
689           This option adds a workaround for Arm Cortex-A77 erratum 1508412.
690
691           Affected Cortex-A77 cores (r0p0, r1p0) could deadlock on a sequence
692           of a store-exclusive or read of PAR_EL1 and a load with device or
693           non-cacheable memory attributes. The workaround depends on a firmware
694           counterpart.
695
696           KVM guests must also have the workaround implemented or they can
697           deadlock the system.
698
699           Work around the issue by inserting DMB SY barriers around PAR_EL1
700           register reads and warning KVM users. The DMB barrier is sufficient
701           to prevent a speculative PAR_EL1 read.
702
703           If unsure, say Y.
704
705 config ARM64_ERRATUM_2441009
706         bool "Cortex-A510: Completion of affected memory accesses might not be guaranteed by completion of a TLBI"
707         default y
708         select ARM64_WORKAROUND_REPEAT_TLBI
709         help
710           This option adds a workaround for ARM Cortex-A510 erratum #2441009.
711
712           Under very rare circumstances, affected Cortex-A510 CPUs
713           may not handle a race between a break-before-make sequence on one
714           CPU, and another CPU accessing the same page. This could allow a
715           store to a page that has been unmapped.
716
717           Work around this by adding the affected CPUs to the list that needs
718           TLB sequences to be done twice.
719
720           If unsure, say Y.
721
722 config ARM64_ERRATUM_2457168
723         bool "Cortex-A510: 2457168: workaround for AMEVCNTR01 incrementing incorrectly"
724         depends on ARM64_AMU_EXTN
725         default y
726         help
727           This option adds the workaround for ARM Cortex-A510 erratum 2457168.
728
729           The AMU counter AMEVCNTR01 (constant counter) should increment at the same rate
730           as the system counter. On affected Cortex-A510 cores AMEVCNTR01 increments
731           incorrectly giving a significantly higher output value.
732
733           Work around this problem by returning 0 when reading the affected counter in
734           key locations that results in disabling all users of this counter. This effect
735           is the same to firmware disabling affected counters.
736
737           If unsure, say Y.
738
739 config CAVIUM_ERRATUM_22375
740         bool "Cavium erratum 22375, 24313"
741         default y
742         help
743           Enable workaround for errata 22375 and 24313.
744
745           This implements two gicv3-its errata workarounds for ThunderX. Both
746           with a small impact affecting only ITS table allocation.
747
748             erratum 22375: only alloc 8MB table size
749             erratum 24313: ignore memory access type
750
751           The fixes are in ITS initialization and basically ignore memory access
752           type and table size provided by the TYPER and BASER registers.
753
754           If unsure, say Y.
755
756 config CAVIUM_ERRATUM_23144
757         bool "Cavium erratum 23144: ITS SYNC hang on dual socket system"
758         depends on NUMA
759         default y
760         help
761           ITS SYNC command hang for cross node io and collections/cpu mapping.
762
763           If unsure, say Y.
764
765 config CAVIUM_ERRATUM_23154
766         bool "Cavium erratum 23154: Access to ICC_IAR1_EL1 is not sync'ed"
767         default y
768         help
769           The gicv3 of ThunderX requires a modified version for
770           reading the IAR status to ensure data synchronization
771           (access to icc_iar1_el1 is not sync'ed before and after).
772
773           If unsure, say Y.
774
775 config CAVIUM_ERRATUM_27456
776         bool "Cavium erratum 27456: Broadcast TLBI instructions may cause icache corruption"
777         default y
778         help
779           On ThunderX T88 pass 1.x through 2.1 parts, broadcast TLBI
780           instructions may cause the icache to become corrupted if it
781           contains data for a non-current ASID.  The fix is to
782           invalidate the icache when changing the mm context.
783
784           If unsure, say Y.
785
786 config CAVIUM_ERRATUM_30115
787         bool "Cavium erratum 30115: Guest may disable interrupts in host"
788         default y
789         help
790           On ThunderX T88 pass 1.x through 2.2, T81 pass 1.0 through
791           1.2, and T83 Pass 1.0, KVM guest execution may disable
792           interrupts in host. Trapping both GICv3 group-0 and group-1
793           accesses sidesteps the issue.
794
795           If unsure, say Y.
796
797 config CAVIUM_TX2_ERRATUM_219
798         bool "Cavium ThunderX2 erratum 219: PRFM between TTBR change and ISB fails"
799         default y
800         help
801           On Cavium ThunderX2, a load, store or prefetch instruction between a
802           TTBR update and the corresponding context synchronizing operation can
803           cause a spurious Data Abort to be delivered to any hardware thread in
804           the CPU core.
805
806           Work around the issue by avoiding the problematic code sequence and
807           trapping KVM guest TTBRx_EL1 writes to EL2 when SMT is enabled. The
808           trap handler performs the corresponding register access, skips the
809           instruction and ensures context synchronization by virtue of the
810           exception return.
811
812           If unsure, say Y.
813
814 config FUJITSU_ERRATUM_010001
815         bool "Fujitsu-A64FX erratum E#010001: Undefined fault may occur wrongly"
816         default y
817         help
818           This option adds a workaround for Fujitsu-A64FX erratum E#010001.
819           On some variants of the Fujitsu-A64FX cores ver(1.0, 1.1), memory
820           accesses may cause undefined fault (Data abort, DFSC=0b111111).
821           This fault occurs under a specific hardware condition when a
822           load/store instruction performs an address translation using:
823           case-1  TTBR0_EL1 with TCR_EL1.NFD0 == 1.
824           case-2  TTBR0_EL2 with TCR_EL2.NFD0 == 1.
825           case-3  TTBR1_EL1 with TCR_EL1.NFD1 == 1.
826           case-4  TTBR1_EL2 with TCR_EL2.NFD1 == 1.
827
828           The workaround is to ensure these bits are clear in TCR_ELx.
829           The workaround only affects the Fujitsu-A64FX.
830
831           If unsure, say Y.
832
833 config HISILICON_ERRATUM_161600802
834         bool "Hip07 161600802: Erroneous redistributor VLPI base"
835         default y
836         help
837           The HiSilicon Hip07 SoC uses the wrong redistributor base
838           when issued ITS commands such as VMOVP and VMAPP, and requires
839           a 128kB offset to be applied to the target address in this commands.
840
841           If unsure, say Y.
842
843 config QCOM_FALKOR_ERRATUM_1003
844         bool "Falkor E1003: Incorrect translation due to ASID change"
845         default y
846         help
847           On Falkor v1, an incorrect ASID may be cached in the TLB when ASID
848           and BADDR are changed together in TTBRx_EL1. Since we keep the ASID
849           in TTBR1_EL1, this situation only occurs in the entry trampoline and
850           then only for entries in the walk cache, since the leaf translation
851           is unchanged. Work around the erratum by invalidating the walk cache
852           entries for the trampoline before entering the kernel proper.
853
854 config QCOM_FALKOR_ERRATUM_1009
855         bool "Falkor E1009: Prematurely complete a DSB after a TLBI"
856         default y
857         select ARM64_WORKAROUND_REPEAT_TLBI
858         help
859           On Falkor v1, the CPU may prematurely complete a DSB following a
860           TLBI xxIS invalidate maintenance operation. Repeat the TLBI operation
861           one more time to fix the issue.
862
863           If unsure, say Y.
864
865 config QCOM_QDF2400_ERRATUM_0065
866         bool "QDF2400 E0065: Incorrect GITS_TYPER.ITT_Entry_size"
867         default y
868         help
869           On Qualcomm Datacenter Technologies QDF2400 SoC, ITS hardware reports
870           ITE size incorrectly. The GITS_TYPER.ITT_Entry_size field should have
871           been indicated as 16Bytes (0xf), not 8Bytes (0x7).
872
873           If unsure, say Y.
874
875 config QCOM_FALKOR_ERRATUM_E1041
876         bool "Falkor E1041: Speculative instruction fetches might cause errant memory access"
877         default y
878         help
879           Falkor CPU may speculatively fetch instructions from an improper
880           memory location when MMU translation is changed from SCTLR_ELn[M]=1
881           to SCTLR_ELn[M]=0. Prefix an ISB instruction to fix the problem.
882
883           If unsure, say Y.
884
885 config NVIDIA_CARMEL_CNP_ERRATUM
886         bool "NVIDIA Carmel CNP: CNP on Carmel semantically different than ARM cores"
887         default y
888         help
889           If CNP is enabled on Carmel cores, non-sharable TLBIs on a core will not
890           invalidate shared TLB entries installed by a different core, as it would
891           on standard ARM cores.
892
893           If unsure, say Y.
894
895 config SOCIONEXT_SYNQUACER_PREITS
896         bool "Socionext Synquacer: Workaround for GICv3 pre-ITS"
897         default y
898         help
899           Socionext Synquacer SoCs implement a separate h/w block to generate
900           MSI doorbell writes with non-zero values for the device ID.
901
902           If unsure, say Y.
903
904 endmenu
905
906
907 choice
908         prompt "Page size"
909         default ARM64_4K_PAGES
910         help
911           Page size (translation granule) configuration.
912
913 config ARM64_4K_PAGES
914         bool "4KB"
915         help
916           This feature enables 4KB pages support.
917
918 config ARM64_16K_PAGES
919         bool "16KB"
920         help
921           The system will use 16KB pages support. AArch32 emulation
922           requires applications compiled with 16K (or a multiple of 16K)
923           aligned segments.
924
925 config ARM64_64K_PAGES
926         bool "64KB"
927         help
928           This feature enables 64KB pages support (4KB by default)
929           allowing only two levels of page tables and faster TLB
930           look-up. AArch32 emulation requires applications compiled
931           with 64K aligned segments.
932
933 endchoice
934
935 choice
936         prompt "Virtual address space size"
937         default ARM64_VA_BITS_39 if ARM64_4K_PAGES
938         default ARM64_VA_BITS_47 if ARM64_16K_PAGES
939         default ARM64_VA_BITS_42 if ARM64_64K_PAGES
940         help
941           Allows choosing one of multiple possible virtual address
942           space sizes. The level of translation table is determined by
943           a combination of page size and virtual address space size.
944
945 config ARM64_VA_BITS_36
946         bool "36-bit" if EXPERT
947         depends on ARM64_16K_PAGES
948
949 config ARM64_VA_BITS_39
950         bool "39-bit"
951         depends on ARM64_4K_PAGES
952
953 config ARM64_VA_BITS_42
954         bool "42-bit"
955         depends on ARM64_64K_PAGES
956
957 config ARM64_VA_BITS_47
958         bool "47-bit"
959         depends on ARM64_16K_PAGES
960
961 config ARM64_VA_BITS_48
962         bool "48-bit"
963
964 config ARM64_VA_BITS_52
965         bool "52-bit"
966         depends on ARM64_64K_PAGES && (ARM64_PAN || !ARM64_SW_TTBR0_PAN)
967         help
968           Enable 52-bit virtual addressing for userspace when explicitly
969           requested via a hint to mmap(). The kernel will also use 52-bit
970           virtual addresses for its own mappings (provided HW support for
971           this feature is available, otherwise it reverts to 48-bit).
972
973           NOTE: Enabling 52-bit virtual addressing in conjunction with
974           ARMv8.3 Pointer Authentication will result in the PAC being
975           reduced from 7 bits to 3 bits, which may have a significant
976           impact on its susceptibility to brute-force attacks.
977
978           If unsure, select 48-bit virtual addressing instead.
979
980 endchoice
981
982 config ARM64_FORCE_52BIT
983         bool "Force 52-bit virtual addresses for userspace"
984         depends on ARM64_VA_BITS_52 && EXPERT
985         help
986           For systems with 52-bit userspace VAs enabled, the kernel will attempt
987           to maintain compatibility with older software by providing 48-bit VAs
988           unless a hint is supplied to mmap.
989
990           This configuration option disables the 48-bit compatibility logic, and
991           forces all userspace addresses to be 52-bit on HW that supports it. One
992           should only enable this configuration option for stress testing userspace
993           memory management code. If unsure say N here.
994
995 config ARM64_VA_BITS
996         int
997         default 36 if ARM64_VA_BITS_36
998         default 39 if ARM64_VA_BITS_39
999         default 42 if ARM64_VA_BITS_42
1000         default 47 if ARM64_VA_BITS_47
1001         default 48 if ARM64_VA_BITS_48
1002         default 52 if ARM64_VA_BITS_52
1003
1004 choice
1005         prompt "Physical address space size"
1006         default ARM64_PA_BITS_48
1007         help
1008           Choose the maximum physical address range that the kernel will
1009           support.
1010
1011 config ARM64_PA_BITS_48
1012         bool "48-bit"
1013
1014 config ARM64_PA_BITS_52
1015         bool "52-bit (ARMv8.2)"
1016         depends on ARM64_64K_PAGES
1017         depends on ARM64_PAN || !ARM64_SW_TTBR0_PAN
1018         help
1019           Enable support for a 52-bit physical address space, introduced as
1020           part of the ARMv8.2-LPA extension.
1021
1022           With this enabled, the kernel will also continue to work on CPUs that
1023           do not support ARMv8.2-LPA, but with some added memory overhead (and
1024           minor performance overhead).
1025
1026 endchoice
1027
1028 config ARM64_PA_BITS
1029         int
1030         default 48 if ARM64_PA_BITS_48
1031         default 52 if ARM64_PA_BITS_52
1032
1033 choice
1034         prompt "Endianness"
1035         default CPU_LITTLE_ENDIAN
1036         help
1037           Select the endianness of data accesses performed by the CPU. Userspace
1038           applications will need to be compiled and linked for the endianness
1039           that is selected here.
1040
1041 config CPU_BIG_ENDIAN
1042         bool "Build big-endian kernel"
1043         depends on !LD_IS_LLD || LLD_VERSION >= 130000
1044         help
1045           Say Y if you plan on running a kernel with a big-endian userspace.
1046
1047 config CPU_LITTLE_ENDIAN
1048         bool "Build little-endian kernel"
1049         help
1050           Say Y if you plan on running a kernel with a little-endian userspace.
1051           This is usually the case for distributions targeting arm64.
1052
1053 endchoice
1054
1055 config SCHED_MC
1056         bool "Multi-core scheduler support"
1057         help
1058           Multi-core scheduler support improves the CPU scheduler's decision
1059           making when dealing with multi-core CPU chips at a cost of slightly
1060           increased overhead in some places. If unsure say N here.
1061
1062 config SCHED_SMT
1063         bool "SMT scheduler support"
1064         help
1065           Improves the CPU scheduler's decision making when dealing with
1066           MultiThreading at a cost of slightly increased overhead in some
1067           places. If unsure say N here.
1068
1069 config NR_CPUS
1070         int "Maximum number of CPUs (2-4096)"
1071         range 2 4096
1072         default "256"
1073
1074 config HOTPLUG_CPU
1075         bool "Support for hot-pluggable CPUs"
1076         select GENERIC_IRQ_MIGRATION
1077         help
1078           Say Y here to experiment with turning CPUs off and on.  CPUs
1079           can be controlled through /sys/devices/system/cpu.
1080
1081 # Common NUMA Features
1082 config NUMA
1083         bool "NUMA Memory Allocation and Scheduler Support"
1084         select GENERIC_ARCH_NUMA
1085         select ACPI_NUMA if ACPI
1086         select OF_NUMA
1087         help
1088           Enable NUMA (Non-Uniform Memory Access) support.
1089
1090           The kernel will try to allocate memory used by a CPU on the
1091           local memory of the CPU and add some more
1092           NUMA awareness to the kernel.
1093
1094 config NODES_SHIFT
1095         int "Maximum NUMA Nodes (as a power of 2)"
1096         range 1 10
1097         default "4"
1098         depends on NUMA
1099         help
1100           Specify the maximum number of NUMA Nodes available on the target
1101           system.  Increases memory reserved to accommodate various tables.
1102
1103 config USE_PERCPU_NUMA_NODE_ID
1104         def_bool y
1105         depends on NUMA
1106
1107 config HAVE_SETUP_PER_CPU_AREA
1108         def_bool y
1109         depends on NUMA
1110
1111 config NEED_PER_CPU_EMBED_FIRST_CHUNK
1112         def_bool y
1113         depends on NUMA
1114
1115 source "kernel/Kconfig.hz"
1116
1117 config ARCH_SPARSEMEM_ENABLE
1118         def_bool y
1119         select SPARSEMEM_VMEMMAP_ENABLE
1120         select SPARSEMEM_VMEMMAP
1121
1122 config HW_PERF_EVENTS
1123         def_bool y
1124         depends on ARM_PMU
1125
1126 # Supported by clang >= 7.0
1127 config CC_HAVE_SHADOW_CALL_STACK
1128         def_bool $(cc-option, -fsanitize=shadow-call-stack -ffixed-x18)
1129
1130 config PARAVIRT
1131         bool "Enable paravirtualization code"
1132         help
1133           This changes the kernel so it can modify itself when it is run
1134           under a hypervisor, potentially improving performance significantly
1135           over full virtualization.
1136
1137 config PARAVIRT_TIME_ACCOUNTING
1138         bool "Paravirtual steal time accounting"
1139         select PARAVIRT
1140         help
1141           Select this option to enable fine granularity task steal time
1142           accounting. Time spent executing other tasks in parallel with
1143           the current vCPU is discounted from the vCPU power. To account for
1144           that, there can be a small performance impact.
1145
1146           If in doubt, say N here.
1147
1148 config KEXEC
1149         depends on PM_SLEEP_SMP
1150         select KEXEC_CORE
1151         bool "kexec system call"
1152         help
1153           kexec is a system call that implements the ability to shutdown your
1154           current kernel, and to start another kernel.  It is like a reboot
1155           but it is independent of the system firmware.   And like a reboot
1156           you can start any kernel with it, not just Linux.
1157
1158 config KEXEC_FILE
1159         bool "kexec file based system call"
1160         select KEXEC_CORE
1161         select HAVE_IMA_KEXEC if IMA
1162         help
1163           This is new version of kexec system call. This system call is
1164           file based and takes file descriptors as system call argument
1165           for kernel and initramfs as opposed to list of segments as
1166           accepted by previous system call.
1167
1168 config KEXEC_SIG
1169         bool "Verify kernel signature during kexec_file_load() syscall"
1170         depends on KEXEC_FILE
1171         help
1172           Select this option to verify a signature with loaded kernel
1173           image. If configured, any attempt of loading a image without
1174           valid signature will fail.
1175
1176           In addition to that option, you need to enable signature
1177           verification for the corresponding kernel image type being
1178           loaded in order for this to work.
1179
1180 config KEXEC_IMAGE_VERIFY_SIG
1181         bool "Enable Image signature verification support"
1182         default y
1183         depends on KEXEC_SIG
1184         depends on EFI && SIGNED_PE_FILE_VERIFICATION
1185         help
1186           Enable Image signature verification support.
1187
1188 comment "Support for PE file signature verification disabled"
1189         depends on KEXEC_SIG
1190         depends on !EFI || !SIGNED_PE_FILE_VERIFICATION
1191
1192 config CRASH_DUMP
1193         bool "Build kdump crash kernel"
1194         help
1195           Generate crash dump after being started by kexec. This should
1196           be normally only set in special crash dump kernels which are
1197           loaded in the main kernel with kexec-tools into a specially
1198           reserved region and then later executed after a crash by
1199           kdump/kexec.
1200
1201           For more details see Documentation/admin-guide/kdump/kdump.rst
1202
1203 config TRANS_TABLE
1204         def_bool y
1205         depends on HIBERNATION
1206
1207 config XEN_DOM0
1208         def_bool y
1209         depends on XEN
1210
1211 config XEN
1212         bool "Xen guest support on ARM64"
1213         depends on ARM64 && OF
1214         select SWIOTLB_XEN
1215         select PARAVIRT
1216         help
1217           Say Y if you want to run Linux in a Virtual Machine on Xen on ARM64.
1218
1219 config FORCE_MAX_ZONEORDER
1220         int
1221         default "14" if ARM64_64K_PAGES
1222         default "12" if ARM64_16K_PAGES
1223         default "11"
1224         help
1225           The kernel memory allocator divides physically contiguous memory
1226           blocks into "zones", where each zone is a power of two number of
1227           pages.  This option selects the largest power of two that the kernel
1228           keeps in the memory allocator.  If you need to allocate very large
1229           blocks of physically contiguous memory, then you may need to
1230           increase this value.
1231
1232           This config option is actually maximum order plus one. For example,
1233           a value of 11 means that the largest free memory block is 2^10 pages.
1234
1235           We make sure that we can allocate upto a HugePage size for each configuration.
1236           Hence we have :
1237                 MAX_ORDER = (PMD_SHIFT - PAGE_SHIFT) + 1 => PAGE_SHIFT - 2
1238
1239           However for 4K, we choose a higher default value, 11 as opposed to 10, giving us
1240           4M allocations matching the default size used by generic code.
1241
1242 config UNMAP_KERNEL_AT_EL0
1243         bool "Unmap kernel when running in userspace (aka \"KAISER\")" if EXPERT
1244         default y
1245         help
1246           Speculation attacks against some high-performance processors can
1247           be used to bypass MMU permission checks and leak kernel data to
1248           userspace. This can be defended against by unmapping the kernel
1249           when running in userspace, mapping it back in on exception entry
1250           via a trampoline page in the vector table.
1251
1252           If unsure, say Y.
1253
1254 config MITIGATE_SPECTRE_BRANCH_HISTORY
1255         bool "Mitigate Spectre style attacks against branch history" if EXPERT
1256         default y
1257         help
1258           Speculation attacks against some high-performance processors can
1259           make use of branch history to influence future speculation.
1260           When taking an exception from user-space, a sequence of branches
1261           or a firmware call overwrites the branch history.
1262
1263 config RODATA_FULL_DEFAULT_ENABLED
1264         bool "Apply r/o permissions of VM areas also to their linear aliases"
1265         default y
1266         help
1267           Apply read-only attributes of VM areas to the linear alias of
1268           the backing pages as well. This prevents code or read-only data
1269           from being modified (inadvertently or intentionally) via another
1270           mapping of the same memory page. This additional enhancement can
1271           be turned off at runtime by passing rodata=[off|on] (and turned on
1272           with rodata=full if this option is set to 'n')
1273
1274           This requires the linear region to be mapped down to pages,
1275           which may adversely affect performance in some cases.
1276
1277 config ARM64_SW_TTBR0_PAN
1278         bool "Emulate Privileged Access Never using TTBR0_EL1 switching"
1279         help
1280           Enabling this option prevents the kernel from accessing
1281           user-space memory directly by pointing TTBR0_EL1 to a reserved
1282           zeroed area and reserved ASID. The user access routines
1283           restore the valid TTBR0_EL1 temporarily.
1284
1285 config ARM64_TAGGED_ADDR_ABI
1286         bool "Enable the tagged user addresses syscall ABI"
1287         default y
1288         help
1289           When this option is enabled, user applications can opt in to a
1290           relaxed ABI via prctl() allowing tagged addresses to be passed
1291           to system calls as pointer arguments. For details, see
1292           Documentation/arm64/tagged-address-abi.rst.
1293
1294 menuconfig COMPAT
1295         bool "Kernel support for 32-bit EL0"
1296         depends on ARM64_4K_PAGES || EXPERT
1297         select HAVE_UID16
1298         select OLD_SIGSUSPEND3
1299         select COMPAT_OLD_SIGACTION
1300         help
1301           This option enables support for a 32-bit EL0 running under a 64-bit
1302           kernel at EL1. AArch32-specific components such as system calls,
1303           the user helper functions, VFP support and the ptrace interface are
1304           handled appropriately by the kernel.
1305
1306           If you use a page size other than 4KB (i.e, 16KB or 64KB), please be aware
1307           that you will only be able to execute AArch32 binaries that were compiled
1308           with page size aligned segments.
1309
1310           If you want to execute 32-bit userspace applications, say Y.
1311
1312 if COMPAT
1313
1314 config KUSER_HELPERS
1315         bool "Enable kuser helpers page for 32-bit applications"
1316         default y
1317         help
1318           Warning: disabling this option may break 32-bit user programs.
1319
1320           Provide kuser helpers to compat tasks. The kernel provides
1321           helper code to userspace in read only form at a fixed location
1322           to allow userspace to be independent of the CPU type fitted to
1323           the system. This permits binaries to be run on ARMv4 through
1324           to ARMv8 without modification.
1325
1326           See Documentation/arm/kernel_user_helpers.rst for details.
1327
1328           However, the fixed address nature of these helpers can be used
1329           by ROP (return orientated programming) authors when creating
1330           exploits.
1331
1332           If all of the binaries and libraries which run on your platform
1333           are built specifically for your platform, and make no use of
1334           these helpers, then you can turn this option off to hinder
1335           such exploits. However, in that case, if a binary or library
1336           relying on those helpers is run, it will not function correctly.
1337
1338           Say N here only if you are absolutely certain that you do not
1339           need these helpers; otherwise, the safe option is to say Y.
1340
1341 config COMPAT_VDSO
1342         bool "Enable vDSO for 32-bit applications"
1343         depends on !CPU_BIG_ENDIAN
1344         depends on (CC_IS_CLANG && LD_IS_LLD) || "$(CROSS_COMPILE_COMPAT)" != ""
1345         select GENERIC_COMPAT_VDSO
1346         default y
1347         help
1348           Place in the process address space of 32-bit applications an
1349           ELF shared object providing fast implementations of gettimeofday
1350           and clock_gettime.
1351
1352           You must have a 32-bit build of glibc 2.22 or later for programs
1353           to seamlessly take advantage of this.
1354
1355 config THUMB2_COMPAT_VDSO
1356         bool "Compile the 32-bit vDSO for Thumb-2 mode" if EXPERT
1357         depends on COMPAT_VDSO
1358         default y
1359         help
1360           Compile the compat vDSO with '-mthumb -fomit-frame-pointer' if y,
1361           otherwise with '-marm'.
1362
1363 menuconfig ARMV8_DEPRECATED
1364         bool "Emulate deprecated/obsolete ARMv8 instructions"
1365         depends on SYSCTL
1366         help
1367           Legacy software support may require certain instructions
1368           that have been deprecated or obsoleted in the architecture.
1369
1370           Enable this config to enable selective emulation of these
1371           features.
1372
1373           If unsure, say Y
1374
1375 if ARMV8_DEPRECATED
1376
1377 config SWP_EMULATION
1378         bool "Emulate SWP/SWPB instructions"
1379         help
1380           ARMv8 obsoletes the use of A32 SWP/SWPB instructions such that
1381           they are always undefined. Say Y here to enable software
1382           emulation of these instructions for userspace using LDXR/STXR.
1383           This feature can be controlled at runtime with the abi.swp
1384           sysctl which is disabled by default.
1385
1386           In some older versions of glibc [<=2.8] SWP is used during futex
1387           trylock() operations with the assumption that the code will not
1388           be preempted. This invalid assumption may be more likely to fail
1389           with SWP emulation enabled, leading to deadlock of the user
1390           application.
1391
1392           NOTE: when accessing uncached shared regions, LDXR/STXR rely
1393           on an external transaction monitoring block called a global
1394           monitor to maintain update atomicity. If your system does not
1395           implement a global monitor, this option can cause programs that
1396           perform SWP operations to uncached memory to deadlock.
1397
1398           If unsure, say Y
1399
1400 config CP15_BARRIER_EMULATION
1401         bool "Emulate CP15 Barrier instructions"
1402         help
1403           The CP15 barrier instructions - CP15ISB, CP15DSB, and
1404           CP15DMB - are deprecated in ARMv8 (and ARMv7). It is
1405           strongly recommended to use the ISB, DSB, and DMB
1406           instructions instead.
1407
1408           Say Y here to enable software emulation of these
1409           instructions for AArch32 userspace code. When this option is
1410           enabled, CP15 barrier usage is traced which can help
1411           identify software that needs updating. This feature can be
1412           controlled at runtime with the abi.cp15_barrier sysctl.
1413
1414           If unsure, say Y
1415
1416 config SETEND_EMULATION
1417         bool "Emulate SETEND instruction"
1418         help
1419           The SETEND instruction alters the data-endianness of the
1420           AArch32 EL0, and is deprecated in ARMv8.
1421
1422           Say Y here to enable software emulation of the instruction
1423           for AArch32 userspace code. This feature can be controlled
1424           at runtime with the abi.setend sysctl.
1425
1426           Note: All the cpus on the system must have mixed endian support at EL0
1427           for this feature to be enabled. If a new CPU - which doesn't support mixed
1428           endian - is hotplugged in after this feature has been enabled, there could
1429           be unexpected results in the applications.
1430
1431           If unsure, say Y
1432 endif
1433
1434 endif
1435
1436 menu "ARMv8.1 architectural features"
1437
1438 config ARM64_HW_AFDBM
1439         bool "Support for hardware updates of the Access and Dirty page flags"
1440         default y
1441         help
1442           The ARMv8.1 architecture extensions introduce support for
1443           hardware updates of the access and dirty information in page
1444           table entries. When enabled in TCR_EL1 (HA and HD bits) on
1445           capable processors, accesses to pages with PTE_AF cleared will
1446           set this bit instead of raising an access flag fault.
1447           Similarly, writes to read-only pages with the DBM bit set will
1448           clear the read-only bit (AP[2]) instead of raising a
1449           permission fault.
1450
1451           Kernels built with this configuration option enabled continue
1452           to work on pre-ARMv8.1 hardware and the performance impact is
1453           minimal. If unsure, say Y.
1454
1455 config ARM64_PAN
1456         bool "Enable support for Privileged Access Never (PAN)"
1457         default y
1458         help
1459          Privileged Access Never (PAN; part of the ARMv8.1 Extensions)
1460          prevents the kernel or hypervisor from accessing user-space (EL0)
1461          memory directly.
1462
1463          Choosing this option will cause any unprotected (not using
1464          copy_to_user et al) memory access to fail with a permission fault.
1465
1466          The feature is detected at runtime, and will remain as a 'nop'
1467          instruction if the cpu does not implement the feature.
1468
1469 config AS_HAS_LDAPR
1470         def_bool $(as-instr,.arch_extension rcpc)
1471
1472 config AS_HAS_LSE_ATOMICS
1473         def_bool $(as-instr,.arch_extension lse)
1474
1475 config ARM64_LSE_ATOMICS
1476         bool
1477         default ARM64_USE_LSE_ATOMICS
1478         depends on AS_HAS_LSE_ATOMICS
1479
1480 config ARM64_USE_LSE_ATOMICS
1481         bool "Atomic instructions"
1482         depends on JUMP_LABEL
1483         default y
1484         help
1485           As part of the Large System Extensions, ARMv8.1 introduces new
1486           atomic instructions that are designed specifically to scale in
1487           very large systems.
1488
1489           Say Y here to make use of these instructions for the in-kernel
1490           atomic routines. This incurs a small overhead on CPUs that do
1491           not support these instructions and requires the kernel to be
1492           built with binutils >= 2.25 in order for the new instructions
1493           to be used.
1494
1495 endmenu
1496
1497 menu "ARMv8.2 architectural features"
1498
1499 config ARM64_PMEM
1500         bool "Enable support for persistent memory"
1501         select ARCH_HAS_PMEM_API
1502         select ARCH_HAS_UACCESS_FLUSHCACHE
1503         help
1504           Say Y to enable support for the persistent memory API based on the
1505           ARMv8.2 DCPoP feature.
1506
1507           The feature is detected at runtime, and the kernel will use DC CVAC
1508           operations if DC CVAP is not supported (following the behaviour of
1509           DC CVAP itself if the system does not define a point of persistence).
1510
1511 config ARM64_RAS_EXTN
1512         bool "Enable support for RAS CPU Extensions"
1513         default y
1514         help
1515           CPUs that support the Reliability, Availability and Serviceability
1516           (RAS) Extensions, part of ARMv8.2 are able to track faults and
1517           errors, classify them and report them to software.
1518
1519           On CPUs with these extensions system software can use additional
1520           barriers to determine if faults are pending and read the
1521           classification from a new set of registers.
1522
1523           Selecting this feature will allow the kernel to use these barriers
1524           and access the new registers if the system supports the extension.
1525           Platform RAS features may additionally depend on firmware support.
1526
1527 config ARM64_CNP
1528         bool "Enable support for Common Not Private (CNP) translations"
1529         default y
1530         depends on ARM64_PAN || !ARM64_SW_TTBR0_PAN
1531         help
1532           Common Not Private (CNP) allows translation table entries to
1533           be shared between different PEs in the same inner shareable
1534           domain, so the hardware can use this fact to optimise the
1535           caching of such entries in the TLB.
1536
1537           Selecting this option allows the CNP feature to be detected
1538           at runtime, and does not affect PEs that do not implement
1539           this feature.
1540
1541 endmenu
1542
1543 menu "ARMv8.3 architectural features"
1544
1545 config ARM64_PTR_AUTH
1546         bool "Enable support for pointer authentication"
1547         default y
1548         help
1549           Pointer authentication (part of the ARMv8.3 Extensions) provides
1550           instructions for signing and authenticating pointers against secret
1551           keys, which can be used to mitigate Return Oriented Programming (ROP)
1552           and other attacks.
1553
1554           This option enables these instructions at EL0 (i.e. for userspace).
1555           Choosing this option will cause the kernel to initialise secret keys
1556           for each process at exec() time, with these keys being
1557           context-switched along with the process.
1558
1559           The feature is detected at runtime. If the feature is not present in
1560           hardware it will not be advertised to userspace/KVM guest nor will it
1561           be enabled.
1562
1563           If the feature is present on the boot CPU but not on a late CPU, then
1564           the late CPU will be parked. Also, if the boot CPU does not have
1565           address auth and the late CPU has then the late CPU will still boot
1566           but with the feature disabled. On such a system, this option should
1567           not be selected.
1568
1569 config ARM64_PTR_AUTH_KERNEL
1570         bool "Use pointer authentication for kernel"
1571         default y
1572         depends on ARM64_PTR_AUTH
1573         depends on (CC_HAS_SIGN_RETURN_ADDRESS || CC_HAS_BRANCH_PROT_PAC_RET) && AS_HAS_PAC
1574         # Modern compilers insert a .note.gnu.property section note for PAC
1575         # which is only understood by binutils starting with version 2.33.1.
1576         depends on LD_IS_LLD || LD_VERSION >= 23301 || (CC_IS_GCC && GCC_VERSION < 90100)
1577         depends on !CC_IS_CLANG || AS_HAS_CFI_NEGATE_RA_STATE
1578         depends on (!FUNCTION_GRAPH_TRACER || DYNAMIC_FTRACE_WITH_REGS)
1579         help
1580           If the compiler supports the -mbranch-protection or
1581           -msign-return-address flag (e.g. GCC 7 or later), then this option
1582           will cause the kernel itself to be compiled with return address
1583           protection. In this case, and if the target hardware is known to
1584           support pointer authentication, then CONFIG_STACKPROTECTOR can be
1585           disabled with minimal loss of protection.
1586
1587           This feature works with FUNCTION_GRAPH_TRACER option only if
1588           DYNAMIC_FTRACE_WITH_REGS is enabled.
1589
1590 config CC_HAS_BRANCH_PROT_PAC_RET
1591         # GCC 9 or later, clang 8 or later
1592         def_bool $(cc-option,-mbranch-protection=pac-ret+leaf)
1593
1594 config CC_HAS_SIGN_RETURN_ADDRESS
1595         # GCC 7, 8
1596         def_bool $(cc-option,-msign-return-address=all)
1597
1598 config AS_HAS_PAC
1599         def_bool $(cc-option,-Wa$(comma)-march=armv8.3-a)
1600
1601 config AS_HAS_CFI_NEGATE_RA_STATE
1602         def_bool $(as-instr,.cfi_startproc\n.cfi_negate_ra_state\n.cfi_endproc\n)
1603
1604 endmenu
1605
1606 menu "ARMv8.4 architectural features"
1607
1608 config ARM64_AMU_EXTN
1609         bool "Enable support for the Activity Monitors Unit CPU extension"
1610         default y
1611         help
1612           The activity monitors extension is an optional extension introduced
1613           by the ARMv8.4 CPU architecture. This enables support for version 1
1614           of the activity monitors architecture, AMUv1.
1615
1616           To enable the use of this extension on CPUs that implement it, say Y.
1617
1618           Note that for architectural reasons, firmware _must_ implement AMU
1619           support when running on CPUs that present the activity monitors
1620           extension. The required support is present in:
1621             * Version 1.5 and later of the ARM Trusted Firmware
1622
1623           For kernels that have this configuration enabled but boot with broken
1624           firmware, you may need to say N here until the firmware is fixed.
1625           Otherwise you may experience firmware panics or lockups when
1626           accessing the counter registers. Even if you are not observing these
1627           symptoms, the values returned by the register reads might not
1628           correctly reflect reality. Most commonly, the value read will be 0,
1629           indicating that the counter is not enabled.
1630
1631 config AS_HAS_ARMV8_4
1632         def_bool $(cc-option,-Wa$(comma)-march=armv8.4-a)
1633
1634 config ARM64_TLB_RANGE
1635         bool "Enable support for tlbi range feature"
1636         default y
1637         depends on AS_HAS_ARMV8_4
1638         help
1639           ARMv8.4-TLBI provides TLBI invalidation instruction that apply to a
1640           range of input addresses.
1641
1642           The feature introduces new assembly instructions, and they were
1643           support when binutils >= 2.30.
1644
1645 endmenu
1646
1647 menu "ARMv8.5 architectural features"
1648
1649 config AS_HAS_ARMV8_5
1650         def_bool $(cc-option,-Wa$(comma)-march=armv8.5-a)
1651
1652 config ARM64_BTI
1653         bool "Branch Target Identification support"
1654         default y
1655         help
1656           Branch Target Identification (part of the ARMv8.5 Extensions)
1657           provides a mechanism to limit the set of locations to which computed
1658           branch instructions such as BR or BLR can jump.
1659
1660           To make use of BTI on CPUs that support it, say Y.
1661
1662           BTI is intended to provide complementary protection to other control
1663           flow integrity protection mechanisms, such as the Pointer
1664           authentication mechanism provided as part of the ARMv8.3 Extensions.
1665           For this reason, it does not make sense to enable this option without
1666           also enabling support for pointer authentication.  Thus, when
1667           enabling this option you should also select ARM64_PTR_AUTH=y.
1668
1669           Userspace binaries must also be specifically compiled to make use of
1670           this mechanism.  If you say N here or the hardware does not support
1671           BTI, such binaries can still run, but you get no additional
1672           enforcement of branch destinations.
1673
1674 config ARM64_BTI_KERNEL
1675         bool "Use Branch Target Identification for kernel"
1676         default y
1677         depends on ARM64_BTI
1678         depends on ARM64_PTR_AUTH_KERNEL
1679         depends on CC_HAS_BRANCH_PROT_PAC_RET_BTI
1680         # https://gcc.gnu.org/bugzilla/show_bug.cgi?id=94697
1681         depends on !CC_IS_GCC || GCC_VERSION >= 100100
1682         # https://gcc.gnu.org/bugzilla/show_bug.cgi?id=106671
1683         depends on !CC_IS_GCC
1684         # https://github.com/llvm/llvm-project/commit/a88c722e687e6780dcd6a58718350dc76fcc4cc9
1685         depends on !CC_IS_CLANG || CLANG_VERSION >= 120000
1686         depends on (!FUNCTION_GRAPH_TRACER || DYNAMIC_FTRACE_WITH_REGS)
1687         help
1688           Build the kernel with Branch Target Identification annotations
1689           and enable enforcement of this for kernel code. When this option
1690           is enabled and the system supports BTI all kernel code including
1691           modular code must have BTI enabled.
1692
1693 config CC_HAS_BRANCH_PROT_PAC_RET_BTI
1694         # GCC 9 or later, clang 8 or later
1695         def_bool $(cc-option,-mbranch-protection=pac-ret+leaf+bti)
1696
1697 config ARM64_E0PD
1698         bool "Enable support for E0PD"
1699         default y
1700         help
1701           E0PD (part of the ARMv8.5 extensions) allows us to ensure
1702           that EL0 accesses made via TTBR1 always fault in constant time,
1703           providing similar benefits to KASLR as those provided by KPTI, but
1704           with lower overhead and without disrupting legitimate access to
1705           kernel memory such as SPE.
1706
1707           This option enables E0PD for TTBR1 where available.
1708
1709 config ARCH_RANDOM
1710         bool "Enable support for random number generation"
1711         default y
1712         help
1713           Random number generation (part of the ARMv8.5 Extensions)
1714           provides a high bandwidth, cryptographically secure
1715           hardware random number generator.
1716
1717 config ARM64_AS_HAS_MTE
1718         # Initial support for MTE went in binutils 2.32.0, checked with
1719         # ".arch armv8.5-a+memtag" below. However, this was incomplete
1720         # as a late addition to the final architecture spec (LDGM/STGM)
1721         # is only supported in the newer 2.32.x and 2.33 binutils
1722         # versions, hence the extra "stgm" instruction check below.
1723         def_bool $(as-instr,.arch armv8.5-a+memtag\nstgm xzr$(comma)[x0])
1724
1725 config ARM64_MTE
1726         bool "Memory Tagging Extension support"
1727         default y
1728         depends on ARM64_AS_HAS_MTE && ARM64_TAGGED_ADDR_ABI
1729         depends on AS_HAS_ARMV8_5
1730         depends on AS_HAS_LSE_ATOMICS
1731         # Required for tag checking in the uaccess routines
1732         depends on ARM64_PAN
1733         select ARCH_USES_HIGH_VMA_FLAGS
1734         help
1735           Memory Tagging (part of the ARMv8.5 Extensions) provides
1736           architectural support for run-time, always-on detection of
1737           various classes of memory error to aid with software debugging
1738           to eliminate vulnerabilities arising from memory-unsafe
1739           languages.
1740
1741           This option enables the support for the Memory Tagging
1742           Extension at EL0 (i.e. for userspace).
1743
1744           Selecting this option allows the feature to be detected at
1745           runtime. Any secondary CPU not implementing this feature will
1746           not be allowed a late bring-up.
1747
1748           Userspace binaries that want to use this feature must
1749           explicitly opt in. The mechanism for the userspace is
1750           described in:
1751
1752           Documentation/arm64/memory-tagging-extension.rst.
1753
1754 endmenu
1755
1756 menu "ARMv8.7 architectural features"
1757
1758 config ARM64_EPAN
1759         bool "Enable support for Enhanced Privileged Access Never (EPAN)"
1760         default y
1761         depends on ARM64_PAN
1762         help
1763          Enhanced Privileged Access Never (EPAN) allows Privileged
1764          Access Never to be used with Execute-only mappings.
1765
1766          The feature is detected at runtime, and will remain disabled
1767          if the cpu does not implement the feature.
1768 endmenu
1769
1770 config ARM64_SVE
1771         bool "ARM Scalable Vector Extension support"
1772         default y
1773         help
1774           The Scalable Vector Extension (SVE) is an extension to the AArch64
1775           execution state which complements and extends the SIMD functionality
1776           of the base architecture to support much larger vectors and to enable
1777           additional vectorisation opportunities.
1778
1779           To enable use of this extension on CPUs that implement it, say Y.
1780
1781           On CPUs that support the SVE2 extensions, this option will enable
1782           those too.
1783
1784           Note that for architectural reasons, firmware _must_ implement SVE
1785           support when running on SVE capable hardware.  The required support
1786           is present in:
1787
1788             * version 1.5 and later of the ARM Trusted Firmware
1789             * the AArch64 boot wrapper since commit 5e1261e08abf
1790               ("bootwrapper: SVE: Enable SVE for EL2 and below").
1791
1792           For other firmware implementations, consult the firmware documentation
1793           or vendor.
1794
1795           If you need the kernel to boot on SVE-capable hardware with broken
1796           firmware, you may need to say N here until you get your firmware
1797           fixed.  Otherwise, you may experience firmware panics or lockups when
1798           booting the kernel.  If unsure and you are not observing these
1799           symptoms, you should assume that it is safe to say Y.
1800
1801 config ARM64_MODULE_PLTS
1802         bool "Use PLTs to allow module memory to spill over into vmalloc area"
1803         depends on MODULES
1804         select HAVE_MOD_ARCH_SPECIFIC
1805         help
1806           Allocate PLTs when loading modules so that jumps and calls whose
1807           targets are too far away for their relative offsets to be encoded
1808           in the instructions themselves can be bounced via veneers in the
1809           module's PLT. This allows modules to be allocated in the generic
1810           vmalloc area after the dedicated module memory area has been
1811           exhausted.
1812
1813           When running with address space randomization (KASLR), the module
1814           region itself may be too far away for ordinary relative jumps and
1815           calls, and so in that case, module PLTs are required and cannot be
1816           disabled.
1817
1818           Specific errata workaround(s) might also force module PLTs to be
1819           enabled (ARM64_ERRATUM_843419).
1820
1821 config ARM64_PSEUDO_NMI
1822         bool "Support for NMI-like interrupts"
1823         select ARM_GIC_V3
1824         help
1825           Adds support for mimicking Non-Maskable Interrupts through the use of
1826           GIC interrupt priority. This support requires version 3 or later of
1827           ARM GIC.
1828
1829           This high priority configuration for interrupts needs to be
1830           explicitly enabled by setting the kernel parameter
1831           "irqchip.gicv3_pseudo_nmi" to 1.
1832
1833           If unsure, say N
1834
1835 if ARM64_PSEUDO_NMI
1836 config ARM64_DEBUG_PRIORITY_MASKING
1837         bool "Debug interrupt priority masking"
1838         help
1839           This adds runtime checks to functions enabling/disabling
1840           interrupts when using priority masking. The additional checks verify
1841           the validity of ICC_PMR_EL1 when calling concerned functions.
1842
1843           If unsure, say N
1844 endif
1845
1846 config RELOCATABLE
1847         bool "Build a relocatable kernel image" if EXPERT
1848         select ARCH_HAS_RELR
1849         default y
1850         help
1851           This builds the kernel as a Position Independent Executable (PIE),
1852           which retains all relocation metadata required to relocate the
1853           kernel binary at runtime to a different virtual address than the
1854           address it was linked at.
1855           Since AArch64 uses the RELA relocation format, this requires a
1856           relocation pass at runtime even if the kernel is loaded at the
1857           same address it was linked at.
1858
1859 config RANDOMIZE_BASE
1860         bool "Randomize the address of the kernel image"
1861         select ARM64_MODULE_PLTS if MODULES
1862         select RELOCATABLE
1863         help
1864           Randomizes the virtual address at which the kernel image is
1865           loaded, as a security feature that deters exploit attempts
1866           relying on knowledge of the location of kernel internals.
1867
1868           It is the bootloader's job to provide entropy, by passing a
1869           random u64 value in /chosen/kaslr-seed at kernel entry.
1870
1871           When booting via the UEFI stub, it will invoke the firmware's
1872           EFI_RNG_PROTOCOL implementation (if available) to supply entropy
1873           to the kernel proper. In addition, it will randomise the physical
1874           location of the kernel Image as well.
1875
1876           If unsure, say N.
1877
1878 config RANDOMIZE_MODULE_REGION_FULL
1879         bool "Randomize the module region over a 2 GB range"
1880         depends on RANDOMIZE_BASE
1881         default y
1882         help
1883           Randomizes the location of the module region inside a 2 GB window
1884           covering the core kernel. This way, it is less likely for modules
1885           to leak information about the location of core kernel data structures
1886           but it does imply that function calls between modules and the core
1887           kernel will need to be resolved via veneers in the module PLT.
1888
1889           When this option is not set, the module region will be randomized over
1890           a limited range that contains the [_stext, _etext] interval of the
1891           core kernel, so branch relocations are almost always in range unless
1892           ARM64_MODULE_PLTS is enabled and the region is exhausted. In this
1893           particular case of region exhaustion, modules might be able to fall
1894           back to a larger 2GB area.
1895
1896 config CC_HAVE_STACKPROTECTOR_SYSREG
1897         def_bool $(cc-option,-mstack-protector-guard=sysreg -mstack-protector-guard-reg=sp_el0 -mstack-protector-guard-offset=0)
1898
1899 config STACKPROTECTOR_PER_TASK
1900         def_bool y
1901         depends on STACKPROTECTOR && CC_HAVE_STACKPROTECTOR_SYSREG
1902
1903 endmenu
1904
1905 menu "Boot options"
1906
1907 config ARM64_ACPI_PARKING_PROTOCOL
1908         bool "Enable support for the ARM64 ACPI parking protocol"
1909         depends on ACPI
1910         help
1911           Enable support for the ARM64 ACPI parking protocol. If disabled
1912           the kernel will not allow booting through the ARM64 ACPI parking
1913           protocol even if the corresponding data is present in the ACPI
1914           MADT table.
1915
1916 config CMDLINE
1917         string "Default kernel command string"
1918         default ""
1919         help
1920           Provide a set of default command-line options at build time by
1921           entering them here. As a minimum, you should specify the the
1922           root device (e.g. root=/dev/nfs).
1923
1924 choice
1925         prompt "Kernel command line type" if CMDLINE != ""
1926         default CMDLINE_FROM_BOOTLOADER
1927         help
1928           Choose how the kernel will handle the provided default kernel
1929           command line string.
1930
1931 config CMDLINE_FROM_BOOTLOADER
1932         bool "Use bootloader kernel arguments if available"
1933         help
1934           Uses the command-line options passed by the boot loader. If
1935           the boot loader doesn't provide any, the default kernel command
1936           string provided in CMDLINE will be used.
1937
1938 config CMDLINE_FORCE
1939         bool "Always use the default kernel command string"
1940         help
1941           Always use the default kernel command string, even if the boot
1942           loader passes other arguments to the kernel.
1943           This is useful if you cannot or don't want to change the
1944           command-line options your boot loader passes to the kernel.
1945
1946 endchoice
1947
1948 config EFI_STUB
1949         bool
1950
1951 config EFI
1952         bool "UEFI runtime support"
1953         depends on OF && !CPU_BIG_ENDIAN
1954         depends on KERNEL_MODE_NEON
1955         select ARCH_SUPPORTS_ACPI
1956         select LIBFDT
1957         select UCS2_STRING
1958         select EFI_PARAMS_FROM_FDT
1959         select EFI_RUNTIME_WRAPPERS
1960         select EFI_STUB
1961         select EFI_GENERIC_STUB
1962         imply IMA_SECURE_AND_OR_TRUSTED_BOOT
1963         default y
1964         help
1965           This option provides support for runtime services provided
1966           by UEFI firmware (such as non-volatile variables, realtime
1967           clock, and platform reset). A UEFI stub is also provided to
1968           allow the kernel to be booted as an EFI application. This
1969           is only useful on systems that have UEFI firmware.
1970
1971 config DMI
1972         bool "Enable support for SMBIOS (DMI) tables"
1973         depends on EFI
1974         default y
1975         help
1976           This enables SMBIOS/DMI feature for systems.
1977
1978           This option is only useful on systems that have UEFI firmware.
1979           However, even with this option, the resultant kernel should
1980           continue to boot on existing non-UEFI platforms.
1981
1982 endmenu
1983
1984 config SYSVIPC_COMPAT
1985         def_bool y
1986         depends on COMPAT && SYSVIPC
1987
1988 menu "Power management options"
1989
1990 source "kernel/power/Kconfig"
1991
1992 config ARCH_HIBERNATION_POSSIBLE
1993         def_bool y
1994         depends on CPU_PM
1995
1996 config ARCH_HIBERNATION_HEADER
1997         def_bool y
1998         depends on HIBERNATION
1999
2000 config ARCH_SUSPEND_POSSIBLE
2001         def_bool y
2002
2003 endmenu
2004
2005 menu "CPU Power Management"
2006
2007 source "drivers/cpuidle/Kconfig"
2008
2009 source "drivers/cpufreq/Kconfig"
2010
2011 endmenu
2012
2013 source "drivers/acpi/Kconfig"
2014
2015 source "arch/arm64/kvm/Kconfig"
2016
2017 if CRYPTO
2018 source "arch/arm64/crypto/Kconfig"
2019 endif