Merge https://gitlab.denx.de/u-boot/custodians/u-boot-clk
[platform/kernel/u-boot.git] / arch / arm / mach-rockchip / Kconfig
1 if ARCH_ROCKCHIP
2
3 config ROCKCHIP_RK3036
4         bool "Support Rockchip RK3036"
5         select CPU_V7A
6         select SUPPORT_SPL
7         select SPL
8         imply USB_FUNCTION_ROCKUSB
9         imply CMD_ROCKUSB
10         imply ROCKCHIP_COMMON_BOARD
11         help
12           The Rockchip RK3036 is a ARM-based SoC with a dual-core Cortex-A7
13           including NEON and GPU, Mali-400 graphics, several DDR3 options
14           and video codec support. Peripherals include Gigabit Ethernet,
15           USB2 host and OTG, SDIO, I2S, UART, SPI, I2C and PWMs.
16
17 config ROCKCHIP_RK3128
18         bool "Support Rockchip RK3128"
19         select CPU_V7A
20         imply ROCKCHIP_COMMON_BOARD
21         help
22           The Rockchip RK3128 is a ARM-based SoC with a quad-core Cortex-A7
23           including NEON and GPU, Mali-400 graphics, several DDR3 options
24           and video codec support. Peripherals include Gigabit Ethernet,
25           USB2 host and OTG, SDIO, I2S, UART, SPI, I2C and PWMs.
26
27 config ROCKCHIP_RK3188
28         bool "Support Rockchip RK3188"
29         select CPU_V7A
30         select SPL_BOARD_INIT if SPL
31         select SUPPORT_SPL
32         select SPL
33         select SPL_CLK
34         select SPL_REGMAP
35         select SPL_SYSCON
36         select SPL_RAM
37         select SPL_DRIVERS_MISC_SUPPORT
38         select SPL_ROCKCHIP_EARLYRETURN_TO_BROM
39         select SPL_ROCKCHIP_BACK_TO_BROM
40         select BOARD_LATE_INIT
41         imply ROCKCHIP_COMMON_BOARD
42         imply SPL_ROCKCHIP_COMMON_BOARD
43         help
44           The Rockchip RK3188 is a ARM-based SoC with a quad-core Cortex-A9
45           including NEON and GPU, 512KB L2 cache, Mali-400 graphics, two
46           video interfaces, several memory options and video codec support.
47           Peripherals include Fast Ethernet, USB2 host and OTG, SDIO, I2S,
48           UART, SPI, I2C and PWMs.
49
50 config ROCKCHIP_RK322X
51         bool "Support Rockchip RK3228/RK3229"
52         select CPU_V7A
53         select SUPPORT_SPL
54         select SUPPORT_TPL
55         select SPL
56         select SPL_DM
57         select SPL_OF_LIBFDT
58         select TPL
59         select TPL_DM
60         select TPL_OF_LIBFDT
61         select TPL_NEEDS_SEPARATE_TEXT_BASE if SPL
62         select TPL_NEEDS_SEPARATE_STACK if TPL
63         select SPL_DRIVERS_MISC_SUPPORT
64         imply ROCKCHIP_COMMON_BOARD
65         imply SPL_SERIAL_SUPPORT
66         imply SPL_ROCKCHIP_COMMON_BOARD
67         imply TPL_SERIAL_SUPPORT
68         imply TPL_ROCKCHIP_COMMON_BOARD
69         select TPL_LIBCOMMON_SUPPORT
70         select TPL_LIBGENERIC_SUPPORT
71         help
72           The Rockchip RK3229 is a ARM-based SoC with a dual-core Cortex-A7
73           including NEON and GPU, Mali-400 graphics, several DDR3 options
74           and video codec support. Peripherals include Gigabit Ethernet,
75           USB2 host and OTG, SDIO, I2S, UART, SPI, I2C and PWMs.
76
77 config ROCKCHIP_RK3288
78         bool "Support Rockchip RK3288"
79         select CPU_V7A
80         select SUPPORT_SPL
81         select SPL
82         select SUPPORT_TPL
83         imply ROCKCHIP_COMMON_BOARD
84         imply SPL_ROCKCHIP_COMMON_BOARD
85         imply TPL_CLK
86         imply TPL_DM
87         imply TPL_DRIVERS_MISC_SUPPORT
88         imply TPL_LIBCOMMON_SUPPORT
89         imply TPL_LIBGENERIC_SUPPORT
90         imply TPL_NEEDS_SEPARATE_TEXT_BASE
91         imply TPL_NEEDS_SEPARATE_STACK
92         imply TPL_OF_CONTROL
93         imply TPL_OF_PLATDATA
94         imply TPL_RAM
95         imply TPL_REGMAP
96         imply TPL_ROCKCHIP_COMMON_BOARD
97         imply TPL_SERIAL_SUPPORT
98         imply TPL_SYSCON
99         imply USB_FUNCTION_ROCKUSB
100         imply CMD_ROCKUSB
101         help
102           The Rockchip RK3288 is a ARM-based SoC with a quad-core Cortex-A17
103           including NEON and GPU, 1MB L2 cache, Mali-T7 graphics, two
104           video interfaces supporting HDMI and eDP, several DDR3 options
105           and video codec support. Peripherals include Gigabit Ethernet,
106           USB2 host and OTG, SDIO, I2S, UARTs, SPI, I2C and PWMs.
107
108 config ROCKCHIP_RK3328
109         bool "Support Rockchip RK3328"
110         select ARM64
111         select SUPPORT_SPL
112         select SPL
113         imply ROCKCHIP_COMMON_BOARD
114         imply SPL_ROCKCHIP_COMMON_BOARD
115         imply SPL_SERIAL_SUPPORT
116         imply SPL_SEPARATE_BSS
117         select ENABLE_ARM_SOC_BOOT0_HOOK
118         select DEBUG_UART_BOARD_INIT
119         select SYS_NS16550
120         help
121           The Rockchip RK3328 is a ARM-based SoC with a quad-core Cortex-A53.
122           including NEON and GPU, 1MB L2 cache, Mali-T7 graphics, two
123           video interfaces supporting HDMI and eDP, several DDR3 options
124           and video codec support. Peripherals include Gigabit Ethernet,
125           USB2 host and OTG, SDIO, I2S, UARTs, SPI, I2C and PWMs.
126
127 config ROCKCHIP_RK3368
128         bool "Support Rockchip RK3368"
129         select ARM64
130         select SUPPORT_SPL
131         select SUPPORT_TPL
132         select TPL_NEEDS_SEPARATE_TEXT_BASE if SPL
133         select TPL_NEEDS_SEPARATE_STACK if TPL
134         imply ROCKCHIP_COMMON_BOARD
135         imply SPL_ROCKCHIP_COMMON_BOARD
136         imply SPL_SEPARATE_BSS
137         imply SPL_SERIAL_SUPPORT
138         imply TPL_SERIAL_SUPPORT
139         imply TPL_ROCKCHIP_COMMON_BOARD
140         help
141           The Rockchip RK3368 is a ARM-based SoC with a octa-core (organised
142           into a big and little cluster with 4 cores each) Cortex-A53 including
143           AdvSIMD, 512KB L2 cache (for the big cluster) and 256 KB L2 cache
144           (for the little cluster), PowerVR G6110 based graphics, one video
145           output processor supporting LVDS/HDMI/eDP, several DDR3 options and
146           video codec support.
147
148           On-chip peripherals include Gigabit Ethernet, USB2 host and OTG, SDIO,
149           I2S, UARTs, SPI, I2C and PWMs.
150
151 config ROCKCHIP_RK3399
152         bool "Support Rockchip RK3399"
153         select ARM64
154         select SUPPORT_SPL
155         select SUPPORT_TPL
156         select SPL
157         select SPL_ATF
158         select SPL_ATF_NO_PLATFORM_PARAM if SPL_ATF
159         select SPL_BOARD_INIT if SPL
160         select SPL_LOAD_FIT
161         select SPL_CLK if SPL
162         select SPL_PINCTRL if SPL
163         select SPL_RAM if SPL
164         select SPL_REGMAP if SPL
165         select SPL_SYSCON if SPL
166         select TPL_NEEDS_SEPARATE_TEXT_BASE if TPL
167         select TPL_NEEDS_SEPARATE_STACK if TPL
168         select SPL_SEPARATE_BSS
169         select SPL_SERIAL_SUPPORT
170         select SPL_DRIVERS_MISC_SUPPORT
171         select CLK
172         select FIT
173         select PINCTRL
174         select RAM
175         select REGMAP
176         select SYSCON
177         select DM_PMIC
178         select DM_REGULATOR_FIXED
179         select BOARD_LATE_INIT
180         imply ROCKCHIP_COMMON_BOARD
181         imply SPL_ROCKCHIP_COMMON_BOARD
182         imply TPL_SERIAL_SUPPORT
183         imply TPL_LIBCOMMON_SUPPORT
184         imply TPL_LIBGENERIC_SUPPORT
185         imply TPL_SYS_MALLOC_SIMPLE
186         imply TPL_DRIVERS_MISC_SUPPORT
187         imply TPL_OF_CONTROL
188         imply TPL_DM
189         imply TPL_REGMAP
190         imply TPL_SYSCON
191         imply TPL_RAM
192         imply TPL_CLK
193         imply TPL_TINY_MEMSET
194         imply TPL_ROCKCHIP_COMMON_BOARD
195         help
196           The Rockchip RK3399 is a ARM-based SoC with a dual-core Cortex-A72
197           and quad-core Cortex-A53.
198           including NEON and GPU, 1MB L2 cache, Mali-T7 graphics, two
199           video interfaces supporting HDMI and eDP, several DDR3 options
200           and video codec support. Peripherals include Gigabit Ethernet,
201           USB2 host and OTG, SDIO, I2S, UARTs, SPI, I2C and PWMs.
202
203 config ROCKCHIP_RV1108
204         bool "Support Rockchip RV1108"
205         select CPU_V7A
206         imply ROCKCHIP_COMMON_BOARD
207         help
208           The Rockchip RV1108 is a ARM-based SoC with a single-core Cortex-A7
209           and a DSP.
210
211 config ROCKCHIP_USB_UART
212         bool "Route uart output to usb pins"
213         help
214           Rockchip SoCs have the ability to route the signals of the debug
215           uart through the d+ and d- pins of a specific usb phy to enable
216           some form of closed-case debugging. With this option supported
217           SoCs will enable this routing as a debug measure.
218
219 config SPL_ROCKCHIP_BACK_TO_BROM
220         bool "SPL returns to bootrom"
221         default y if ROCKCHIP_RK3036
222         select ROCKCHIP_BROM_HELPER
223         select SPL_BOOTROM_SUPPORT
224         depends on SPL
225         help
226           Rockchip SoCs have ability to load SPL & U-Boot binary. If enabled,
227           SPL will return to the boot rom, which will then load the U-Boot
228           binary to keep going on.
229
230 config TPL_ROCKCHIP_BACK_TO_BROM
231         bool "TPL returns to bootrom"
232         default y
233         select ROCKCHIP_BROM_HELPER
234         select TPL_BOOTROM_SUPPORT
235         depends on TPL
236         help
237           Rockchip SoCs have ability to load SPL & U-Boot binary. If enabled,
238           SPL will return to the boot rom, which will then load the U-Boot
239           binary to keep going on.
240
241 config ROCKCHIP_COMMON_BOARD
242         bool "Rockchip common board file"
243         help
244           Rockchip SoCs have similar boot process, Common board file is mainly
245           in charge of common process of board_init() and board_late_init() for
246           U-Boot proper.
247
248 config SPL_ROCKCHIP_COMMON_BOARD
249         bool "Rockchip SPL common board file"
250         depends on SPL
251         help
252           Rockchip SoCs have similar boot process, SPL is mainly in charge of
253           load and boot Trust ATF/U-Boot firmware, and DRAM init if there is
254           no TPL for the board.
255
256 config TPL_ROCKCHIP_COMMON_BOARD
257         bool ""
258         depends on TPL
259         help
260           Rockchip SoCs have similar boot process, prefer to use TPL for DRAM
261           init and back to bootrom, and SPL as Trust ATF/U-Boot loader. TPL
262           common board is a basic TPL board init which can be shared for most
263           of SoCs to avoid copy-pase for different SoCs.
264
265 config ROCKCHIP_BOOT_MODE_REG
266         hex "Rockchip boot mode flag register address"
267         help
268           The Soc will enter to different boot mode(defined in asm/arch-rockchip/boot_mode.h)
269           according to the value from this register.
270
271 config ROCKCHIP_SPL_RESERVE_IRAM
272         hex "Size of IRAM reserved in SPL"
273         default 0
274         help
275           SPL may need reserve memory for firmware loaded by SPL, whose load
276           address is in IRAM and may overlay with SPL text area if not
277           reserved.
278
279 config ROCKCHIP_BROM_HELPER
280         bool
281
282 config SPL_ROCKCHIP_EARLYRETURN_TO_BROM
283         bool "SPL requires early-return (for RK3188-style BROM) to BROM"
284         depends on SPL && ENABLE_ARM_SOC_BOOT0_HOOK
285         help
286           Some Rockchip BROM variants (e.g. on the RK3188) load the
287           first stage in segments and enter multiple times. E.g. on
288           the RK3188, the first 1KB of the first stage are loaded
289           first and entered; after returning to the BROM, the
290           remainder of the first stage is loaded, but the BROM
291           re-enters at the same address/to the same code as previously.
292
293           This enables support code in the BOOT0 hook for the SPL stage
294           to allow multiple entries.
295
296 config TPL_ROCKCHIP_EARLYRETURN_TO_BROM
297         bool "TPL requires early-return (for RK3188-style BROM) to BROM"
298         depends on TPL && ENABLE_ARM_SOC_BOOT0_HOOK
299         help
300           Some Rockchip BROM variants (e.g. on the RK3188) load the
301           first stage in segments and enter multiple times. E.g. on
302           the RK3188, the first 1KB of the first stage are loaded
303           first and entered; after returning to the BROM, the
304           remainder of the first stage is loaded, but the BROM
305           re-enters at the same address/to the same code as previously.
306
307           This enables support code in the BOOT0 hook for the TPL stage
308           to allow multiple entries.
309
310 config SPL_MMC_SUPPORT
311         default y if !SPL_ROCKCHIP_BACK_TO_BROM
312
313 source "arch/arm/mach-rockchip/rk3036/Kconfig"
314 source "arch/arm/mach-rockchip/rk3128/Kconfig"
315 source "arch/arm/mach-rockchip/rk3188/Kconfig"
316 source "arch/arm/mach-rockchip/rk322x/Kconfig"
317 source "arch/arm/mach-rockchip/rk3288/Kconfig"
318 source "arch/arm/mach-rockchip/rk3328/Kconfig"
319 source "arch/arm/mach-rockchip/rk3368/Kconfig"
320 source "arch/arm/mach-rockchip/rk3399/Kconfig"
321 source "arch/arm/mach-rockchip/rv1108/Kconfig"
322 endif