Convert CONFIG_SYS_FAULT_ECHO_LINK_DOWN to Kconfig
[platform/kernel/u-boot.git] / arch / arm / mach-kirkwood / include / mach / config.h
1 /* SPDX-License-Identifier: GPL-2.0+ */
2 /*
3  * (C) Copyright 2011
4  * Marvell Semiconductor <www.marvell.com>
5  * Written-by: Lei Wen <leiwen@marvell.com>
6  */
7
8 /*
9  * This file should be included in board config header file.
10  *
11  * It supports common definitions for Kirkwood platform
12  */
13
14 #ifndef _KW_CONFIG_H
15 #define _KW_CONFIG_H
16
17 #if defined (CONFIG_KW88F6281)
18 #include <asm/arch/kw88f6281.h>
19 #elif defined (CONFIG_KW88F6192)
20 #include <asm/arch/kw88f6192.h>
21 #else
22 #error "SOC Name not defined"
23 #endif /* CONFIG_KW88F6281 */
24
25 #include <asm/arch/soc.h>
26 #define CONFIG_KIRKWOOD_EGIGA_INIT      /* Enable GbePort0/1 for kernel */
27 #define CONFIG_KIRKWOOD_RGMII_PAD_1V8   /* Set RGMII Pad voltage to 1.8V */
28 #define CONFIG_KIRKWOOD_PCIE_INIT       /* Enable PCIE Port0 for kernel */
29
30 /* Kirkwood has 2k of Security SRAM, use it for SP */
31 #define CONFIG_SYS_INIT_SP_ADDR         0xC8012000
32
33 #define CONFIG_I2C_MVTWSI_BASE0 KW_TWSI_BASE
34 #define MV_UART_CONSOLE_BASE    KW_UART0_BASE
35 #define MV_SATA_BASE            KW_SATA_BASE
36 #define MV_SATA_PORT0_OFFSET    KW_SATA_PORT0_OFFSET
37 #define MV_SATA_PORT1_OFFSET    KW_SATA_PORT1_OFFSET
38
39 /*
40  * NAND configuration
41  */
42 #ifdef CONFIG_CMD_NAND
43 #define CONFIG_NAND_KIRKWOOD
44 #define CONFIG_SYS_NAND_BASE            0xD8000000      /* MV_DEFADR_NANDF */
45 #define NAND_ALLOW_ERASE_ALL            1
46 #endif
47
48 /*
49  * IDE Support on SATA ports
50  */
51 #ifdef CONFIG_IDE
52 #define __io
53 /* Data, registers and alternate blocks are at the same offset */
54 /* Each 8-bit ATA register is aligned to a 4-bytes address */
55 /* Controller supports 48-bits LBA addressing */
56 #define CONFIG_LBA48
57 /* CONFIG_IDE requires some #defines for ATA registers */
58 /* ATA registers base is at SATA controller base */
59 #endif /* CONFIG_IDE */
60
61 /* Use common timer */
62 #define CONFIG_SYS_TIMER_COUNTS_DOWN
63 #define CONFIG_SYS_TIMER_COUNTER        (MVEBU_TIMER_BASE + 0x14)
64 #define CONFIG_SYS_TIMER_RATE           CONFIG_SYS_TCLK
65
66 #endif /* _KW_CONFIG_H */