arm: mach-k3: Add a separate function for printing sysfw version
[platform/kernel/u-boot.git] / arch / arm / mach-k3 / j721e_init.c
1 // SPDX-License-Identifier: GPL-2.0+
2 /*
3  * J721E: SoC specific initialization
4  *
5  * Copyright (C) 2018-2019 Texas Instruments Incorporated - http://www.ti.com/
6  *      Lokesh Vutla <lokeshvutla@ti.com>
7  */
8
9 #include <common.h>
10 #include <spl.h>
11 #include <asm/io.h>
12 #include <asm/armv7_mpu.h>
13 #include <asm/arch/hardware.h>
14 #include <asm/arch/sysfw-loader.h>
15 #include "common.h"
16 #include <asm/arch/sys_proto.h>
17 #include <linux/soc/ti/ti_sci_protocol.h>
18 #include <dm.h>
19 #include <dm/uclass-internal.h>
20 #include <dm/pinctrl.h>
21 #include <remoteproc.h>
22
23 #ifdef CONFIG_SPL_BUILD
24 #ifdef CONFIG_K3_LOAD_SYSFW
25 #ifdef CONFIG_TI_SECURE_DEVICE
26 struct fwl_data cbass_hc_cfg0_fwls[] = {
27         { "PCIE0_CFG", 2560, 8 },
28         { "PCIE1_CFG", 2561, 8 },
29         { "USB3SS0_CORE", 2568, 4 },
30         { "USB3SS1_CORE", 2570, 4 },
31         { "EMMC8SS0_CFG", 2576, 4 },
32         { "UFS_HCI0_CFG", 2580, 4 },
33         { "SERDES0", 2584, 1 },
34         { "SERDES1", 2585, 1 },
35 }, cbass_hc0_fwls[] = {
36         { "PCIE0_HP", 2528, 24 },
37         { "PCIE0_LP", 2529, 24 },
38         { "PCIE1_HP", 2530, 24 },
39         { "PCIE1_LP", 2531, 24 },
40 }, cbass_rc_cfg0_fwls[] = {
41         { "EMMCSD4SS0_CFG", 2380, 4 },
42 }, cbass_rc0_fwls[] = {
43         { "GPMC0", 2310, 8 },
44 }, infra_cbass0_fwls[] = {
45         { "PLL_MMR0", 8, 26 },
46         { "CTRL_MMR0", 9, 16 },
47 }, mcu_cbass0_fwls[] = {
48         { "MCU_R5FSS0_CORE0", 1024, 4 },
49         { "MCU_R5FSS0_CORE0_CFG", 1025, 2 },
50         { "MCU_R5FSS0_CORE1", 1028, 4 },
51         { "MCU_FSS0_CFG", 1032, 12 },
52         { "MCU_FSS0_S1", 1033, 8 },
53         { "MCU_FSS0_S0", 1036, 8 },
54         { "MCU_PSROM49152X32", 1048, 1 },
55         { "MCU_MSRAM128KX64", 1050, 8 },
56         { "MCU_CTRL_MMR0", 1200, 8 },
57         { "MCU_PLL_MMR0", 1201, 3 },
58         { "MCU_CPSW0", 1220, 2 },
59 }, wkup_cbass0_fwls[] = {
60         { "WKUP_CTRL_MMR0", 131, 16 },
61 };
62 #endif
63 #endif
64
65 static void mmr_unlock(u32 base, u32 partition)
66 {
67         /* Translate the base address */
68         phys_addr_t part_base = base + partition * CTRL_MMR0_PARTITION_SIZE;
69
70         /* Unlock the requested partition if locked using two-step sequence */
71         writel(CTRLMMR_LOCK_KICK0_UNLOCK_VAL, part_base + CTRLMMR_LOCK_KICK0);
72         writel(CTRLMMR_LOCK_KICK1_UNLOCK_VAL, part_base + CTRLMMR_LOCK_KICK1);
73 }
74
75 static void ctrl_mmr_unlock(void)
76 {
77         /* Unlock all WKUP_CTRL_MMR0 module registers */
78         mmr_unlock(WKUP_CTRL_MMR0_BASE, 0);
79         mmr_unlock(WKUP_CTRL_MMR0_BASE, 1);
80         mmr_unlock(WKUP_CTRL_MMR0_BASE, 2);
81         mmr_unlock(WKUP_CTRL_MMR0_BASE, 3);
82         mmr_unlock(WKUP_CTRL_MMR0_BASE, 4);
83         mmr_unlock(WKUP_CTRL_MMR0_BASE, 6);
84         mmr_unlock(WKUP_CTRL_MMR0_BASE, 7);
85
86         /* Unlock all MCU_CTRL_MMR0 module registers */
87         mmr_unlock(MCU_CTRL_MMR0_BASE, 0);
88         mmr_unlock(MCU_CTRL_MMR0_BASE, 1);
89         mmr_unlock(MCU_CTRL_MMR0_BASE, 2);
90         mmr_unlock(MCU_CTRL_MMR0_BASE, 3);
91         mmr_unlock(MCU_CTRL_MMR0_BASE, 4);
92
93         /* Unlock all CTRL_MMR0 module registers */
94         mmr_unlock(CTRL_MMR0_BASE, 0);
95         mmr_unlock(CTRL_MMR0_BASE, 1);
96         mmr_unlock(CTRL_MMR0_BASE, 2);
97         mmr_unlock(CTRL_MMR0_BASE, 3);
98         mmr_unlock(CTRL_MMR0_BASE, 4);
99         mmr_unlock(CTRL_MMR0_BASE, 5);
100         mmr_unlock(CTRL_MMR0_BASE, 6);
101         mmr_unlock(CTRL_MMR0_BASE, 7);
102 }
103
104 /*
105  * This uninitialized global variable would normal end up in the .bss section,
106  * but the .bss is cleared between writing and reading this variable, so move
107  * it to the .data section.
108  */
109 u32 bootindex __attribute__((section(".data")));
110
111 static void store_boot_index_from_rom(void)
112 {
113         bootindex = *(u32 *)(CONFIG_SYS_K3_BOOT_PARAM_TABLE_INDEX);
114 }
115
116 void board_init_f(ulong dummy)
117 {
118 #if defined(CONFIG_K3_J721E_DDRSS) || defined(CONFIG_K3_LOAD_SYSFW)
119         struct udevice *dev;
120         int ret;
121 #endif
122         /*
123          * Cannot delay this further as there is a chance that
124          * K3_BOOT_PARAM_TABLE_INDEX can be over written by SPL MALLOC section.
125          */
126         store_boot_index_from_rom();
127
128         /* Make all control module registers accessible */
129         ctrl_mmr_unlock();
130
131 #ifdef CONFIG_CPU_V7R
132         disable_linefill_optimization();
133         setup_k3_mpu_regions();
134 #endif
135
136         /* Init DM early */
137         spl_early_init();
138
139 #ifdef CONFIG_K3_LOAD_SYSFW
140         /*
141          * Process pinctrl for the serial0 a.k.a. MCU_UART0 module and continue
142          * regardless of the result of pinctrl. Do this without probing the
143          * device, but instead by searching the device that would request the
144          * given sequence number if probed. The UART will be used by the system
145          * firmware (SYSFW) image for various purposes and SYSFW depends on us
146          * to initialize its pin settings.
147          */
148         ret = uclass_find_device_by_seq(UCLASS_SERIAL, 0, true, &dev);
149         if (!ret)
150                 pinctrl_select_state(dev, "default");
151
152         /*
153          * Load, start up, and configure system controller firmware. Provide
154          * the U-Boot console init function to the SYSFW post-PM configuration
155          * callback hook, effectively switching on (or over) the console
156          * output.
157          */
158         k3_sysfw_loader(preloader_console_init);
159
160         /* Disable ROM configured firewalls right after loading sysfw */
161 #ifdef CONFIG_TI_SECURE_DEVICE
162         remove_fwl_configs(cbass_hc_cfg0_fwls, ARRAY_SIZE(cbass_hc_cfg0_fwls));
163         remove_fwl_configs(cbass_hc0_fwls, ARRAY_SIZE(cbass_hc0_fwls));
164         remove_fwl_configs(cbass_rc_cfg0_fwls, ARRAY_SIZE(cbass_rc_cfg0_fwls));
165         remove_fwl_configs(cbass_rc0_fwls, ARRAY_SIZE(cbass_rc0_fwls));
166         remove_fwl_configs(infra_cbass0_fwls, ARRAY_SIZE(infra_cbass0_fwls));
167         remove_fwl_configs(mcu_cbass0_fwls, ARRAY_SIZE(mcu_cbass0_fwls));
168         remove_fwl_configs(wkup_cbass0_fwls, ARRAY_SIZE(wkup_cbass0_fwls));
169 #endif
170 #else
171         /* Prepare console output */
172         preloader_console_init();
173 #endif
174
175         /* Output System Firmware version info */
176         k3_sysfw_print_ver();
177
178         /* Perform EEPROM-based board detection */
179         do_board_detect();
180
181 #if defined(CONFIG_CPU_V7R) && defined(CONFIG_K3_AVS0)
182         ret = uclass_get_device_by_driver(UCLASS_MISC, DM_GET_DRIVER(k3_avs),
183                                           &dev);
184         if (ret)
185                 printf("AVS init failed: %d\n", ret);
186 #endif
187
188 #if defined(CONFIG_K3_J721E_DDRSS)
189         ret = uclass_get_device(UCLASS_RAM, 0, &dev);
190         if (ret)
191                 panic("DRAM init failed: %d\n", ret);
192 #endif
193 }
194
195 u32 spl_boot_mode(const u32 boot_device)
196 {
197         switch (boot_device) {
198         case BOOT_DEVICE_MMC1:
199                 return MMCSD_MODE_EMMCBOOT;
200         case BOOT_DEVICE_MMC2:
201                 return MMCSD_MODE_FS;
202         default:
203                 return MMCSD_MODE_RAW;
204         }
205 }
206
207 static u32 __get_primary_bootmedia(u32 main_devstat, u32 wkup_devstat)
208 {
209
210         u32 bootmode = (wkup_devstat & WKUP_DEVSTAT_PRIMARY_BOOTMODE_MASK) >>
211                         WKUP_DEVSTAT_PRIMARY_BOOTMODE_SHIFT;
212
213         bootmode |= (main_devstat & MAIN_DEVSTAT_BOOT_MODE_B_MASK) <<
214                         BOOT_MODE_B_SHIFT;
215
216         if (bootmode == BOOT_DEVICE_OSPI || bootmode == BOOT_DEVICE_QSPI)
217                 bootmode = BOOT_DEVICE_SPI;
218
219         if (bootmode == BOOT_DEVICE_MMC2) {
220                 u32 port = (main_devstat &
221                             MAIN_DEVSTAT_PRIM_BOOTMODE_MMC_PORT_MASK) >>
222                            MAIN_DEVSTAT_PRIM_BOOTMODE_PORT_SHIFT;
223                 if (port == 0x0)
224                         bootmode = BOOT_DEVICE_MMC1;
225         }
226
227         return bootmode;
228 }
229
230 u32 spl_boot_device(void)
231 {
232         u32 wkup_devstat = readl(CTRLMMR_WKUP_DEVSTAT);
233         u32 main_devstat;
234
235         if (wkup_devstat & WKUP_DEVSTAT_MCU_OMLY_MASK) {
236                 printf("ERROR: MCU only boot is not yet supported\n");
237                 return BOOT_DEVICE_RAM;
238         }
239
240         /* MAIN CTRL MMR can only be read if MCU ONLY is 0 */
241         main_devstat = readl(CTRLMMR_MAIN_DEVSTAT);
242
243         /* ToDo: Add support for backup boot media */
244         return __get_primary_bootmedia(main_devstat, wkup_devstat);
245 }
246 #endif
247
248 #ifdef CONFIG_SYS_K3_SPL_ATF
249
250 #define J721E_DEV_MCU_RTI0                      262
251 #define J721E_DEV_MCU_RTI1                      263
252 #define J721E_DEV_MCU_ARMSS0_CPU0               250
253 #define J721E_DEV_MCU_ARMSS0_CPU1               251
254
255 void release_resources_for_core_shutdown(void)
256 {
257         struct ti_sci_handle *ti_sci;
258         struct ti_sci_dev_ops *dev_ops;
259         struct ti_sci_proc_ops *proc_ops;
260         int ret;
261         u32 i;
262
263         const u32 put_device_ids[] = {
264                 J721E_DEV_MCU_RTI0,
265                 J721E_DEV_MCU_RTI1,
266         };
267
268         ti_sci = get_ti_sci_handle();
269         dev_ops = &ti_sci->ops.dev_ops;
270         proc_ops = &ti_sci->ops.proc_ops;
271
272         /* Iterate through list of devices to put (shutdown) */
273         for (i = 0; i < ARRAY_SIZE(put_device_ids); i++) {
274                 u32 id = put_device_ids[i];
275
276                 ret = dev_ops->put_device(ti_sci, id);
277                 if (ret)
278                         panic("Failed to put device %u (%d)\n", id, ret);
279         }
280
281         const u32 put_core_ids[] = {
282                 J721E_DEV_MCU_ARMSS0_CPU1,
283                 J721E_DEV_MCU_ARMSS0_CPU0,      /* Handle CPU0 after CPU1 */
284         };
285
286         /* Iterate through list of cores to put (shutdown) */
287         for (i = 0; i < ARRAY_SIZE(put_core_ids); i++) {
288                 u32 id = put_core_ids[i];
289
290                 /*
291                  * Queue up the core shutdown request. Note that this call
292                  * needs to be followed up by an actual invocation of an WFE
293                  * or WFI CPU instruction.
294                  */
295                 ret = proc_ops->proc_shutdown_no_wait(ti_sci, id);
296                 if (ret)
297                         panic("Failed sending core %u shutdown message (%d)\n",
298                               id, ret);
299         }
300 }
301 #endif
302
303 #ifdef CONFIG_SYS_K3_SPL_ATF
304 void start_non_linux_remote_cores(void)
305 {
306         int size = 0, ret;
307         u32 loadaddr = 0;
308
309         size = load_firmware("name_mainr5f0_0fw", "addr_mainr5f0_0load",
310                              &loadaddr);
311         if (size <= 0)
312                 goto err_load;
313
314         /* assuming remoteproc 2 is aliased for the needed remotecore */
315         ret = rproc_load(2, loadaddr, size);
316         if (ret) {
317                 printf("Firmware failed to start on rproc (%d)\n", ret);
318                 goto err_load;
319         }
320
321         ret = rproc_start(2);
322         if (ret) {
323                 printf("Firmware init failed on rproc (%d)\n", ret);
324                 goto err_load;
325         }
326
327         printf("Remoteproc 2 started successfully\n");
328
329         return;
330
331 err_load:
332         rproc_reset(2);
333 }
334 #endif