imx: mmdc_size: Fix checkpatch warnings
[platform/kernel/u-boot.git] / arch / arm / mach-imx / mmdc_size.c
1 // SPDX-License-Identifier: GPL-2.0+
2
3 #include <common.h>
4 #include <asm/io.h>
5
6 #if defined(CONFIG_MX53)
7 #define MEMCTL_BASE     ESDCTL_BASE_ADDR
8 #else
9 #define MEMCTL_BASE     MMDC_P0_BASE_ADDR
10 #endif
11 static const unsigned char col_lookup[] = {9, 10, 11, 8, 12, 9, 9, 9};
12 static const unsigned char bank_lookup[] = {3, 2};
13
14 /* these MMDC registers are common to the IMX53 and IMX6 */
15 struct esd_mmdc_regs {
16         u32 ctl;
17         u32 pdc;
18         u32 otc;
19         u32 cfg0;
20         u32 cfg1;
21         u32 cfg2;
22         u32 misc;
23 };
24
25 #define ESD_MMDC_CTL_GET_ROW(mdctl)     ((ctl >> 24) & 7)
26 #define ESD_MMDC_CTL_GET_COLUMN(mdctl)  ((ctl >> 20) & 7)
27 #define ESD_MMDC_CTL_GET_WIDTH(mdctl)   ((ctl >> 16) & 3)
28 #define ESD_MMDC_CTL_GET_CS1(mdctl)     ((ctl >> 30) & 1)
29 #define ESD_MMDC_MISC_GET_BANK(mdmisc)  ((misc >> 5) & 1)
30
31 /*
32  * imx_ddr_size - return size in bytes of DRAM according MMDC config
33  * The MMDC MDCTL register holds the number of bits for row, col, and data
34  * width and the MMDC MDMISC register holds the number of banks. Combine
35  * all these bits to determine the meme size the MMDC has been configured for
36  */
37 unsigned int imx_ddr_size(void)
38 {
39         struct esd_mmdc_regs *mem = (struct esd_mmdc_regs *)MEMCTL_BASE;
40         unsigned int ctl = readl(&mem->ctl);
41         unsigned int misc = readl(&mem->misc);
42         int bits = 11 + 0 + 0 + 1;      /* row + col + bank + width */
43
44         bits += ESD_MMDC_CTL_GET_ROW(ctl);
45         bits += col_lookup[ESD_MMDC_CTL_GET_COLUMN(ctl)];
46         bits += bank_lookup[ESD_MMDC_MISC_GET_BANK(misc)];
47         bits += ESD_MMDC_CTL_GET_WIDTH(ctl);
48         bits += ESD_MMDC_CTL_GET_CS1(ctl);
49
50         /* The MX6 can do only 3840 MiB of DRAM */
51         if (bits == 32)
52                 return 0xf0000000;
53
54         return 1 << bits;
55 }