2 * Copyright 2013 Freescale Semiconductor, Inc.
4 * SPDX-License-Identifier: GPL-2.0+
7 #ifndef __ASM_ARCH_IMX_REGS_H__
8 #define __ASM_ARCH_IMX_REGS_H__
12 #define IRAM_BASE_ADDR 0x3F000000 /* internal ram */
13 #define IRAM_SIZE 0x00080000 /* 512 KB */
15 #define AIPS0_BASE_ADDR 0x40000000
16 #define AIPS1_BASE_ADDR 0x40080000
19 #define MSCM_BASE_ADDR (AIPS0_BASE_ADDR + 0x00001000)
20 #define MSCM_IR_BASE_ADDR (AIPS0_BASE_ADDR + 0x00001800)
21 #define CA5SCU_BASE_ADDR (AIPS0_BASE_ADDR + 0x00002000)
22 #define CA5_INTD_BASE_ADDR (AIPS0_BASE_ADDR + 0x00003000)
23 #define CA5_L2C_BASE_ADDR (AIPS0_BASE_ADDR + 0x00006000)
24 #define NIC0_BASE_ADDR (AIPS0_BASE_ADDR + 0x00008000)
25 #define NIC1_BASE_ADDR (AIPS0_BASE_ADDR + 0x00009000)
26 #define NIC2_BASE_ADDR (AIPS0_BASE_ADDR + 0x0000A000)
27 #define NIC3_BASE_ADDR (AIPS0_BASE_ADDR + 0x0000B000)
28 #define NIC4_BASE_ADDR (AIPS0_BASE_ADDR + 0x0000C000)
29 #define NIC5_BASE_ADDR (AIPS0_BASE_ADDR + 0x0000D000)
30 #define NIC6_BASE_ADDR (AIPS0_BASE_ADDR + 0x0000E000)
31 #define NIC7_BASE_ADDR (AIPS0_BASE_ADDR + 0x0000F000)
32 #define AHBTZASC_BASE_ADDR (AIPS0_BASE_ADDR + 0x00010000)
33 #define TZASC_SYS0_BASE_ADDR (AIPS0_BASE_ADDR + 0x00011000)
34 #define TZASC_SYS1_BASE_ADDR (AIPS0_BASE_ADDR + 0x00012000)
35 #define TZASC_GFX_BASE_ADDR (AIPS0_BASE_ADDR + 0x00013000)
36 #define TZASC_DDR0_BASE_ADDR (AIPS0_BASE_ADDR + 0x00014000)
37 #define TZASC_DDR1_BASE_ADDR (AIPS0_BASE_ADDR + 0x00015000)
38 #define CSU_BASE_ADDR (AIPS0_BASE_ADDR + 0x00017000)
39 #define DMA0_BASE_ADDR (AIPS0_BASE_ADDR + 0x00018000)
40 #define DMA0_TCD_BASE_ADDR (AIPS0_BASE_ADDR + 0x00019000)
41 #define SEMA4_BASE_ADDR (AIPS0_BASE_ADDR + 0x0001D000)
42 #define FB_BASE_ADDR (AIPS0_BASE_ADDR + 0x0001E000)
43 #define DMA_MUX0_BASE_ADDR (AIPS0_BASE_ADDR + 0x00024000)
44 #define UART0_BASE (AIPS0_BASE_ADDR + 0x00027000)
45 #define UART1_BASE (AIPS0_BASE_ADDR + 0x00028000)
46 #define UART2_BASE (AIPS0_BASE_ADDR + 0x00029000)
47 #define UART3_BASE (AIPS0_BASE_ADDR + 0x0002A000)
48 #define SPI0_BASE_ADDR (AIPS0_BASE_ADDR + 0x0002C000)
49 #define SPI1_BASE_ADDR (AIPS0_BASE_ADDR + 0x0002D000)
50 #define SAI0_BASE_ADDR (AIPS0_BASE_ADDR + 0x0002F000)
51 #define SAI1_BASE_ADDR (AIPS0_BASE_ADDR + 0x00030000)
52 #define SAI2_BASE_ADDR (AIPS0_BASE_ADDR + 0x00031000)
53 #define SAI3_BASE_ADDR (AIPS0_BASE_ADDR + 0x00032000)
54 #define CRC_BASE_ADDR (AIPS0_BASE_ADDR + 0x00033000)
55 #define PDB_BASE_ADDR (AIPS0_BASE_ADDR + 0x00036000)
56 #define PIT_BASE_ADDR (AIPS0_BASE_ADDR + 0x00037000)
57 #define FTM0_BASE_ADDR (AIPS0_BASE_ADDR + 0x00038000)
58 #define FTM1_BASE_ADDR (AIPS0_BASE_ADDR + 0x00039000)
59 #define ADC_BASE_ADDR (AIPS0_BASE_ADDR + 0x0003B000)
60 #define TCON0_BASE_ADDR (AIPS0_BASE_ADDR + 0x0003D000)
61 #define WDOG1_BASE_ADDR (AIPS0_BASE_ADDR + 0x0003E000)
62 #define LPTMR_BASE_ADDR (AIPS0_BASE_ADDR + 0x00040000)
63 #define RLE_BASE_ADDR (AIPS0_BASE_ADDR + 0x00042000)
64 #define MLB_BASE_ADDR (AIPS0_BASE_ADDR + 0x00043000)
65 #define QSPI0_BASE_ADDR (AIPS0_BASE_ADDR + 0x00044000)
66 #define IOMUXC_BASE_ADDR (AIPS0_BASE_ADDR + 0x00048000)
67 #define ANADIG_BASE_ADDR (AIPS0_BASE_ADDR + 0x00050000)
68 #define SCSCM_BASE_ADDR (AIPS0_BASE_ADDR + 0x00052000)
69 #define ASRC_BASE_ADDR (AIPS0_BASE_ADDR + 0x00060000)
70 #define SPDIF_BASE_ADDR (AIPS0_BASE_ADDR + 0x00061000)
71 #define ESAI_BASE_ADDR (AIPS0_BASE_ADDR + 0x00062000)
72 #define ESAI_FIFO_BASE_ADDR (AIPS0_BASE_ADDR + 0x00063000)
73 #define WDOG_BASE_ADDR (AIPS0_BASE_ADDR + 0x00065000)
74 #define I2C0_BASE_ADDR (AIPS0_BASE_ADDR + 0x00066000)
75 #define WKUP_BASE_ADDR (AIPS0_BASE_ADDR + 0x0006A000)
76 #define CCM_BASE_ADDR (AIPS0_BASE_ADDR + 0x0006B000)
77 #define GPC_BASE_ADDR (AIPS0_BASE_ADDR + 0x0006C000)
78 #define VREG_DIG_BASE_ADDR (AIPS0_BASE_ADDR + 0x0006D000)
79 #define SRC_BASE_ADDR (AIPS0_BASE_ADDR + 0x0006E000)
80 #define CMU_BASE_ADDR (AIPS0_BASE_ADDR + 0x0006F000)
83 #define OCOTP_BASE_ADDR (AIPS1_BASE_ADDR + 0x00025000)
84 #define DDR_BASE_ADDR (AIPS1_BASE_ADDR + 0x0002E000)
85 #define ESDHC0_BASE_ADDR (AIPS1_BASE_ADDR + 0x00031000)
86 #define ESDHC1_BASE_ADDR (AIPS1_BASE_ADDR + 0x00032000)
87 #define ENET_BASE_ADDR (AIPS1_BASE_ADDR + 0x00050000)
89 /* MUX mode and PAD ctrl are in one register */
90 #define CONFIG_IOMUX_SHARE_CONF_REG
92 #define FEC_QUIRK_ENET_MAC
95 /* MSCM interrupt rounter */
96 #define MSCM_IRSPRC_CP0_EN 1
97 #define MSCM_IRSPRC_NUM 112
100 #define DDRMC_PHY_DQ_TIMING 0x00002613
101 #define DDRMC_PHY_DQS_TIMING 0x00002615
102 #define DDRMC_PHY_CTRL 0x01210080
103 #define DDRMC_PHY_MASTER_CTRL 0x0001012a
104 #define DDRMC_PHY_SLAVE_CTRL 0x00012020
106 #define DDRMC_PHY50_DDR3_MODE (1 << 12)
107 #define DDRMC_PHY50_EN_SW_HALF_CYCLE (1 << 8)
109 #define DDRMC_CR00_DRAM_CLASS_DDR3 (0x6 << 8)
110 #define DDRMC_CR00_DRAM_CLASS_LPDDR2 (0x5 << 8)
111 #define DDRMC_CR00_START 1
112 #define DDRMC_CR02_DRAM_TINIT(v) ((v) & 0xffffff)
113 #define DDRMC_CR10_TRST_PWRON(v) (v)
114 #define DDRMC_CR11_CKE_INACTIVE(v) (v)
115 #define DDRMC_CR12_WRLAT(v) (((v) & 0x1f) << 8)
116 #define DDRMC_CR12_CASLAT_LIN(v) ((v) & 0x3f)
117 #define DDRMC_CR13_TRC(v) (((v) & 0xff) << 24)
118 #define DDRMC_CR13_TRRD(v) (((v) & 0xff) << 16)
119 #define DDRMC_CR13_TCCD(v) (((v) & 0x1f) << 8)
120 #define DDRMC_CR13_TBST_INT_INTERVAL(v) ((v) & 0x7)
121 #define DDRMC_CR14_TFAW(v) (((v) & 0x3f) << 24)
122 #define DDRMC_CR14_TRP(v) (((v) & 0x1f) << 16)
123 #define DDRMC_CR14_TWTR(v) (((v) & 0xf) << 8)
124 #define DDRMC_CR14_TRAS_MIN(v) ((v) & 0xff)
125 #define DDRMC_CR16_TMRD(v) (((v) & 0x1f) << 24)
126 #define DDRMC_CR16_TRTP(v) (((v) & 0xf) << 16)
127 #define DDRMC_CR17_TRAS_MAX(v) (((v) & 0x1ffff) << 8)
128 #define DDRMC_CR17_TMOD(v) ((v) & 0xff)
129 #define DDRMC_CR18_TCKESR(v) (((v) & 0x1f) << 8)
130 #define DDRMC_CR18_TCKE(v) ((v) & 0x7)
131 #define DDRMC_CR20_AP_EN (1 << 24)
132 #define DDRMC_CR21_TRCD_INT(v) (((v) & 0xff) << 16)
133 #define DDRMC_CR21_TRAS_LOCKOUT (1 << 8)
134 #define DDRMC_CR21_CCMAP_EN 1
135 #define DDRMC_CR22_TDAL(v) (((v) & 0x3f) << 16)
136 #define DDRMC_CR23_BSTLEN(v) (((v) & 0x7) << 24)
137 #define DDRMC_CR23_TDLL(v) ((v) & 0xff)
138 #define DDRMC_CR24_TRP_AB(v) ((v) & 0x1f)
139 #define DDRMC_CR25_TREF_EN (1 << 16)
140 #define DDRMC_CR26_TREF(v) (((v) & 0xffff) << 16)
141 #define DDRMC_CR26_TRFC(v) ((v) & 0x3ff)
142 #define DDRMC_CR28_TREF_INT(v) ((v) & 0xffff)
143 #define DDRMC_CR29_TPDEX(v) ((v) & 0xffff)
144 #define DDRMC_CR30_TXPDLL(v) ((v) & 0xffff)
145 #define DDRMC_CR31_TXSNR(v) (((v) & 0xffff) << 16)
146 #define DDRMC_CR31_TXSR(v) ((v) & 0xffff)
147 #define DDRMC_CR33_EN_QK_SREF (1 << 16)
148 #define DDRMC_CR34_CKSRX(v) (((v) & 0xf) << 16)
149 #define DDRMC_CR34_CKSRE(v) (((v) & 0xf) << 8)
150 #define DDRMC_CR38_FREQ_CHG_EN (1 << 8)
151 #define DDRMC_CR39_PHY_INI_COM(v) (((v) & 0xffff) << 16)
152 #define DDRMC_CR39_PHY_INI_STA(v) (((v) & 0xff) << 8)
153 #define DDRMC_CR39_FRQ_CH_DLLOFF(v) ((v) & 0x3)
154 #define DDRMC_CR41_PHY_INI_STRT_INI_DIS 1
155 #define DDRMC_CR48_MR1_DA_0(v) (((v) & 0xffff) << 16)
156 #define DDRMC_CR48_MR0_DA_0(v) ((v) & 0xffff)
157 #define DDRMC_CR66_ZQCL(v) (((v) & 0xfff) << 16)
158 #define DDRMC_CR66_ZQINIT(v) ((v) & 0xfff)
159 #define DDRMC_CR67_ZQCS(v) ((v) & 0xfff)
160 #define DDRMC_CR69_ZQ_ON_SREF_EX(v) (((v) & 0xf) << 8)
161 #define DDRMC_CR70_REF_PER_ZQ(v) (v)
162 #define DDRMC_CR72_ZQCS_ROTATE (1 << 24)
163 #define DDRMC_CR73_APREBIT(v) (((v) & 0xf) << 24)
164 #define DDRMC_CR73_COL_DIFF(v) (((v) & 0x7) << 16)
165 #define DDRMC_CR73_ROW_DIFF(v) (((v) & 0x3) << 8)
166 #define DDRMC_CR74_BANKSPLT_EN (1 << 24)
167 #define DDRMC_CR74_ADDR_CMP_EN (1 << 16)
168 #define DDRMC_CR74_CMD_AGE_CNT(v) (((v) & 0xff) << 8)
169 #define DDRMC_CR74_AGE_CNT(v) ((v) & 0xff)
170 #define DDRMC_CR75_RW_PG_EN (1 << 24)
171 #define DDRMC_CR75_RW_EN (1 << 16)
172 #define DDRMC_CR75_PRI_EN (1 << 8)
173 #define DDRMC_CR75_PLEN 1
174 #define DDRMC_CR76_NQENT_ACTDIS(v) (((v) & 0x7) << 24)
175 #define DDRMC_CR76_D_RW_G_BKCN(v) (((v) & 0x3) << 16)
176 #define DDRMC_CR76_W2R_SPLT_EN (1 << 8)
177 #define DDRMC_CR76_CS_EN 1
178 #define DDRMC_CR77_CS_MAP (1 << 24)
179 #define DDRMC_CR77_DI_RD_INTLEAVE (1 << 8)
180 #define DDRMC_CR77_SWAP_EN 1
181 #define DDRMC_CR78_BUR_ON_FLY_BIT(v) ((v) & 0xf)
182 #define DDRMC_CR79_CTLUPD_AREF (1 << 24)
183 #define DDRMC_CR82_INT_MASK 0x1fffffff
184 #define DDRMC_CR87_ODT_WR_MAPCS0 (1 << 24)
185 #define DDRMC_CR87_ODT_RD_MAPCS0 (1 << 16)
186 #define DDRMC_CR88_TODTL_CMD(v) (((v) & 0x1f) << 16)
187 #define DDRMC_CR89_AODT_RWSMCS(v) ((v) & 0xf)
188 #define DDRMC_CR91_R2W_SMCSDL(v) (((v) & 0x7) << 16)
189 #define DDRMC_CR96_WLMRD(v) (((v) & 0x3f) << 8)
190 #define DDRMC_CR96_WLDQSEN(v) ((v) & 0x3f)
191 #define DDRMC_CR105_RDLVL_DL_0(v) (((v) & 0xff) << 8)
192 #define DDRMC_CR110_RDLVL_DL_1(v) ((v) & 0xff)
193 #define DDRMC_CR114_RDLVL_GTDL_2(v) (((v) & 0xffff) << 8)
194 #define DDRMC_CR117_AXI0_W_PRI(v) (((v) & 0x3) << 8)
195 #define DDRMC_CR117_AXI0_R_PRI(v) ((v) & 0x3)
196 #define DDRMC_CR118_AXI1_W_PRI(v) (((v) & 0x3) << 24)
197 #define DDRMC_CR118_AXI1_R_PRI(v) (((v) & 0x3) << 16)
198 #define DDRMC_CR120_AXI0_PRI1_RPRI(v) (((v) & 0xf) << 24)
199 #define DDRMC_CR120_AXI0_PRI0_RPRI(v) (((v) & 0xf) << 16)
200 #define DDRMC_CR121_AXI0_PRI3_RPRI(v) (((v) & 0xf) << 8)
201 #define DDRMC_CR121_AXI0_PRI2_RPRI(v) ((v) & 0xf)
202 #define DDRMC_CR122_AXI1_PRI1_RPRI(v) (((v) & 0xf) << 24)
203 #define DDRMC_CR122_AXI1_PRI0_RPRI(v) (((v) & 0xf) << 16)
204 #define DDRMC_CR122_AXI0_PRIRLX(v) ((v) & 0x3ff)
205 #define DDRMC_CR123_AXI1_PRI3_RPRI(v) (((v) & 0xf) << 8)
206 #define DDRMC_CR123_AXI1_PRI2_RPRI(v) ((v) & 0xf)
207 #define DDRMC_CR124_AXI1_PRIRLX(v) ((v) & 0x3ff)
208 #define DDRMC_CR126_PHY_RDLAT(v) (((v) & 0x3f) << 8)
209 #define DDRMC_CR132_WRLAT_ADJ(v) (((v) & 0x1f) << 8)
210 #define DDRMC_CR132_RDLAT_ADJ(v) ((v) & 0x3f)
211 #define DDRMC_CR139_PHY_WRLV_RESPLAT(v) (((v) & 0xff) << 24)
212 #define DDRMC_CR139_PHY_WRLV_LOAD(v) (((v) & 0xff) << 16)
213 #define DDRMC_CR139_PHY_WRLV_DLL(v) (((v) & 0xff) << 8)
214 #define DDRMC_CR139_PHY_WRLV_EN(v) ((v) & 0xff)
215 #define DDRMC_CR154_PAD_ZQ_EARLY_CMP_EN_TIMER(v) (((v) & 0x1f) << 27)
216 #define DDRMC_CR154_PAD_ZQ_MODE(v) (((v) & 0x3) << 21)
217 #define DDRMC_CR155_AXI0_AWCACHE (1 << 10)
218 #define DDRMC_CR155_PAD_ODT_BYTE1(v) ((v) & 0x7)
219 #define DDRMC_CR158_TWR(v) ((v) & 0x3f)
221 #if !(defined(__KERNEL_STRICT_NAMES) || defined(__ASSEMBLY__))
222 #include <asm/types.h>
224 /* System Reset Controller (SRC) */
251 /* Periodic Interrupt Timer (PIT) */
292 /* Watchdog Timer (WDOG) */
301 /* LPDDR2/DDR3 SDRAM Memory Controller (DDRMC) */
308 /* On-Chip One Time Programmable Controller (OCOTP) */
338 struct fuse_bank0_regs {
347 struct fuse_bank4_regs {
394 /* MSCM Interrupt Router */
405 #endif /* __ASSEMBLER__*/
407 #endif /* __ASM_ARCH_IMX_REGS_H__ */