clk: stm32f7: add clock .get_rate() callback
[platform/kernel/u-boot.git] / arch / arm / include / asm / arch-stm32f7 / rcc.h
1 /*
2  * (C) Copyright 2016
3  * Vikas Manocha, ST Micoelectronics, vikas.manocha@st.com.
4  *
5  * SPDX-License-Identifier:     GPL-2.0+
6  */
7
8 #ifndef _STM32_RCC_H
9 #define _STM32_RCC_H
10
11 #include <dt-bindings/mfd/stm32f7-rcc.h>
12
13 /*
14  * RCC AHB1ENR specific definitions
15  */
16 #define RCC_AHB1ENR_GPIO_A_EN           BIT(0)
17 #define RCC_AHB1ENR_GPIO_B_EN           BIT(1)
18 #define RCC_AHB1ENR_GPIO_C_EN           BIT(2)
19 #define RCC_AHB1ENR_GPIO_D_EN           BIT(3)
20 #define RCC_AHB1ENR_GPIO_E_EN           BIT(4)
21 #define RCC_AHB1ENR_GPIO_F_EN           BIT(5)
22 #define RCC_AHB1ENR_GPIO_G_EN           BIT(6)
23 #define RCC_AHB1ENR_GPIO_H_EN           BIT(7)
24 #define RCC_AHB1ENR_GPIO_I_EN           BIT(8)
25 #define RCC_AHB1ENR_GPIO_J_EN           BIT(9)
26 #define RCC_AHB1ENR_GPIO_K_EN           BIT(10)
27 #define RCC_AHB1ENR_ETHMAC_EN           BIT(25)
28 #define RCC_AHB1ENR_ETHMAC_TX_EN        BIT(26)
29 #define RCC_AHB1ENR_ETHMAC_RX_EN        BIT(27)
30 #define RCC_AHB1ENR_ETHMAC_PTP_EN       BIT(28)
31
32 /*
33  * RCC AHB3ENR specific definitions
34  */
35 #define RCC_AHB3ENR_FMC_EN              BIT(0)
36 #define RCC_AHB3ENR_QSPI_EN             BIT(1)
37
38 /*
39  * RCC APB1ENR specific definitions
40  */
41 #define RCC_APB1ENR_TIM2EN              BIT(0)
42 #define RCC_APB1ENR_USART2EN            BIT(17)
43 #define RCC_APB1ENR_USART3EN            BIT(18)
44 #define RCC_APB1ENR_PWREN               BIT(28)
45
46 /*
47  * RCC APB2ENR specific definitions
48  */
49 #define RCC_APB2ENR_USART1EN            BIT(4)
50 #define RCC_APB2ENR_USART6EN            BIT(5)
51 #define RCC_APB2ENR_SYSCFGEN            BIT(14)
52
53 #endif