stm32f7: sdram: use sdram device tree node to configure sdram controller
[platform/kernel/u-boot.git] / arch / arm / dts / stm32f746-disco.dts
1 /*
2  * Copyright 2016 - Michael Kurz <michi.kurz@gmail.com>
3  * Copyright 2016 - Vikas MANOCHA <vikas.manocha@st.com>
4  *
5  * Based on:
6  * stm32f469-disco.dts from Linux
7  * Copyright 2016 - Lee Jones <lee.jones@linaro.org>
8  *
9  * This file is dual-licensed: you can use it either under the terms
10  * of the GPL or the X11 license, at your option. Note that this dual
11  * licensing only applies to this file, and not this project as a
12  * whole.
13  *
14  *  a) This file is free software; you can redistribute it and/or
15  *     modify it under the terms of the GNU General Public License as
16  *     published by the Free Software Foundation; either version 2 of the
17  *     License, or (at your option) any later version.
18  *
19  *     This file is distributed in the hope that it will be useful,
20  *     but WITHOUT ANY WARRANTY; without even the implied warranty of
21  *     MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
22  *     GNU General Public License for more details.
23  *
24  * Or, alternatively,
25  *
26  *  b) Permission is hereby granted, free of charge, to any person
27  *     obtaining a copy of this software and associated documentation
28  *     files (the "Software"), to deal in the Software without
29  *     restriction, including without limitation the rights to use,
30  *     copy, modify, merge, publish, distribute, sublicense, and/or
31  *     sell copies of the Software, and to permit persons to whom the
32  *     Software is furnished to do so, subject to the following
33  *     conditions:
34  *
35  *     The above copyright notice and this permission notice shall be
36  *     included in all copies or substantial portions of the Software.
37  *
38  *     THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND,
39  *     EXPRESS OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES
40  *     OF MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND
41  *     NONINFRINGEMENT. IN NO EVENT SHALL THE AUTHORS OR COPYRIGHT
42  *     HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY,
43  *     WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING
44  *     FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
45  *     OTHER DEALINGS IN THE SOFTWARE.
46  */
47
48 /dts-v1/;
49 #include "stm32f746.dtsi"
50 #include <dt-bindings/memory/stm32-sdram.h>
51
52 / {
53         model = "STMicroelectronics STM32F746-DISCO board";
54         compatible = "st,stm32f746-disco", "st,stm32f746";
55
56         chosen {
57                 bootargs = "root=/dev/ram rdinit=/linuxrc";
58                 stdout-path = "serial0:115200n8";
59         };
60
61         memory {
62                 reg = <0xC0000000 0x800000>;
63         };
64
65         aliases {
66                 serial0 = &usart1;
67                 spi0 = &qspi;
68         };
69 };
70
71 &clk_hse {
72         clock-frequency = <25000000>;
73 };
74
75 &usart1 {
76         pinctrl-0 = <&usart1_pins_a>;
77         pinctrl-names = "default";
78         status = "okay";
79 };
80
81 &fmc {
82         pinctrl-0 = <&fmc_pins>;
83         pinctrl-names = "default";
84         status = "okay";
85
86         mr-nbanks = <1>;
87         /* sdram memory configuration from sdram datasheet IS42S16400J */
88         bank1: bank@0 {
89                st,sdram-control = /bits/ 8 <NO_COL_8 NO_ROW_12 MWIDTH_16 BANKS_2
90                                             CAS_3 RD_BURST_EN RD_PIPE_DL_0>;
91                st,sdram-timing = /bits/ 8 <TMRD_1 TXSR_60 TRAS_42 TRC_60 TRP_18
92                                            TRCD_18>;
93        };
94 };
95
96 &mac {
97         status = "okay";
98         pinctrl-0 = <&ethernet_mii>;
99         phy-mode = "rmii";
100         phy-handle = <&phy0>;
101
102         mdio0 {
103                 #address-cells = <1>;
104                 #size-cells = <0>;
105                 compatible = "snps,dwmac-mdio";
106                 phy0: ethernet-phy@0 {
107                         reg = <0>;
108                 };
109         };
110 };
111
112 &qspi {
113         pinctrl-0 = <&qspi_pins>;
114         status = "okay";
115
116         qflash0: n25q128a {
117                         #address-cells = <1>;
118                         #size-cells = <1>;
119                         compatible = "micron,n25q128a13", "spi-flash";
120                         spi-max-frequency = <108000000>;
121                         spi-tx-bus-width = <1>;
122                         spi-rx-bus-width = <1>;
123                         memory-map = <0x90000000 0x1000000>;
124                         reg = <0>;
125         };
126 };