ARM64: tizen_bcm2711_defconfig: Enable VIDEO_CODEC_BCM2835
[platform/kernel/linux-rpi.git] / arch / arm / Kconfig
1 # SPDX-License-Identifier: GPL-2.0
2 config ARM
3         bool
4         default y
5         select ARCH_32BIT_OFF_T
6         select ARCH_HAS_BINFMT_FLAT
7         select ARCH_HAS_DEBUG_VIRTUAL if MMU
8         select ARCH_HAS_DEVMEM_IS_ALLOWED
9         select ARCH_HAS_DMA_WRITE_COMBINE if !ARM_DMA_MEM_BUFFERABLE
10         select ARCH_HAS_ELF_RANDOMIZE
11         select ARCH_HAS_FORTIFY_SOURCE
12         select ARCH_HAS_KEEPINITRD
13         select ARCH_HAS_KCOV
14         select ARCH_HAS_MEMBARRIER_SYNC_CORE
15         select ARCH_HAS_NON_OVERLAPPING_ADDRESS_SPACE
16         select ARCH_HAS_PTE_SPECIAL if ARM_LPAE
17         select ARCH_HAS_PHYS_TO_DMA
18         select ARCH_HAS_SETUP_DMA_OPS
19         select ARCH_HAS_SET_MEMORY
20         select ARCH_HAS_STRICT_KERNEL_RWX if MMU && !XIP_KERNEL
21         select ARCH_HAS_STRICT_MODULE_RWX if MMU
22         select ARCH_HAS_SYNC_DMA_FOR_DEVICE if SWIOTLB
23         select ARCH_HAS_SYNC_DMA_FOR_CPU if SWIOTLB
24         select ARCH_HAS_TEARDOWN_DMA_OPS if MMU
25         select ARCH_HAS_TICK_BROADCAST if GENERIC_CLOCKEVENTS_BROADCAST
26         select ARCH_HAVE_CUSTOM_GPIO_H
27         select ARCH_HAS_GCOV_PROFILE_ALL
28         select ARCH_KEEP_MEMBLOCK if HAVE_ARCH_PFN_VALID || KEXEC
29         select ARCH_MIGHT_HAVE_PC_PARPORT
30         select ARCH_NO_SG_CHAIN if !ARM_HAS_SG_CHAIN
31         select ARCH_OPTIONAL_KERNEL_RWX if ARCH_HAS_STRICT_KERNEL_RWX
32         select ARCH_OPTIONAL_KERNEL_RWX_DEFAULT if CPU_V7
33         select ARCH_SUPPORTS_ATOMIC_RMW
34         select ARCH_USE_BUILTIN_BSWAP
35         select ARCH_USE_CMPXCHG_LOCKREF
36         select ARCH_WANT_DEFAULT_TOPDOWN_MMAP_LAYOUT if MMU
37         select ARCH_WANT_IPC_PARSE_VERSION
38         select ARCH_WANT_LD_ORPHAN_WARN
39         select BINFMT_FLAT_ARGVP_ENVP_ON_STACK
40         select BUILDTIME_TABLE_SORT if MMU
41         select CLONE_BACKWARDS
42         select CPU_PM if SUSPEND || CPU_IDLE
43         select DCACHE_WORD_ACCESS if HAVE_EFFICIENT_UNALIGNED_ACCESS
44         select DMA_DECLARE_COHERENT
45         select DMA_OPS
46         select DMA_REMAP if MMU
47         select EDAC_SUPPORT
48         select EDAC_ATOMIC_SCRUB
49         select GENERIC_ALLOCATOR
50         select GENERIC_ARCH_TOPOLOGY if ARM_CPU_TOPOLOGY
51         select GENERIC_ATOMIC64 if CPU_V7M || CPU_V6 || !CPU_32v6K || !AEABI
52         select GENERIC_CLOCKEVENTS_BROADCAST if SMP
53         select GENERIC_IRQ_IPI if SMP
54         select GENERIC_CPU_AUTOPROBE
55         select GENERIC_EARLY_IOREMAP
56         select GENERIC_IDLE_POLL_SETUP
57         select GENERIC_IRQ_PROBE
58         select GENERIC_IRQ_SHOW
59         select GENERIC_IRQ_SHOW_LEVEL
60         select GENERIC_PCI_IOMAP
61         select GENERIC_SCHED_CLOCK
62         select GENERIC_SMP_IDLE_THREAD
63         select GENERIC_STRNCPY_FROM_USER
64         select GENERIC_STRNLEN_USER
65         select HANDLE_DOMAIN_IRQ
66         select HARDIRQS_SW_RESEND
67         select HAVE_ARCH_AUDITSYSCALL if AEABI && !OABI_COMPAT
68         select HAVE_ARCH_BITREVERSE if (CPU_32v7M || CPU_32v7) && !CPU_32v6
69         select HAVE_ARCH_JUMP_LABEL if !XIP_KERNEL && !CPU_ENDIAN_BE32 && MMU
70         select HAVE_ARCH_KGDB if !CPU_ENDIAN_BE32 && MMU
71         select HAVE_ARCH_MMAP_RND_BITS if MMU
72         select HAVE_ARCH_SECCOMP
73         select HAVE_ARCH_SECCOMP_FILTER if AEABI && !OABI_COMPAT
74         select HAVE_ARCH_THREAD_STRUCT_WHITELIST
75         select HAVE_ARCH_TRACEHOOK
76         select HAVE_ARM_SMCCC if CPU_V7
77         select HAVE_EBPF_JIT if !CPU_ENDIAN_BE32
78         select HAVE_CONTEXT_TRACKING
79         select HAVE_C_RECORDMCOUNT
80         select HAVE_DEBUG_KMEMLEAK if !XIP_KERNEL
81         select HAVE_DMA_CONTIGUOUS if MMU
82         select HAVE_DYNAMIC_FTRACE if !XIP_KERNEL && !CPU_ENDIAN_BE32 && MMU
83         select HAVE_DYNAMIC_FTRACE_WITH_REGS if HAVE_DYNAMIC_FTRACE
84         select HAVE_EFFICIENT_UNALIGNED_ACCESS if (CPU_V6 || CPU_V6K || CPU_V7) && MMU
85         select HAVE_EXIT_THREAD
86         select HAVE_FAST_GUP if ARM_LPAE
87         select HAVE_FTRACE_MCOUNT_RECORD if !XIP_KERNEL
88         select HAVE_FUNCTION_GRAPH_TRACER if !THUMB2_KERNEL && !CC_IS_CLANG
89         select HAVE_FUNCTION_TRACER if !XIP_KERNEL
90         select HAVE_FUTEX_CMPXCHG if FUTEX
91         select HAVE_GCC_PLUGINS
92         select HAVE_HW_BREAKPOINT if PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7)
93         select HAVE_IDE if PCI || ISA || PCMCIA
94         select HAVE_IRQ_TIME_ACCOUNTING
95         select HAVE_KERNEL_GZIP
96         select HAVE_KERNEL_LZ4
97         select HAVE_KERNEL_LZMA
98         select HAVE_KERNEL_LZO
99         select HAVE_KERNEL_XZ
100         select HAVE_KPROBES if !XIP_KERNEL && !CPU_ENDIAN_BE32 && !CPU_V7M
101         select HAVE_KRETPROBES if HAVE_KPROBES
102         select HAVE_MOD_ARCH_SPECIFIC
103         select HAVE_NMI
104         select HAVE_OPROFILE if HAVE_PERF_EVENTS
105         select HAVE_OPTPROBES if !THUMB2_KERNEL
106         select HAVE_PERF_EVENTS
107         select HAVE_PERF_REGS
108         select HAVE_PERF_USER_STACK_DUMP
109         select MMU_GATHER_RCU_TABLE_FREE if SMP && ARM_LPAE
110         select HAVE_REGS_AND_STACK_ACCESS_API
111         select HAVE_RSEQ
112         select HAVE_STACKPROTECTOR
113         select HAVE_SYSCALL_TRACEPOINTS
114         select HAVE_UID16
115         select HAVE_VIRT_CPU_ACCOUNTING_GEN
116         select IRQ_FORCED_THREADING
117         select MODULES_USE_ELF_REL
118         select NEED_DMA_MAP_STATE
119         select OF_EARLY_FLATTREE if OF
120         select OLD_SIGACTION
121         select OLD_SIGSUSPEND3
122         select PCI_SYSCALL if PCI
123         select PERF_USE_VMALLOC
124         select RTC_LIB
125         select SET_FS
126         select SYS_SUPPORTS_APM_EMULATION
127         # Above selects are sorted alphabetically; please add new ones
128         # according to that.  Thanks.
129         help
130           The ARM series is a line of low-power-consumption RISC chip designs
131           licensed by ARM Ltd and targeted at embedded applications and
132           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
133           manufactured, but legacy ARM-based PC hardware remains popular in
134           Europe.  There is an ARM Linux project with a web page at
135           <http://www.arm.linux.org.uk/>.
136
137 config ARM_HAS_SG_CHAIN
138         bool
139
140 config ARM_DMA_USE_IOMMU
141         bool
142         select ARM_HAS_SG_CHAIN
143         select NEED_SG_DMA_LENGTH
144
145 if ARM_DMA_USE_IOMMU
146
147 config ARM_DMA_IOMMU_ALIGNMENT
148         int "Maximum PAGE_SIZE order of alignment for DMA IOMMU buffers"
149         range 4 9
150         default 8
151         help
152           DMA mapping framework by default aligns all buffers to the smallest
153           PAGE_SIZE order which is greater than or equal to the requested buffer
154           size. This works well for buffers up to a few hundreds kilobytes, but
155           for larger buffers it just a waste of address space. Drivers which has
156           relatively small addressing window (like 64Mib) might run out of
157           virtual space with just a few allocations.
158
159           With this parameter you can specify the maximum PAGE_SIZE order for
160           DMA IOMMU buffers. Larger buffers will be aligned only to this
161           specified order. The order is expressed as a power of two multiplied
162           by the PAGE_SIZE.
163
164 endif
165
166 config SYS_SUPPORTS_APM_EMULATION
167         bool
168
169 config HAVE_TCM
170         bool
171         select GENERIC_ALLOCATOR
172
173 config HAVE_PROC_CPU
174         bool
175
176 config NO_IOPORT_MAP
177         bool
178
179 config SBUS
180         bool
181
182 config STACKTRACE_SUPPORT
183         bool
184         default y
185
186 config LOCKDEP_SUPPORT
187         bool
188         default y
189
190 config TRACE_IRQFLAGS_SUPPORT
191         bool
192         default !CPU_V7M
193
194 config ARCH_HAS_ILOG2_U32
195         bool
196
197 config ARCH_HAS_ILOG2_U64
198         bool
199
200 config ARCH_HAS_BANDGAP
201         bool
202
203 config FIX_EARLYCON_MEM
204         def_bool y if MMU
205
206 config GENERIC_HWEIGHT
207         bool
208         default y
209
210 config GENERIC_CALIBRATE_DELAY
211         bool
212         default y
213
214 config ARCH_MAY_HAVE_PC_FDC
215         bool
216
217 config ZONE_DMA
218         bool
219
220 config ARCH_SUPPORTS_UPROBES
221         def_bool y
222
223 config ARCH_HAS_DMA_SET_COHERENT_MASK
224         bool
225
226 config GENERIC_ISA_DMA
227         bool
228
229 config FIQ
230         bool
231
232 config NEED_RET_TO_USER
233         bool
234
235 config ARCH_MTD_XIP
236         bool
237
238 config ARM_PATCH_PHYS_VIRT
239         bool "Patch physical to virtual translations at runtime" if EMBEDDED
240         default y
241         depends on !XIP_KERNEL && MMU
242         help
243           Patch phys-to-virt and virt-to-phys translation functions at
244           boot and module load time according to the position of the
245           kernel in system memory.
246
247           This can only be used with non-XIP MMU kernels where the base
248           of physical memory is at a 2 MiB boundary.
249
250           Only disable this option if you know that you do not require
251           this feature (eg, building a kernel for a single machine) and
252           you need to shrink the kernel to the minimal size.
253
254 config NEED_MACH_IO_H
255         bool
256         help
257           Select this when mach/io.h is required to provide special
258           definitions for this platform.  The need for mach/io.h should
259           be avoided when possible.
260
261 config NEED_MACH_MEMORY_H
262         bool
263         help
264           Select this when mach/memory.h is required to provide special
265           definitions for this platform.  The need for mach/memory.h should
266           be avoided when possible.
267
268 config PHYS_OFFSET
269         hex "Physical address of main memory" if MMU
270         depends on !ARM_PATCH_PHYS_VIRT
271         default DRAM_BASE if !MMU
272         default 0x00000000 if ARCH_EBSA110 || \
273                         ARCH_FOOTBRIDGE
274         default 0x10000000 if ARCH_OMAP1 || ARCH_RPC
275         default 0x20000000 if ARCH_S5PV210
276         default 0xc0000000 if ARCH_SA1100
277         help
278           Please provide the physical address corresponding to the
279           location of main memory in your system.
280
281 config GENERIC_BUG
282         def_bool y
283         depends on BUG
284
285 config PGTABLE_LEVELS
286         int
287         default 3 if ARM_LPAE
288         default 2
289
290 menu "System Type"
291
292 config MMU
293         bool "MMU-based Paged Memory Management Support"
294         default y
295         help
296           Select if you want MMU-based virtualised addressing space
297           support by paged memory management. If unsure, say 'Y'.
298
299 config ARCH_MMAP_RND_BITS_MIN
300         default 8
301
302 config ARCH_MMAP_RND_BITS_MAX
303         default 14 if PAGE_OFFSET=0x40000000
304         default 15 if PAGE_OFFSET=0x80000000
305         default 16
306
307 #
308 # The "ARM system type" choice list is ordered alphabetically by option
309 # text.  Please add new entries in the option alphabetic order.
310 #
311 choice
312         prompt "ARM system type"
313         default ARM_SINGLE_ARMV7M if !MMU
314         default ARCH_MULTIPLATFORM if MMU
315
316 config ARCH_MULTIPLATFORM
317         bool "Allow multiple platforms to be selected"
318         depends on MMU
319         select ARCH_FLATMEM_ENABLE
320         select ARCH_SPARSEMEM_ENABLE
321         select ARCH_SELECT_MEMORY_MODEL
322         select ARM_HAS_SG_CHAIN
323         select ARM_PATCH_PHYS_VIRT
324         select AUTO_ZRELADDR
325         select TIMER_OF
326         select COMMON_CLK
327         select GENERIC_CLOCKEVENTS
328         select GENERIC_IRQ_MULTI_HANDLER
329         select HAVE_PCI
330         select PCI_DOMAINS_GENERIC if PCI
331         select SPARSE_IRQ
332         select USE_OF
333
334 config ARM_SINGLE_ARMV7M
335         bool "ARMv7-M based platforms (Cortex-M0/M3/M4)"
336         depends on !MMU
337         select ARM_NVIC
338         select AUTO_ZRELADDR
339         select TIMER_OF
340         select COMMON_CLK
341         select CPU_V7M
342         select GENERIC_CLOCKEVENTS
343         select NO_IOPORT_MAP
344         select SPARSE_IRQ
345         select USE_OF
346
347 config ARCH_EBSA110
348         bool "EBSA-110"
349         select ARCH_USES_GETTIMEOFFSET
350         select CPU_SA110
351         select ISA
352         select NEED_MACH_IO_H
353         select NEED_MACH_MEMORY_H
354         select NO_IOPORT_MAP
355         help
356           This is an evaluation board for the StrongARM processor available
357           from Digital. It has limited hardware on-board, including an
358           Ethernet interface, two PCMCIA sockets, two serial ports and a
359           parallel port.
360
361 config ARCH_EP93XX
362         bool "EP93xx-based"
363         select ARCH_SPARSEMEM_ENABLE
364         select ARM_AMBA
365         imply ARM_PATCH_PHYS_VIRT
366         select ARM_VIC
367         select AUTO_ZRELADDR
368         select CLKDEV_LOOKUP
369         select CLKSRC_MMIO
370         select CPU_ARM920T
371         select GENERIC_CLOCKEVENTS
372         select GPIOLIB
373         select HAVE_LEGACY_CLK
374         help
375           This enables support for the Cirrus EP93xx series of CPUs.
376
377 config ARCH_FOOTBRIDGE
378         bool "FootBridge"
379         select CPU_SA110
380         select FOOTBRIDGE
381         select GENERIC_CLOCKEVENTS
382         select HAVE_IDE
383         select NEED_MACH_IO_H if !MMU
384         select NEED_MACH_MEMORY_H
385         help
386           Support for systems based on the DC21285 companion chip
387           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
388
389 config ARCH_IOP32X
390         bool "IOP32x-based"
391         depends on MMU
392         select CPU_XSCALE
393         select GPIO_IOP
394         select GPIOLIB
395         select NEED_RET_TO_USER
396         select FORCE_PCI
397         select PLAT_IOP
398         help
399           Support for Intel's 80219 and IOP32X (XScale) family of
400           processors.
401
402 config ARCH_IXP4XX
403         bool "IXP4xx-based"
404         depends on MMU
405         select ARCH_HAS_DMA_SET_COHERENT_MASK
406         select ARCH_SUPPORTS_BIG_ENDIAN
407         select CPU_XSCALE
408         select DMABOUNCE if PCI
409         select GENERIC_CLOCKEVENTS
410         select GENERIC_IRQ_MULTI_HANDLER
411         select GPIO_IXP4XX
412         select GPIOLIB
413         select HAVE_PCI
414         select IXP4XX_IRQ
415         select IXP4XX_TIMER
416         select NEED_MACH_IO_H
417         select USB_EHCI_BIG_ENDIAN_DESC
418         select USB_EHCI_BIG_ENDIAN_MMIO
419         help
420           Support for Intel's IXP4XX (XScale) family of processors.
421
422 config ARCH_DOVE
423         bool "Marvell Dove"
424         select CPU_PJ4
425         select GENERIC_CLOCKEVENTS
426         select GENERIC_IRQ_MULTI_HANDLER
427         select GPIOLIB
428         select HAVE_PCI
429         select MVEBU_MBUS
430         select PINCTRL
431         select PINCTRL_DOVE
432         select PLAT_ORION_LEGACY
433         select SPARSE_IRQ
434         select PM_GENERIC_DOMAINS if PM
435         help
436           Support for the Marvell Dove SoC 88AP510
437
438 config ARCH_PXA
439         bool "PXA2xx/PXA3xx-based"
440         depends on MMU
441         select ARCH_MTD_XIP
442         select ARM_CPU_SUSPEND if PM
443         select AUTO_ZRELADDR
444         select COMMON_CLK
445         select CLKSRC_PXA
446         select CLKSRC_MMIO
447         select TIMER_OF
448         select CPU_XSCALE if !CPU_XSC3
449         select GENERIC_CLOCKEVENTS
450         select GENERIC_IRQ_MULTI_HANDLER
451         select GPIO_PXA
452         select GPIOLIB
453         select HAVE_IDE
454         select IRQ_DOMAIN
455         select PLAT_PXA
456         select SPARSE_IRQ
457         help
458           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
459
460 config ARCH_RPC
461         bool "RiscPC"
462         depends on MMU
463         select ARCH_ACORN
464         select ARCH_MAY_HAVE_PC_FDC
465         select ARCH_SPARSEMEM_ENABLE
466         select ARM_HAS_SG_CHAIN
467         select CPU_SA110
468         select FIQ
469         select HAVE_IDE
470         select HAVE_PATA_PLATFORM
471         select ISA_DMA_API
472         select NEED_MACH_IO_H
473         select NEED_MACH_MEMORY_H
474         select NO_IOPORT_MAP
475         help
476           On the Acorn Risc-PC, Linux can support the internal IDE disk and
477           CD-ROM interface, serial and parallel port, and the floppy drive.
478
479 config ARCH_SA1100
480         bool "SA1100-based"
481         select ARCH_MTD_XIP
482         select ARCH_SPARSEMEM_ENABLE
483         select CLKSRC_MMIO
484         select CLKSRC_PXA
485         select TIMER_OF if OF
486         select COMMON_CLK
487         select CPU_FREQ
488         select CPU_SA1100
489         select GENERIC_CLOCKEVENTS
490         select GENERIC_IRQ_MULTI_HANDLER
491         select GPIOLIB
492         select HAVE_IDE
493         select IRQ_DOMAIN
494         select ISA
495         select NEED_MACH_MEMORY_H
496         select SPARSE_IRQ
497         help
498           Support for StrongARM 11x0 based boards.
499
500 config ARCH_S3C24XX
501         bool "Samsung S3C24XX SoCs"
502         select ATAGS
503         select CLKSRC_SAMSUNG_PWM
504         select GENERIC_CLOCKEVENTS
505         select GPIO_SAMSUNG
506         select GPIOLIB
507         select GENERIC_IRQ_MULTI_HANDLER
508         select HAVE_S3C2410_I2C if I2C
509         select HAVE_S3C_RTC if RTC_CLASS
510         select NEED_MACH_IO_H
511         select S3C2410_WATCHDOG
512         select SAMSUNG_ATAGS
513         select USE_OF
514         select WATCHDOG
515         help
516           Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443
517           and S3C2450 SoCs based systems, such as the Simtec Electronics BAST
518           (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or the
519           Samsung SMDK2410 development board (and derivatives).
520
521 config ARCH_OMAP1
522         bool "TI OMAP1"
523         depends on MMU
524         select ARCH_HAS_HOLES_MEMORYMODEL
525         select ARCH_OMAP
526         select CLKDEV_LOOKUP
527         select CLKSRC_MMIO
528         select GENERIC_CLOCKEVENTS
529         select GENERIC_IRQ_CHIP
530         select GENERIC_IRQ_MULTI_HANDLER
531         select GPIOLIB
532         select HAVE_IDE
533         select HAVE_LEGACY_CLK
534         select IRQ_DOMAIN
535         select NEED_MACH_IO_H if PCCARD
536         select NEED_MACH_MEMORY_H
537         select SPARSE_IRQ
538         help
539           Support for older TI OMAP1 (omap7xx, omap15xx or omap16xx)
540
541 endchoice
542
543 menu "Multiple platform selection"
544         depends on ARCH_MULTIPLATFORM
545
546 comment "CPU Core family selection"
547
548 config ARCH_MULTI_V4
549         bool "ARMv4 based platforms (FA526)"
550         depends on !ARCH_MULTI_V6_V7
551         select ARCH_MULTI_V4_V5
552         select CPU_FA526
553
554 config ARCH_MULTI_V4T
555         bool "ARMv4T based platforms (ARM720T, ARM920T, ...)"
556         depends on !ARCH_MULTI_V6_V7
557         select ARCH_MULTI_V4_V5
558         select CPU_ARM920T if !(CPU_ARM7TDMI || CPU_ARM720T || \
559                 CPU_ARM740T || CPU_ARM9TDMI || CPU_ARM922T || \
560                 CPU_ARM925T || CPU_ARM940T)
561
562 config ARCH_MULTI_V5
563         bool "ARMv5 based platforms (ARM926T, XSCALE, PJ1, ...)"
564         depends on !ARCH_MULTI_V6_V7
565         select ARCH_MULTI_V4_V5
566         select CPU_ARM926T if !(CPU_ARM946E || CPU_ARM1020 || \
567                 CPU_ARM1020E || CPU_ARM1022 || CPU_ARM1026 || \
568                 CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_FEROCEON)
569
570 config ARCH_MULTI_V4_V5
571         bool
572
573 config ARCH_MULTI_V6
574         bool "ARMv6 based platforms (ARM11)"
575         select ARCH_MULTI_V6_V7
576         select CPU_V6K
577
578 config ARCH_MULTI_V7
579         bool "ARMv7 based platforms (Cortex-A, PJ4, Scorpion, Krait)"
580         default y
581         select ARCH_MULTI_V6_V7
582         select CPU_V7
583         select HAVE_SMP
584
585 config ARCH_MULTI_V6_V7
586         bool
587         select MIGHT_HAVE_CACHE_L2X0
588
589 config ARCH_MULTI_CPU_AUTO
590         def_bool !(ARCH_MULTI_V4 || ARCH_MULTI_V4T || ARCH_MULTI_V6_V7)
591         select ARCH_MULTI_V5
592
593 endmenu
594
595 config ARCH_VIRT
596         bool "Dummy Virtual Machine"
597         depends on ARCH_MULTI_V7
598         select ARM_AMBA
599         select ARM_GIC
600         select ARM_GIC_V2M if PCI
601         select ARM_GIC_V3
602         select ARM_GIC_V3_ITS if PCI
603         select ARM_PSCI
604         select HAVE_ARM_ARCH_TIMER
605         select ARCH_SUPPORTS_BIG_ENDIAN
606
607 #
608 # This is sorted alphabetically by mach-* pathname.  However, plat-*
609 # Kconfigs may be included either alphabetically (according to the
610 # plat- suffix) or along side the corresponding mach-* source.
611 #
612 source "arch/arm/mach-actions/Kconfig"
613
614 source "arch/arm/mach-alpine/Kconfig"
615
616 source "arch/arm/mach-artpec/Kconfig"
617
618 source "arch/arm/mach-asm9260/Kconfig"
619
620 source "arch/arm/mach-aspeed/Kconfig"
621
622 source "arch/arm/mach-at91/Kconfig"
623
624 source "arch/arm/mach-axxia/Kconfig"
625
626 source "arch/arm/mach-bcm/Kconfig"
627
628 source "arch/arm/mach-berlin/Kconfig"
629
630 source "arch/arm/mach-clps711x/Kconfig"
631
632 source "arch/arm/mach-cns3xxx/Kconfig"
633
634 source "arch/arm/mach-davinci/Kconfig"
635
636 source "arch/arm/mach-digicolor/Kconfig"
637
638 source "arch/arm/mach-dove/Kconfig"
639
640 source "arch/arm/mach-ep93xx/Kconfig"
641
642 source "arch/arm/mach-exynos/Kconfig"
643
644 source "arch/arm/mach-footbridge/Kconfig"
645
646 source "arch/arm/mach-gemini/Kconfig"
647
648 source "arch/arm/mach-highbank/Kconfig"
649
650 source "arch/arm/mach-hisi/Kconfig"
651
652 source "arch/arm/mach-imx/Kconfig"
653
654 source "arch/arm/mach-integrator/Kconfig"
655
656 source "arch/arm/mach-iop32x/Kconfig"
657
658 source "arch/arm/mach-ixp4xx/Kconfig"
659
660 source "arch/arm/mach-keystone/Kconfig"
661
662 source "arch/arm/mach-lpc32xx/Kconfig"
663
664 source "arch/arm/mach-mediatek/Kconfig"
665
666 source "arch/arm/mach-meson/Kconfig"
667
668 source "arch/arm/mach-milbeaut/Kconfig"
669
670 source "arch/arm/mach-mmp/Kconfig"
671
672 source "arch/arm/mach-moxart/Kconfig"
673
674 source "arch/arm/mach-mstar/Kconfig"
675
676 source "arch/arm/mach-mv78xx0/Kconfig"
677
678 source "arch/arm/mach-mvebu/Kconfig"
679
680 source "arch/arm/mach-mxs/Kconfig"
681
682 source "arch/arm/mach-nomadik/Kconfig"
683
684 source "arch/arm/mach-npcm/Kconfig"
685
686 source "arch/arm/mach-nspire/Kconfig"
687
688 source "arch/arm/plat-omap/Kconfig"
689
690 source "arch/arm/mach-omap1/Kconfig"
691
692 source "arch/arm/mach-omap2/Kconfig"
693
694 source "arch/arm/mach-orion5x/Kconfig"
695
696 source "arch/arm/mach-oxnas/Kconfig"
697
698 source "arch/arm/mach-picoxcell/Kconfig"
699
700 source "arch/arm/mach-prima2/Kconfig"
701
702 source "arch/arm/mach-pxa/Kconfig"
703 source "arch/arm/plat-pxa/Kconfig"
704
705 source "arch/arm/mach-qcom/Kconfig"
706
707 source "arch/arm/mach-rda/Kconfig"
708
709 source "arch/arm/mach-realtek/Kconfig"
710
711 source "arch/arm/mach-realview/Kconfig"
712
713 source "arch/arm/mach-rockchip/Kconfig"
714
715 source "arch/arm/mach-s3c/Kconfig"
716
717 source "arch/arm/mach-s5pv210/Kconfig"
718
719 source "arch/arm/mach-sa1100/Kconfig"
720
721 source "arch/arm/mach-shmobile/Kconfig"
722
723 source "arch/arm/mach-socfpga/Kconfig"
724
725 source "arch/arm/mach-spear/Kconfig"
726
727 source "arch/arm/mach-sti/Kconfig"
728
729 source "arch/arm/mach-stm32/Kconfig"
730
731 source "arch/arm/mach-sunxi/Kconfig"
732
733 source "arch/arm/mach-tango/Kconfig"
734
735 source "arch/arm/mach-tegra/Kconfig"
736
737 source "arch/arm/mach-u300/Kconfig"
738
739 source "arch/arm/mach-uniphier/Kconfig"
740
741 source "arch/arm/mach-ux500/Kconfig"
742
743 source "arch/arm/mach-versatile/Kconfig"
744
745 source "arch/arm/mach-vexpress/Kconfig"
746
747 source "arch/arm/mach-vt8500/Kconfig"
748
749 source "arch/arm/mach-zx/Kconfig"
750
751 source "arch/arm/mach-zynq/Kconfig"
752
753 # ARMv7-M architecture
754 config ARCH_EFM32
755         bool "Energy Micro efm32"
756         depends on ARM_SINGLE_ARMV7M
757         select GPIOLIB
758         help
759           Support for Energy Micro's (now Silicon Labs) efm32 Giant Gecko
760           processors.
761
762 config ARCH_LPC18XX
763         bool "NXP LPC18xx/LPC43xx"
764         depends on ARM_SINGLE_ARMV7M
765         select ARCH_HAS_RESET_CONTROLLER
766         select ARM_AMBA
767         select CLKSRC_LPC32XX
768         select PINCTRL
769         help
770           Support for NXP's LPC18xx Cortex-M3 and LPC43xx Cortex-M4
771           high performance microcontrollers.
772
773 config ARCH_MPS2
774         bool "ARM MPS2 platform"
775         depends on ARM_SINGLE_ARMV7M
776         select ARM_AMBA
777         select CLKSRC_MPS2
778         help
779           Support for Cortex-M Prototyping System (or V2M-MPS2) which comes
780           with a range of available cores like Cortex-M3/M4/M7.
781
782           Please, note that depends which Application Note is used memory map
783           for the platform may vary, so adjustment of RAM base might be needed.
784
785 # Definitions to make life easier
786 config ARCH_ACORN
787         bool
788
789 config PLAT_IOP
790         bool
791         select GENERIC_CLOCKEVENTS
792
793 config PLAT_ORION
794         bool
795         select CLKSRC_MMIO
796         select COMMON_CLK
797         select GENERIC_IRQ_CHIP
798         select IRQ_DOMAIN
799
800 config PLAT_ORION_LEGACY
801         bool
802         select PLAT_ORION
803
804 config PLAT_PXA
805         bool
806
807 config PLAT_VERSATILE
808         bool
809
810 source "arch/arm/mm/Kconfig"
811
812 config IWMMXT
813         bool "Enable iWMMXt support"
814         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4 || CPU_PJ4B
815         default y if PXA27x || PXA3xx || ARCH_MMP || CPU_PJ4 || CPU_PJ4B
816         help
817           Enable support for iWMMXt context switching at run time if
818           running on a CPU that supports it.
819
820 if !MMU
821 source "arch/arm/Kconfig-nommu"
822 endif
823
824 config PJ4B_ERRATA_4742
825         bool "PJ4B Errata 4742: IDLE Wake Up Commands can Cause the CPU Core to Cease Operation"
826         depends on CPU_PJ4B && MACH_ARMADA_370
827         default y
828         help
829           When coming out of either a Wait for Interrupt (WFI) or a Wait for
830           Event (WFE) IDLE states, a specific timing sensitivity exists between
831           the retiring WFI/WFE instructions and the newly issued subsequent
832           instructions.  This sensitivity can result in a CPU hang scenario.
833           Workaround:
834           The software must insert either a Data Synchronization Barrier (DSB)
835           or Data Memory Barrier (DMB) command immediately after the WFI/WFE
836           instruction
837
838 config ARM_ERRATA_326103
839         bool "ARM errata: FSR write bit incorrect on a SWP to read-only memory"
840         depends on CPU_V6
841         help
842           Executing a SWP instruction to read-only memory does not set bit 11
843           of the FSR on the ARM 1136 prior to r1p0. This causes the kernel to
844           treat the access as a read, preventing a COW from occurring and
845           causing the faulting task to livelock.
846
847 config ARM_ERRATA_411920
848         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
849         depends on CPU_V6 || CPU_V6K
850         help
851           Invalidation of the Instruction Cache operation can
852           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
853           It does not affect the MPCore. This option enables the ARM Ltd.
854           recommended workaround.
855
856 config ARM_ERRATA_430973
857         bool "ARM errata: Stale prediction on replaced interworking branch"
858         depends on CPU_V7
859         help
860           This option enables the workaround for the 430973 Cortex-A8
861           r1p* erratum. If a code sequence containing an ARM/Thumb
862           interworking branch is replaced with another code sequence at the
863           same virtual address, whether due to self-modifying code or virtual
864           to physical address re-mapping, Cortex-A8 does not recover from the
865           stale interworking branch prediction. This results in Cortex-A8
866           executing the new code sequence in the incorrect ARM or Thumb state.
867           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
868           and also flushes the branch target cache at every context switch.
869           Note that setting specific bits in the ACTLR register may not be
870           available in non-secure mode.
871
872 config ARM_ERRATA_458693
873         bool "ARM errata: Processor deadlock when a false hazard is created"
874         depends on CPU_V7
875         depends on !ARCH_MULTIPLATFORM
876         help
877           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
878           erratum. For very specific sequences of memory operations, it is
879           possible for a hazard condition intended for a cache line to instead
880           be incorrectly associated with a different cache line. This false
881           hazard might then cause a processor deadlock. The workaround enables
882           the L1 caching of the NEON accesses and disables the PLD instruction
883           in the ACTLR register. Note that setting specific bits in the ACTLR
884           register may not be available in non-secure mode.
885
886 config ARM_ERRATA_460075
887         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
888         depends on CPU_V7
889         depends on !ARCH_MULTIPLATFORM
890         help
891           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
892           erratum. Any asynchronous access to the L2 cache may encounter a
893           situation in which recent store transactions to the L2 cache are lost
894           and overwritten with stale memory contents from external memory. The
895           workaround disables the write-allocate mode for the L2 cache via the
896           ACTLR register. Note that setting specific bits in the ACTLR register
897           may not be available in non-secure mode.
898
899 config ARM_ERRATA_742230
900         bool "ARM errata: DMB operation may be faulty"
901         depends on CPU_V7 && SMP
902         depends on !ARCH_MULTIPLATFORM
903         help
904           This option enables the workaround for the 742230 Cortex-A9
905           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
906           between two write operations may not ensure the correct visibility
907           ordering of the two writes. This workaround sets a specific bit in
908           the diagnostic register of the Cortex-A9 which causes the DMB
909           instruction to behave as a DSB, ensuring the correct behaviour of
910           the two writes.
911
912 config ARM_ERRATA_742231
913         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
914         depends on CPU_V7 && SMP
915         depends on !ARCH_MULTIPLATFORM
916         help
917           This option enables the workaround for the 742231 Cortex-A9
918           (r2p0..r2p2) erratum. Under certain conditions, specific to the
919           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
920           accessing some data located in the same cache line, may get corrupted
921           data due to bad handling of the address hazard when the line gets
922           replaced from one of the CPUs at the same time as another CPU is
923           accessing it. This workaround sets specific bits in the diagnostic
924           register of the Cortex-A9 which reduces the linefill issuing
925           capabilities of the processor.
926
927 config ARM_ERRATA_643719
928         bool "ARM errata: LoUIS bit field in CLIDR register is incorrect"
929         depends on CPU_V7 && SMP
930         default y
931         help
932           This option enables the workaround for the 643719 Cortex-A9 (prior to
933           r1p0) erratum. On affected cores the LoUIS bit field of the CLIDR
934           register returns zero when it should return one. The workaround
935           corrects this value, ensuring cache maintenance operations which use
936           it behave as intended and avoiding data corruption.
937
938 config ARM_ERRATA_720789
939         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
940         depends on CPU_V7
941         help
942           This option enables the workaround for the 720789 Cortex-A9 (prior to
943           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
944           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
945           As a consequence of this erratum, some TLB entries which should be
946           invalidated are not, resulting in an incoherency in the system page
947           tables. The workaround changes the TLB flushing routines to invalidate
948           entries regardless of the ASID.
949
950 config ARM_ERRATA_743622
951         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
952         depends on CPU_V7
953         depends on !ARCH_MULTIPLATFORM
954         help
955           This option enables the workaround for the 743622 Cortex-A9
956           (r2p*) erratum. Under very rare conditions, a faulty
957           optimisation in the Cortex-A9 Store Buffer may lead to data
958           corruption. This workaround sets a specific bit in the diagnostic
959           register of the Cortex-A9 which disables the Store Buffer
960           optimisation, preventing the defect from occurring. This has no
961           visible impact on the overall performance or power consumption of the
962           processor.
963
964 config ARM_ERRATA_751472
965         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
966         depends on CPU_V7
967         depends on !ARCH_MULTIPLATFORM
968         help
969           This option enables the workaround for the 751472 Cortex-A9 (prior
970           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
971           completion of a following broadcasted operation if the second
972           operation is received by a CPU before the ICIALLUIS has completed,
973           potentially leading to corrupted entries in the cache or TLB.
974
975 config ARM_ERRATA_754322
976         bool "ARM errata: possible faulty MMU translations following an ASID switch"
977         depends on CPU_V7
978         help
979           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
980           r3p*) erratum. A speculative memory access may cause a page table walk
981           which starts prior to an ASID switch but completes afterwards. This
982           can populate the micro-TLB with a stale entry which may be hit with
983           the new ASID. This workaround places two dsb instructions in the mm
984           switching code so that no page table walks can cross the ASID switch.
985
986 config ARM_ERRATA_754327
987         bool "ARM errata: no automatic Store Buffer drain"
988         depends on CPU_V7 && SMP
989         help
990           This option enables the workaround for the 754327 Cortex-A9 (prior to
991           r2p0) erratum. The Store Buffer does not have any automatic draining
992           mechanism and therefore a livelock may occur if an external agent
993           continuously polls a memory location waiting to observe an update.
994           This workaround defines cpu_relax() as smp_mb(), preventing correctly
995           written polling loops from denying visibility of updates to memory.
996
997 config ARM_ERRATA_364296
998         bool "ARM errata: Possible cache data corruption with hit-under-miss enabled"
999         depends on CPU_V6
1000         help
1001           This options enables the workaround for the 364296 ARM1136
1002           r0p2 erratum (possible cache data corruption with
1003           hit-under-miss enabled). It sets the undocumented bit 31 in
1004           the auxiliary control register and the FI bit in the control
1005           register, thus disabling hit-under-miss without putting the
1006           processor into full low interrupt latency mode. ARM11MPCore
1007           is not affected.
1008
1009 config ARM_ERRATA_764369
1010         bool "ARM errata: Data cache line maintenance operation by MVA may not succeed"
1011         depends on CPU_V7 && SMP
1012         help
1013           This option enables the workaround for erratum 764369
1014           affecting Cortex-A9 MPCore with two or more processors (all
1015           current revisions). Under certain timing circumstances, a data
1016           cache line maintenance operation by MVA targeting an Inner
1017           Shareable memory region may fail to proceed up to either the
1018           Point of Coherency or to the Point of Unification of the
1019           system. This workaround adds a DSB instruction before the
1020           relevant cache maintenance functions and sets a specific bit
1021           in the diagnostic control register of the SCU.
1022
1023 config ARM_ERRATA_775420
1024        bool "ARM errata: A data cache maintenance operation which aborts, might lead to deadlock"
1025        depends on CPU_V7
1026        help
1027          This option enables the workaround for the 775420 Cortex-A9 (r2p2,
1028          r2p6,r2p8,r2p10,r3p0) erratum. In case a data cache maintenance
1029          operation aborts with MMU exception, it might cause the processor
1030          to deadlock. This workaround puts DSB before executing ISB if
1031          an abort may occur on cache maintenance.
1032
1033 config ARM_ERRATA_798181
1034         bool "ARM errata: TLBI/DSB failure on Cortex-A15"
1035         depends on CPU_V7 && SMP
1036         help
1037           On Cortex-A15 (r0p0..r3p2) the TLBI*IS/DSB operations are not
1038           adequately shooting down all use of the old entries. This
1039           option enables the Linux kernel workaround for this erratum
1040           which sends an IPI to the CPUs that are running the same ASID
1041           as the one being invalidated.
1042
1043 config ARM_ERRATA_773022
1044         bool "ARM errata: incorrect instructions may be executed from loop buffer"
1045         depends on CPU_V7
1046         help
1047           This option enables the workaround for the 773022 Cortex-A15
1048           (up to r0p4) erratum. In certain rare sequences of code, the
1049           loop buffer may deliver incorrect instructions. This
1050           workaround disables the loop buffer to avoid the erratum.
1051
1052 config ARM_ERRATA_818325_852422
1053         bool "ARM errata: A12: some seqs of opposed cond code instrs => deadlock or corruption"
1054         depends on CPU_V7
1055         help
1056           This option enables the workaround for:
1057           - Cortex-A12 818325: Execution of an UNPREDICTABLE STR or STM
1058             instruction might deadlock.  Fixed in r0p1.
1059           - Cortex-A12 852422: Execution of a sequence of instructions might
1060             lead to either a data corruption or a CPU deadlock.  Not fixed in
1061             any Cortex-A12 cores yet.
1062           This workaround for all both errata involves setting bit[12] of the
1063           Feature Register. This bit disables an optimisation applied to a
1064           sequence of 2 instructions that use opposing condition codes.
1065
1066 config ARM_ERRATA_821420
1067         bool "ARM errata: A12: sequence of VMOV to core registers might lead to a dead lock"
1068         depends on CPU_V7
1069         help
1070           This option enables the workaround for the 821420 Cortex-A12
1071           (all revs) erratum. In very rare timing conditions, a sequence
1072           of VMOV to Core registers instructions, for which the second
1073           one is in the shadow of a branch or abort, can lead to a
1074           deadlock when the VMOV instructions are issued out-of-order.
1075
1076 config ARM_ERRATA_825619
1077         bool "ARM errata: A12: DMB NSHST/ISHST mixed ... might cause deadlock"
1078         depends on CPU_V7
1079         help
1080           This option enables the workaround for the 825619 Cortex-A12
1081           (all revs) erratum. Within rare timing constraints, executing a
1082           DMB NSHST or DMB ISHST instruction followed by a mix of Cacheable
1083           and Device/Strongly-Ordered loads and stores might cause deadlock
1084
1085 config ARM_ERRATA_857271
1086         bool "ARM errata: A12: CPU might deadlock under some very rare internal conditions"
1087         depends on CPU_V7
1088         help
1089           This option enables the workaround for the 857271 Cortex-A12
1090           (all revs) erratum. Under very rare timing conditions, the CPU might
1091           hang. The workaround is expected to have a < 1% performance impact.
1092
1093 config ARM_ERRATA_852421
1094         bool "ARM errata: A17: DMB ST might fail to create order between stores"
1095         depends on CPU_V7
1096         help
1097           This option enables the workaround for the 852421 Cortex-A17
1098           (r1p0, r1p1, r1p2) erratum. Under very rare timing conditions,
1099           execution of a DMB ST instruction might fail to properly order
1100           stores from GroupA and stores from GroupB.
1101
1102 config ARM_ERRATA_852423
1103         bool "ARM errata: A17: some seqs of opposed cond code instrs => deadlock or corruption"
1104         depends on CPU_V7
1105         help
1106           This option enables the workaround for:
1107           - Cortex-A17 852423: Execution of a sequence of instructions might
1108             lead to either a data corruption or a CPU deadlock.  Not fixed in
1109             any Cortex-A17 cores yet.
1110           This is identical to Cortex-A12 erratum 852422.  It is a separate
1111           config option from the A12 erratum due to the way errata are checked
1112           for and handled.
1113
1114 config ARM_ERRATA_857272
1115         bool "ARM errata: A17: CPU might deadlock under some very rare internal conditions"
1116         depends on CPU_V7
1117         help
1118           This option enables the workaround for the 857272 Cortex-A17 erratum.
1119           This erratum is not known to be fixed in any A17 revision.
1120           This is identical to Cortex-A12 erratum 857271.  It is a separate
1121           config option from the A12 erratum due to the way errata are checked
1122           for and handled.
1123
1124 endmenu
1125
1126 source "arch/arm/common/Kconfig"
1127
1128 menu "Bus support"
1129
1130 config ISA
1131         bool
1132         help
1133           Find out whether you have ISA slots on your motherboard.  ISA is the
1134           name of a bus system, i.e. the way the CPU talks to the other stuff
1135           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1136           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1137           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1138
1139 # Select ISA DMA controller support
1140 config ISA_DMA
1141         bool
1142         select ISA_DMA_API
1143
1144 # Select ISA DMA interface
1145 config ISA_DMA_API
1146         bool
1147
1148 config PCI_NANOENGINE
1149         bool "BSE nanoEngine PCI support"
1150         depends on SA1100_NANOENGINE
1151         help
1152           Enable PCI on the BSE nanoEngine board.
1153
1154 config ARM_ERRATA_814220
1155         bool "ARM errata: Cache maintenance by set/way operations can execute out of order"
1156         depends on CPU_V7
1157         help
1158           The v7 ARM states that all cache and branch predictor maintenance
1159           operations that do not specify an address execute, relative to
1160           each other, in program order.
1161           However, because of this erratum, an L2 set/way cache maintenance
1162           operation can overtake an L1 set/way cache maintenance operation.
1163           This ERRATA only affected the Cortex-A7 and present in r0p2, r0p3,
1164           r0p4, r0p5.
1165
1166 endmenu
1167
1168 menu "Kernel Features"
1169
1170 config HAVE_SMP
1171         bool
1172         help
1173           This option should be selected by machines which have an SMP-
1174           capable CPU.
1175
1176           The only effect of this option is to make the SMP-related
1177           options available to the user for configuration.
1178
1179 config SMP
1180         bool "Symmetric Multi-Processing"
1181         depends on CPU_V6K || CPU_V7
1182         depends on GENERIC_CLOCKEVENTS
1183         depends on HAVE_SMP
1184         depends on MMU || ARM_MPU
1185         select IRQ_WORK
1186         help
1187           This enables support for systems with more than one CPU. If you have
1188           a system with only one CPU, say N. If you have a system with more
1189           than one CPU, say Y.
1190
1191           If you say N here, the kernel will run on uni- and multiprocessor
1192           machines, but will use only one CPU of a multiprocessor machine. If
1193           you say Y here, the kernel will run on many, but not all,
1194           uniprocessor machines. On a uniprocessor machine, the kernel
1195           will run faster if you say N here.
1196
1197           See also <file:Documentation/x86/i386/IO-APIC.rst>,
1198           <file:Documentation/admin-guide/lockup-watchdogs.rst> and the SMP-HOWTO available at
1199           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1200
1201           If you don't know what to do here, say N.
1202
1203 config SMP_ON_UP
1204         bool "Allow booting SMP kernel on uniprocessor systems"
1205         depends on SMP && !XIP_KERNEL && MMU
1206         default y
1207         help
1208           SMP kernels contain instructions which fail on non-SMP processors.
1209           Enabling this option allows the kernel to modify itself to make
1210           these instructions safe.  Disabling it allows about 1K of space
1211           savings.
1212
1213           If you don't know what to do here, say Y.
1214
1215 config ARM_CPU_TOPOLOGY
1216         bool "Support cpu topology definition"
1217         depends on SMP && CPU_V7
1218         default y
1219         help
1220           Support ARM cpu topology definition. The MPIDR register defines
1221           affinity between processors which is then used to describe the cpu
1222           topology of an ARM System.
1223
1224 config SCHED_MC
1225         bool "Multi-core scheduler support"
1226         depends on ARM_CPU_TOPOLOGY
1227         help
1228           Multi-core scheduler support improves the CPU scheduler's decision
1229           making when dealing with multi-core CPU chips at a cost of slightly
1230           increased overhead in some places. If unsure say N here.
1231
1232 config SCHED_SMT
1233         bool "SMT scheduler support"
1234         depends on ARM_CPU_TOPOLOGY
1235         help
1236           Improves the CPU scheduler's decision making when dealing with
1237           MultiThreading at a cost of slightly increased overhead in some
1238           places. If unsure say N here.
1239
1240 config HAVE_ARM_SCU
1241         bool
1242         help
1243           This option enables support for the ARM snoop control unit
1244
1245 config HAVE_ARM_ARCH_TIMER
1246         bool "Architected timer support"
1247         depends on CPU_V7
1248         select ARM_ARCH_TIMER
1249         help
1250           This option enables support for the ARM architected timer
1251
1252 config HAVE_ARM_TWD
1253         bool
1254         help
1255           This options enables support for the ARM timer and watchdog unit
1256
1257 config MCPM
1258         bool "Multi-Cluster Power Management"
1259         depends on CPU_V7 && SMP
1260         help
1261           This option provides the common power management infrastructure
1262           for (multi-)cluster based systems, such as big.LITTLE based
1263           systems.
1264
1265 config MCPM_QUAD_CLUSTER
1266         bool
1267         depends on MCPM
1268         help
1269           To avoid wasting resources unnecessarily, MCPM only supports up
1270           to 2 clusters by default.
1271           Platforms with 3 or 4 clusters that use MCPM must select this
1272           option to allow the additional clusters to be managed.
1273
1274 config BIG_LITTLE
1275         bool "big.LITTLE support (Experimental)"
1276         depends on CPU_V7 && SMP
1277         select MCPM
1278         help
1279           This option enables support selections for the big.LITTLE
1280           system architecture.
1281
1282 config BL_SWITCHER
1283         bool "big.LITTLE switcher support"
1284         depends on BIG_LITTLE && MCPM && HOTPLUG_CPU && ARM_GIC
1285         select CPU_PM
1286         help
1287           The big.LITTLE "switcher" provides the core functionality to
1288           transparently handle transition between a cluster of A15's
1289           and a cluster of A7's in a big.LITTLE system.
1290
1291 config BL_SWITCHER_DUMMY_IF
1292         tristate "Simple big.LITTLE switcher user interface"
1293         depends on BL_SWITCHER && DEBUG_KERNEL
1294         help
1295           This is a simple and dummy char dev interface to control
1296           the big.LITTLE switcher core code.  It is meant for
1297           debugging purposes only.
1298
1299 choice
1300         prompt "Memory split"
1301         depends on MMU
1302         default VMSPLIT_3G
1303         help
1304           Select the desired split between kernel and user memory.
1305
1306           If you are not absolutely sure what you are doing, leave this
1307           option alone!
1308
1309         config VMSPLIT_3G
1310                 bool "3G/1G user/kernel split"
1311         config VMSPLIT_3G_OPT
1312                 depends on !ARM_LPAE
1313                 bool "3G/1G user/kernel split (for full 1G low memory)"
1314         config VMSPLIT_2G
1315                 bool "2G/2G user/kernel split"
1316         config VMSPLIT_1G
1317                 bool "1G/3G user/kernel split"
1318 endchoice
1319
1320 config PAGE_OFFSET
1321         hex
1322         default PHYS_OFFSET if !MMU
1323         default 0x40000000 if VMSPLIT_1G
1324         default 0x80000000 if VMSPLIT_2G
1325         default 0xB0000000 if VMSPLIT_3G_OPT
1326         default 0xC0000000
1327
1328 config NR_CPUS
1329         int "Maximum number of CPUs (2-32)"
1330         range 2 32
1331         depends on SMP
1332         default "4"
1333
1334 config HOTPLUG_CPU
1335         bool "Support for hot-pluggable CPUs"
1336         depends on SMP
1337         select GENERIC_IRQ_MIGRATION
1338         help
1339           Say Y here to experiment with turning CPUs off and on.  CPUs
1340           can be controlled through /sys/devices/system/cpu.
1341
1342 config ARM_PSCI
1343         bool "Support for the ARM Power State Coordination Interface (PSCI)"
1344         depends on HAVE_ARM_SMCCC
1345         select ARM_PSCI_FW
1346         help
1347           Say Y here if you want Linux to communicate with system firmware
1348           implementing the PSCI specification for CPU-centric power
1349           management operations described in ARM document number ARM DEN
1350           0022A ("Power State Coordination Interface System Software on
1351           ARM processors").
1352
1353 # The GPIO number here must be sorted by descending number. In case of
1354 # a multiplatform kernel, we just want the highest value required by the
1355 # selected platforms.
1356 config ARCH_NR_GPIO
1357         int
1358         default 2048 if ARCH_SOCFPGA
1359         default 1024 if ARCH_BRCMSTB || ARCH_RENESAS || ARCH_TEGRA || \
1360                 ARCH_ZYNQ || ARCH_ASPEED
1361         default 512 if ARCH_EXYNOS || ARCH_KEYSTONE || SOC_OMAP5 || \
1362                 SOC_DRA7XX || ARCH_S3C24XX || ARCH_S3C64XX || ARCH_S5PV210
1363         default 416 if ARCH_SUNXI
1364         default 392 if ARCH_U8500
1365         default 352 if ARCH_VT8500
1366         default 288 if ARCH_ROCKCHIP
1367         default 264 if MACH_H4700
1368         default 0
1369         help
1370           Maximum number of GPIOs in the system.
1371
1372           If unsure, leave the default value.
1373
1374 config HZ_FIXED
1375         int
1376         default 200 if ARCH_EBSA110
1377         default 128 if SOC_AT91RM9200
1378         default 0
1379
1380 choice
1381         depends on HZ_FIXED = 0
1382         prompt "Timer frequency"
1383
1384 config HZ_100
1385         bool "100 Hz"
1386
1387 config HZ_200
1388         bool "200 Hz"
1389
1390 config HZ_250
1391         bool "250 Hz"
1392
1393 config HZ_300
1394         bool "300 Hz"
1395
1396 config HZ_500
1397         bool "500 Hz"
1398
1399 config HZ_1000
1400         bool "1000 Hz"
1401
1402 endchoice
1403
1404 config HZ
1405         int
1406         default HZ_FIXED if HZ_FIXED != 0
1407         default 100 if HZ_100
1408         default 200 if HZ_200
1409         default 250 if HZ_250
1410         default 300 if HZ_300
1411         default 500 if HZ_500
1412         default 1000
1413
1414 config SCHED_HRTICK
1415         def_bool HIGH_RES_TIMERS
1416
1417 config THUMB2_KERNEL
1418         bool "Compile the kernel in Thumb-2 mode" if !CPU_THUMBONLY
1419         depends on (CPU_V7 || CPU_V7M) && !CPU_V6 && !CPU_V6K
1420         default y if CPU_THUMBONLY
1421         select ARM_UNWIND
1422         help
1423           By enabling this option, the kernel will be compiled in
1424           Thumb-2 mode.
1425
1426           If unsure, say N.
1427
1428 config ARM_PATCH_IDIV
1429         bool "Runtime patch udiv/sdiv instructions into __aeabi_{u}idiv()"
1430         depends on CPU_32v7 && !XIP_KERNEL
1431         default y
1432         help
1433           The ARM compiler inserts calls to __aeabi_idiv() and
1434           __aeabi_uidiv() when it needs to perform division on signed
1435           and unsigned integers. Some v7 CPUs have support for the sdiv
1436           and udiv instructions that can be used to implement those
1437           functions.
1438
1439           Enabling this option allows the kernel to modify itself to
1440           replace the first two instructions of these library functions
1441           with the sdiv or udiv plus "bx lr" instructions when the CPU
1442           it is running on supports them. Typically this will be faster
1443           and less power intensive than running the original library
1444           code to do integer division.
1445
1446 config AEABI
1447         bool "Use the ARM EABI to compile the kernel" if !CPU_V7 && \
1448                 !CPU_V7M && !CPU_V6 && !CPU_V6K && !CC_IS_CLANG
1449         default CPU_V7 || CPU_V7M || CPU_V6 || CPU_V6K || CC_IS_CLANG
1450         help
1451           This option allows for the kernel to be compiled using the latest
1452           ARM ABI (aka EABI).  This is only useful if you are using a user
1453           space environment that is also compiled with EABI.
1454
1455           Since there are major incompatibilities between the legacy ABI and
1456           EABI, especially with regard to structure member alignment, this
1457           option also changes the kernel syscall calling convention to
1458           disambiguate both ABIs and allow for backward compatibility support
1459           (selected with CONFIG_OABI_COMPAT).
1460
1461           To use this you need GCC version 4.0.0 or later.
1462
1463 config OABI_COMPAT
1464         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1465         depends on AEABI && !THUMB2_KERNEL
1466         help
1467           This option preserves the old syscall interface along with the
1468           new (ARM EABI) one. It also provides a compatibility layer to
1469           intercept syscalls that have structure arguments which layout
1470           in memory differs between the legacy ABI and the new ARM EABI
1471           (only for non "thumb" binaries). This option adds a tiny
1472           overhead to all syscalls and produces a slightly larger kernel.
1473
1474           The seccomp filter system will not be available when this is
1475           selected, since there is no way yet to sensibly distinguish
1476           between calling conventions during filtering.
1477
1478           If you know you'll be using only pure EABI user space then you
1479           can say N here. If this option is not selected and you attempt
1480           to execute a legacy ABI binary then the result will be
1481           UNPREDICTABLE (in fact it can be predicted that it won't work
1482           at all). If in doubt say N.
1483
1484 config ARCH_HAS_HOLES_MEMORYMODEL
1485         bool
1486
1487 config ARCH_SELECT_MEMORY_MODEL
1488         bool
1489
1490 config ARCH_FLATMEM_ENABLE
1491         bool
1492
1493 config ARCH_SPARSEMEM_ENABLE
1494         bool
1495         select SPARSEMEM_STATIC if SPARSEMEM
1496
1497 config HAVE_ARCH_PFN_VALID
1498         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1499
1500 config HIGHMEM
1501         bool "High Memory Support"
1502         depends on MMU
1503         help
1504           The address space of ARM processors is only 4 Gigabytes large
1505           and it has to accommodate user address space, kernel address
1506           space as well as some memory mapped IO. That means that, if you
1507           have a large amount of physical memory and/or IO, not all of the
1508           memory can be "permanently mapped" by the kernel. The physical
1509           memory that is not permanently mapped is called "high memory".
1510
1511           Depending on the selected kernel/user memory split, minimum
1512           vmalloc space and actual amount of RAM, you may not need this
1513           option which should result in a slightly faster kernel.
1514
1515           If unsure, say n.
1516
1517 config HIGHPTE
1518         bool "Allocate 2nd-level pagetables from highmem" if EXPERT
1519         depends on HIGHMEM
1520         default y
1521         help
1522           The VM uses one page of physical memory for each page table.
1523           For systems with a lot of processes, this can use a lot of
1524           precious low memory, eventually leading to low memory being
1525           consumed by page tables.  Setting this option will allow
1526           user-space 2nd level page tables to reside in high memory.
1527
1528 config CPU_SW_DOMAIN_PAN
1529         bool "Enable use of CPU domains to implement privileged no-access"
1530         depends on MMU && !ARM_LPAE
1531         default y
1532         help
1533           Increase kernel security by ensuring that normal kernel accesses
1534           are unable to access userspace addresses.  This can help prevent
1535           use-after-free bugs becoming an exploitable privilege escalation
1536           by ensuring that magic values (such as LIST_POISON) will always
1537           fault when dereferenced.
1538
1539           CPUs with low-vector mappings use a best-efforts implementation.
1540           Their lower 1MB needs to remain accessible for the vectors, but
1541           the remainder of userspace will become appropriately inaccessible.
1542
1543 config HW_PERF_EVENTS
1544         def_bool y
1545         depends on ARM_PMU
1546
1547 config SYS_SUPPORTS_HUGETLBFS
1548        def_bool y
1549        depends on ARM_LPAE
1550
1551 config HAVE_ARCH_TRANSPARENT_HUGEPAGE
1552        def_bool y
1553        depends on ARM_LPAE
1554
1555 config ARCH_WANT_GENERAL_HUGETLB
1556         def_bool y
1557
1558 config ARM_MODULE_PLTS
1559         bool "Use PLTs to allow module memory to spill over into vmalloc area"
1560         depends on MODULES
1561         default y
1562         help
1563           Allocate PLTs when loading modules so that jumps and calls whose
1564           targets are too far away for their relative offsets to be encoded
1565           in the instructions themselves can be bounced via veneers in the
1566           module's PLT. This allows modules to be allocated in the generic
1567           vmalloc area after the dedicated module memory area has been
1568           exhausted. The modules will use slightly more memory, but after
1569           rounding up to page size, the actual memory footprint is usually
1570           the same.
1571
1572           Disabling this is usually safe for small single-platform
1573           configurations. If unsure, say y.
1574
1575 config FORCE_MAX_ZONEORDER
1576         int "Maximum zone order"
1577         default "12" if SOC_AM33XX
1578         default "9" if SA1111 || ARCH_EFM32
1579         default "11"
1580         help
1581           The kernel memory allocator divides physically contiguous memory
1582           blocks into "zones", where each zone is a power of two number of
1583           pages.  This option selects the largest power of two that the kernel
1584           keeps in the memory allocator.  If you need to allocate very large
1585           blocks of physically contiguous memory, then you may need to
1586           increase this value.
1587
1588           This config option is actually maximum order plus one. For example,
1589           a value of 11 means that the largest free memory block is 2^10 pages.
1590
1591 config ALIGNMENT_TRAP
1592         bool
1593         depends on CPU_CP15_MMU
1594         default y if !ARCH_EBSA110
1595         select HAVE_PROC_CPU if PROC_FS
1596         help
1597           ARM processors cannot fetch/store information which is not
1598           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1599           address divisible by 4. On 32-bit ARM processors, these non-aligned
1600           fetch/store instructions will be emulated in software if you say
1601           here, which has a severe performance impact. This is necessary for
1602           correct operation of some network protocols. With an IP-only
1603           configuration it is safe to say N, otherwise say Y.
1604
1605 config UACCESS_WITH_MEMCPY
1606         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user()"
1607         depends on MMU
1608         default y if CPU_FEROCEON
1609         help
1610           Implement faster copy_to_user and clear_user methods for CPU
1611           cores where a 8-word STM instruction give significantly higher
1612           memory write throughput than a sequence of individual 32bit stores.
1613
1614           A possible side effect is a slight increase in scheduling latency
1615           between threads sharing the same address space if they invoke
1616           such copy operations with large buffers.
1617
1618           However, if the CPU data cache is using a write-allocate mode,
1619           this option is unlikely to provide any performance gain.
1620
1621 config PARAVIRT
1622         bool "Enable paravirtualization code"
1623         help
1624           This changes the kernel so it can modify itself when it is run
1625           under a hypervisor, potentially improving performance significantly
1626           over full virtualization.
1627
1628 config PARAVIRT_TIME_ACCOUNTING
1629         bool "Paravirtual steal time accounting"
1630         select PARAVIRT
1631         help
1632           Select this option to enable fine granularity task steal time
1633           accounting. Time spent executing other tasks in parallel with
1634           the current vCPU is discounted from the vCPU power. To account for
1635           that, there can be a small performance impact.
1636
1637           If in doubt, say N here.
1638
1639 config XEN_DOM0
1640         def_bool y
1641         depends on XEN
1642
1643 config XEN
1644         bool "Xen guest support on ARM"
1645         depends on ARM && AEABI && OF
1646         depends on CPU_V7 && !CPU_V6
1647         depends on !GENERIC_ATOMIC64
1648         depends on MMU
1649         select ARCH_DMA_ADDR_T_64BIT
1650         select ARM_PSCI
1651         select SWIOTLB
1652         select SWIOTLB_XEN
1653         select PARAVIRT
1654         help
1655           Say Y if you want to run Linux in a Virtual Machine on Xen on ARM.
1656
1657 config STACKPROTECTOR_PER_TASK
1658         bool "Use a unique stack canary value for each task"
1659         depends on GCC_PLUGINS && STACKPROTECTOR && SMP && !XIP_DEFLATED_DATA
1660         select GCC_PLUGIN_ARM_SSP_PER_TASK
1661         default y
1662         help
1663           Due to the fact that GCC uses an ordinary symbol reference from
1664           which to load the value of the stack canary, this value can only
1665           change at reboot time on SMP systems, and all tasks running in the
1666           kernel's address space are forced to use the same canary value for
1667           the entire duration that the system is up.
1668
1669           Enable this option to switch to a different method that uses a
1670           different canary value for each task.
1671
1672 endmenu
1673
1674 menu "Boot options"
1675
1676 config USE_OF
1677         bool "Flattened Device Tree support"
1678         select IRQ_DOMAIN
1679         select OF
1680         help
1681           Include support for flattened device tree machine descriptions.
1682
1683 config ATAGS
1684         bool "Support for the traditional ATAGS boot data passing" if USE_OF
1685         default y
1686         help
1687           This is the traditional way of passing data to the kernel at boot
1688           time. If you are solely relying on the flattened device tree (or
1689           the ARM_ATAG_DTB_COMPAT option) then you may unselect this option
1690           to remove ATAGS support from your kernel binary.  If unsure,
1691           leave this to y.
1692
1693 config DEPRECATED_PARAM_STRUCT
1694         bool "Provide old way to pass kernel parameters"
1695         depends on ATAGS
1696         help
1697           This was deprecated in 2001 and announced to live on for 5 years.
1698           Some old boot loaders still use this way.
1699
1700 # Compressed boot loader in ROM.  Yes, we really want to ask about
1701 # TEXT and BSS so we preserve their values in the config files.
1702 config ZBOOT_ROM_TEXT
1703         hex "Compressed ROM boot loader base address"
1704         default 0x0
1705         help
1706           The physical address at which the ROM-able zImage is to be
1707           placed in the target.  Platforms which normally make use of
1708           ROM-able zImage formats normally set this to a suitable
1709           value in their defconfig file.
1710
1711           If ZBOOT_ROM is not enabled, this has no effect.
1712
1713 config ZBOOT_ROM_BSS
1714         hex "Compressed ROM boot loader BSS address"
1715         default 0x0
1716         help
1717           The base address of an area of read/write memory in the target
1718           for the ROM-able zImage which must be available while the
1719           decompressor is running. It must be large enough to hold the
1720           entire decompressed kernel plus an additional 128 KiB.
1721           Platforms which normally make use of ROM-able zImage formats
1722           normally set this to a suitable value in their defconfig file.
1723
1724           If ZBOOT_ROM is not enabled, this has no effect.
1725
1726 config ZBOOT_ROM
1727         bool "Compressed boot loader in ROM/flash"
1728         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1729         depends on !ARM_APPENDED_DTB && !XIP_KERNEL && !AUTO_ZRELADDR
1730         help
1731           Say Y here if you intend to execute your compressed kernel image
1732           (zImage) directly from ROM or flash.  If unsure, say N.
1733
1734 config ARM_APPENDED_DTB
1735         bool "Use appended device tree blob to zImage (EXPERIMENTAL)"
1736         depends on OF
1737         help
1738           With this option, the boot code will look for a device tree binary
1739           (DTB) appended to zImage
1740           (e.g. cat zImage <filename>.dtb > zImage_w_dtb).
1741
1742           This is meant as a backward compatibility convenience for those
1743           systems with a bootloader that can't be upgraded to accommodate
1744           the documented boot protocol using a device tree.
1745
1746           Beware that there is very little in terms of protection against
1747           this option being confused by leftover garbage in memory that might
1748           look like a DTB header after a reboot if no actual DTB is appended
1749           to zImage.  Do not leave this option active in a production kernel
1750           if you don't intend to always append a DTB.  Proper passing of the
1751           location into r2 of a bootloader provided DTB is always preferable
1752           to this option.
1753
1754 config ARM_ATAG_DTB_COMPAT
1755         bool "Supplement the appended DTB with traditional ATAG information"
1756         depends on ARM_APPENDED_DTB
1757         help
1758           Some old bootloaders can't be updated to a DTB capable one, yet
1759           they provide ATAGs with memory configuration, the ramdisk address,
1760           the kernel cmdline string, etc.  Such information is dynamically
1761           provided by the bootloader and can't always be stored in a static
1762           DTB.  To allow a device tree enabled kernel to be used with such
1763           bootloaders, this option allows zImage to extract the information
1764           from the ATAG list and store it at run time into the appended DTB.
1765
1766 choice
1767         prompt "Kernel command line type" if ARM_ATAG_DTB_COMPAT
1768         default ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
1769
1770 config ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
1771         bool "Use bootloader kernel arguments if available"
1772         help
1773           Uses the command-line options passed by the boot loader instead of
1774           the device tree bootargs property. If the boot loader doesn't provide
1775           any, the device tree bootargs property will be used.
1776
1777 config ARM_ATAG_DTB_COMPAT_CMDLINE_EXTEND
1778         bool "Extend with bootloader kernel arguments"
1779         help
1780           The command-line arguments provided by the boot loader will be
1781           appended to the the device tree bootargs property.
1782
1783 endchoice
1784
1785 config CMDLINE
1786         string "Default kernel command string"
1787         default ""
1788         help
1789           On some architectures (EBSA110 and CATS), there is currently no way
1790           for the boot loader to pass arguments to the kernel. For these
1791           architectures, you should supply some command-line options at build
1792           time by entering them here. As a minimum, you should specify the
1793           memory size and the root device (e.g., mem=64M root=/dev/nfs).
1794
1795 choice
1796         prompt "Kernel command line type" if CMDLINE != ""
1797         default CMDLINE_FROM_BOOTLOADER
1798         depends on ATAGS
1799
1800 config CMDLINE_FROM_BOOTLOADER
1801         bool "Use bootloader kernel arguments if available"
1802         help
1803           Uses the command-line options passed by the boot loader. If
1804           the boot loader doesn't provide any, the default kernel command
1805           string provided in CMDLINE will be used.
1806
1807 config CMDLINE_EXTEND
1808         bool "Extend bootloader kernel arguments"
1809         help
1810           The command-line arguments provided by the boot loader will be
1811           appended to the default kernel command string.
1812
1813 config CMDLINE_FORCE
1814         bool "Always use the default kernel command string"
1815         help
1816           Always use the default kernel command string, even if the boot
1817           loader passes other arguments to the kernel.
1818           This is useful if you cannot or don't want to change the
1819           command-line options your boot loader passes to the kernel.
1820 endchoice
1821
1822 config XIP_KERNEL
1823         bool "Kernel Execute-In-Place from ROM"
1824         depends on !ARM_LPAE && !ARCH_MULTIPLATFORM
1825         help
1826           Execute-In-Place allows the kernel to run from non-volatile storage
1827           directly addressable by the CPU, such as NOR flash. This saves RAM
1828           space since the text section of the kernel is not loaded from flash
1829           to RAM.  Read-write sections, such as the data section and stack,
1830           are still copied to RAM.  The XIP kernel is not compressed since
1831           it has to run directly from flash, so it will take more space to
1832           store it.  The flash address used to link the kernel object files,
1833           and for storing it, is configuration dependent. Therefore, if you
1834           say Y here, you must know the proper physical address where to
1835           store the kernel image depending on your own flash memory usage.
1836
1837           Also note that the make target becomes "make xipImage" rather than
1838           "make zImage" or "make Image".  The final kernel binary to put in
1839           ROM memory will be arch/arm/boot/xipImage.
1840
1841           If unsure, say N.
1842
1843 config XIP_PHYS_ADDR
1844         hex "XIP Kernel Physical Location"
1845         depends on XIP_KERNEL
1846         default "0x00080000"
1847         help
1848           This is the physical address in your flash memory the kernel will
1849           be linked for and stored to.  This address is dependent on your
1850           own flash usage.
1851
1852 config XIP_DEFLATED_DATA
1853         bool "Store kernel .data section compressed in ROM"
1854         depends on XIP_KERNEL
1855         select ZLIB_INFLATE
1856         help
1857           Before the kernel is actually executed, its .data section has to be
1858           copied to RAM from ROM. This option allows for storing that data
1859           in compressed form and decompressed to RAM rather than merely being
1860           copied, saving some precious ROM space. A possible drawback is a
1861           slightly longer boot delay.
1862
1863 config KEXEC
1864         bool "Kexec system call (EXPERIMENTAL)"
1865         depends on (!SMP || PM_SLEEP_SMP)
1866         depends on MMU
1867         select KEXEC_CORE
1868         help
1869           kexec is a system call that implements the ability to shutdown your
1870           current kernel, and to start another kernel.  It is like a reboot
1871           but it is independent of the system firmware.   And like a reboot
1872           you can start any kernel with it, not just Linux.
1873
1874           It is an ongoing process to be certain the hardware in a machine
1875           is properly shutdown, so do not be surprised if this code does not
1876           initially work for you.
1877
1878 config ATAGS_PROC
1879         bool "Export atags in procfs"
1880         depends on ATAGS && KEXEC
1881         default y
1882         help
1883           Should the atags used to boot the kernel be exported in an "atags"
1884           file in procfs. Useful with kexec.
1885
1886 config CRASH_DUMP
1887         bool "Build kdump crash kernel (EXPERIMENTAL)"
1888         help
1889           Generate crash dump after being started by kexec. This should
1890           be normally only set in special crash dump kernels which are
1891           loaded in the main kernel with kexec-tools into a specially
1892           reserved region and then later executed after a crash by
1893           kdump/kexec. The crash dump kernel must be compiled to a
1894           memory address not used by the main kernel
1895
1896           For more details see Documentation/admin-guide/kdump/kdump.rst
1897
1898 config AUTO_ZRELADDR
1899         bool "Auto calculation of the decompressed kernel image address"
1900         help
1901           ZRELADDR is the physical address where the decompressed kernel
1902           image will be placed. If AUTO_ZRELADDR is selected, the address
1903           will be determined at run-time by masking the current IP with
1904           0xf8000000. This assumes the zImage being placed in the first 128MB
1905           from start of memory.
1906
1907 config EFI_STUB
1908         bool
1909
1910 config EFI
1911         bool "UEFI runtime support"
1912         depends on OF && !CPU_BIG_ENDIAN && MMU && AUTO_ZRELADDR && !XIP_KERNEL
1913         select UCS2_STRING
1914         select EFI_PARAMS_FROM_FDT
1915         select EFI_STUB
1916         select EFI_GENERIC_STUB
1917         select EFI_RUNTIME_WRAPPERS
1918         help
1919           This option provides support for runtime services provided
1920           by UEFI firmware (such as non-volatile variables, realtime
1921           clock, and platform reset). A UEFI stub is also provided to
1922           allow the kernel to be booted as an EFI application. This
1923           is only useful for kernels that may run on systems that have
1924           UEFI firmware.
1925
1926 config DMI
1927         bool "Enable support for SMBIOS (DMI) tables"
1928         depends on EFI
1929         default y
1930         help
1931           This enables SMBIOS/DMI feature for systems.
1932
1933           This option is only useful on systems that have UEFI firmware.
1934           However, even with this option, the resultant kernel should
1935           continue to boot on existing non-UEFI platforms.
1936
1937           NOTE: This does *NOT* enable or encourage the use of DMI quirks,
1938           i.e., the the practice of identifying the platform via DMI to
1939           decide whether certain workarounds for buggy hardware and/or
1940           firmware need to be enabled. This would require the DMI subsystem
1941           to be enabled much earlier than we do on ARM, which is non-trivial.
1942
1943 endmenu
1944
1945 menu "CPU Power Management"
1946
1947 source "drivers/cpufreq/Kconfig"
1948
1949 source "drivers/cpuidle/Kconfig"
1950
1951 endmenu
1952
1953 menu "Floating point emulation"
1954
1955 comment "At least one emulation must be selected"
1956
1957 config FPE_NWFPE
1958         bool "NWFPE math emulation"
1959         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
1960         help
1961           Say Y to include the NWFPE floating point emulator in the kernel.
1962           This is necessary to run most binaries. Linux does not currently
1963           support floating point hardware so you need to say Y here even if
1964           your machine has an FPA or floating point co-processor podule.
1965
1966           You may say N here if you are going to load the Acorn FPEmulator
1967           early in the bootup.
1968
1969 config FPE_NWFPE_XP
1970         bool "Support extended precision"
1971         depends on FPE_NWFPE
1972         help
1973           Say Y to include 80-bit support in the kernel floating-point
1974           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
1975           Note that gcc does not generate 80-bit operations by default,
1976           so in most cases this option only enlarges the size of the
1977           floating point emulator without any good reason.
1978
1979           You almost surely want to say N here.
1980
1981 config FPE_FASTFPE
1982         bool "FastFPE math emulation (EXPERIMENTAL)"
1983         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3
1984         help
1985           Say Y here to include the FAST floating point emulator in the kernel.
1986           This is an experimental much faster emulator which now also has full
1987           precision for the mantissa.  It does not support any exceptions.
1988           It is very simple, and approximately 3-6 times faster than NWFPE.
1989
1990           It should be sufficient for most programs.  It may be not suitable
1991           for scientific calculations, but you have to check this for yourself.
1992           If you do not feel you need a faster FP emulation you should better
1993           choose NWFPE.
1994
1995 config VFP
1996         bool "VFP-format floating point maths"
1997         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
1998         help
1999           Say Y to include VFP support code in the kernel. This is needed
2000           if your hardware includes a VFP unit.
2001
2002           Please see <file:Documentation/arm/vfp/release-notes.rst> for
2003           release notes and additional status information.
2004
2005           Say N if your target does not have VFP hardware.
2006
2007 config VFPv3
2008         bool
2009         depends on VFP
2010         default y if CPU_V7
2011
2012 config NEON
2013         bool "Advanced SIMD (NEON) Extension support"
2014         depends on VFPv3 && CPU_V7
2015         help
2016           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2017           Extension.
2018
2019 config KERNEL_MODE_NEON
2020         bool "Support for NEON in kernel mode"
2021         depends on NEON && AEABI
2022         help
2023           Say Y to include support for NEON in kernel mode.
2024
2025 endmenu
2026
2027 menu "Power management options"
2028
2029 source "kernel/power/Kconfig"
2030
2031 config ARCH_SUSPEND_POSSIBLE
2032         depends on CPU_ARM920T || CPU_ARM926T || CPU_FEROCEON || CPU_SA1100 || \
2033                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_V7M || CPU_XSC3 || CPU_XSCALE || CPU_MOHAWK
2034         def_bool y
2035
2036 config ARM_CPU_SUSPEND
2037         def_bool PM_SLEEP || BL_SWITCHER || ARM_PSCI_FW
2038         depends on ARCH_SUSPEND_POSSIBLE
2039
2040 config ARCH_HIBERNATION_POSSIBLE
2041         bool
2042         depends on MMU
2043         default y if ARCH_SUSPEND_POSSIBLE
2044
2045 endmenu
2046
2047 source "drivers/firmware/Kconfig"
2048
2049 if CRYPTO
2050 source "arch/arm/crypto/Kconfig"
2051 endif
2052
2053 source "arch/arm/Kconfig.assembler"