usb: phy: rcar-gen2-usb: always use 'dev' variable in probe() method
[platform/adaptation/renesas_rcar/renesas_kernel.git] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select ARCH_BINFMT_ELF_RANDOMIZE_PIE
5         select ARCH_HAS_ATOMIC64_DEC_IF_POSITIVE
6         select ARCH_HAS_TICK_BROADCAST if GENERIC_CLOCKEVENTS_BROADCAST
7         select ARCH_HAVE_CUSTOM_GPIO_H
8         select ARCH_MIGHT_HAVE_PC_PARPORT
9         select ARCH_SUPPORTS_ATOMIC_RMW
10         select ARCH_USE_BUILTIN_BSWAP
11         select ARCH_USE_CMPXCHG_LOCKREF
12         select ARCH_WANT_IPC_PARSE_VERSION
13         select BUILDTIME_EXTABLE_SORT if MMU
14         select CLONE_BACKWARDS
15         select CPU_PM if (SUSPEND || CPU_IDLE)
16         select DCACHE_WORD_ACCESS if HAVE_EFFICIENT_UNALIGNED_ACCESS
17         select GENERIC_ATOMIC64 if (CPU_V7M || CPU_V6 || !CPU_32v6K || !AEABI)
18         select GENERIC_CLOCKEVENTS_BROADCAST if SMP
19         select GENERIC_IDLE_POLL_SETUP
20         select GENERIC_IRQ_PROBE
21         select GENERIC_IRQ_SHOW
22         select GENERIC_PCI_IOMAP
23         select GENERIC_SCHED_CLOCK
24         select GENERIC_SMP_IDLE_THREAD
25         select GENERIC_STRNCPY_FROM_USER
26         select GENERIC_STRNLEN_USER
27         select HARDIRQS_SW_RESEND
28         select HAVE_ARCH_JUMP_LABEL if !XIP_KERNEL
29         select HAVE_ARCH_KGDB
30         select HAVE_ARCH_SECCOMP_FILTER if (AEABI && !OABI_COMPAT)
31         select HAVE_ARCH_TRACEHOOK
32         select HAVE_BPF_JIT
33         select HAVE_CONTEXT_TRACKING
34         select HAVE_C_RECORDMCOUNT
35         select HAVE_CC_STACKPROTECTOR
36         select HAVE_DEBUG_KMEMLEAK
37         select HAVE_DMA_API_DEBUG
38         select HAVE_DMA_ATTRS
39         select HAVE_DMA_CONTIGUOUS if MMU
40         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
41         select HAVE_EFFICIENT_UNALIGNED_ACCESS if (CPU_V6 || CPU_V6K || CPU_V7) && MMU
42         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
43         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
44         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
45         select HAVE_GENERIC_DMA_COHERENT
46         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
47         select HAVE_IDE if PCI || ISA || PCMCIA
48         select HAVE_IRQ_TIME_ACCOUNTING
49         select HAVE_KERNEL_GZIP
50         select HAVE_KERNEL_LZ4
51         select HAVE_KERNEL_LZMA
52         select HAVE_KERNEL_LZO
53         select HAVE_KERNEL_XZ
54         select HAVE_KPROBES if !XIP_KERNEL
55         select HAVE_KRETPROBES if (HAVE_KPROBES)
56         select HAVE_MEMBLOCK
57         select HAVE_MOD_ARCH_SPECIFIC if ARM_UNWIND
58         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
59         select HAVE_PERF_EVENTS
60         select HAVE_PERF_REGS
61         select HAVE_PERF_USER_STACK_DUMP
62         select HAVE_REGS_AND_STACK_ACCESS_API
63         select HAVE_SYSCALL_TRACEPOINTS
64         select HAVE_UID16
65         select HAVE_VIRT_CPU_ACCOUNTING_GEN
66         select IRQ_FORCED_THREADING
67         select KTIME_SCALAR
68         select MODULES_USE_ELF_REL
69         select NO_BOOTMEM
70         select OLD_SIGACTION
71         select OLD_SIGSUSPEND3
72         select PERF_USE_VMALLOC
73         select RTC_LIB
74         select SYS_SUPPORTS_APM_EMULATION
75         # Above selects are sorted alphabetically; please add new ones
76         # according to that.  Thanks.
77         help
78           The ARM series is a line of low-power-consumption RISC chip designs
79           licensed by ARM Ltd and targeted at embedded applications and
80           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
81           manufactured, but legacy ARM-based PC hardware remains popular in
82           Europe.  There is an ARM Linux project with a web page at
83           <http://www.arm.linux.org.uk/>.
84
85 config ARM_HAS_SG_CHAIN
86         bool
87
88 config NEED_SG_DMA_LENGTH
89         bool
90
91 config ARM_DMA_USE_IOMMU
92         bool
93         select ARM_HAS_SG_CHAIN
94         select NEED_SG_DMA_LENGTH
95
96 if ARM_DMA_USE_IOMMU
97
98 config ARM_DMA_IOMMU_ALIGNMENT
99         int "Maximum PAGE_SIZE order of alignment for DMA IOMMU buffers"
100         range 4 9
101         default 8
102         help
103           DMA mapping framework by default aligns all buffers to the smallest
104           PAGE_SIZE order which is greater than or equal to the requested buffer
105           size. This works well for buffers up to a few hundreds kilobytes, but
106           for larger buffers it just a waste of address space. Drivers which has
107           relatively small addressing window (like 64Mib) might run out of
108           virtual space with just a few allocations.
109
110           With this parameter you can specify the maximum PAGE_SIZE order for
111           DMA IOMMU buffers. Larger buffers will be aligned only to this
112           specified order. The order is expressed as a power of two multiplied
113           by the PAGE_SIZE.
114
115 endif
116
117 config HAVE_PWM
118         bool
119
120 config MIGHT_HAVE_PCI
121         bool
122
123 config SYS_SUPPORTS_APM_EMULATION
124         bool
125
126 config HAVE_TCM
127         bool
128         select GENERIC_ALLOCATOR
129
130 config HAVE_PROC_CPU
131         bool
132
133 config NO_IOPORT_MAP
134         bool
135
136 config EISA
137         bool
138         ---help---
139           The Extended Industry Standard Architecture (EISA) bus was
140           developed as an open alternative to the IBM MicroChannel bus.
141
142           The EISA bus provided some of the features of the IBM MicroChannel
143           bus while maintaining backward compatibility with cards made for
144           the older ISA bus.  The EISA bus saw limited use between 1988 and
145           1995 when it was made obsolete by the PCI bus.
146
147           Say Y here if you are building a kernel for an EISA-based machine.
148
149           Otherwise, say N.
150
151 config SBUS
152         bool
153
154 config STACKTRACE_SUPPORT
155         bool
156         default y
157
158 config HAVE_LATENCYTOP_SUPPORT
159         bool
160         depends on !SMP
161         default y
162
163 config LOCKDEP_SUPPORT
164         bool
165         default y
166
167 config TRACE_IRQFLAGS_SUPPORT
168         bool
169         default y
170
171 config RWSEM_GENERIC_SPINLOCK
172         bool
173         default y
174
175 config RWSEM_XCHGADD_ALGORITHM
176         bool
177
178 config ARCH_HAS_ILOG2_U32
179         bool
180
181 config ARCH_HAS_ILOG2_U64
182         bool
183
184 config ARCH_HAS_CPUFREQ
185         bool
186         help
187           Internal node to signify that the ARCH has CPUFREQ support
188           and that the relevant menu configurations are displayed for
189           it.
190
191 config ARCH_HAS_BANDGAP
192         bool
193
194 config GENERIC_HWEIGHT
195         bool
196         default y
197
198 config GENERIC_CALIBRATE_DELAY
199         bool
200         default y
201
202 config ARCH_MAY_HAVE_PC_FDC
203         bool
204
205 config ZONE_DMA
206         bool
207
208 config NEED_DMA_MAP_STATE
209        def_bool y
210
211 config ARCH_HAS_DMA_SET_COHERENT_MASK
212         bool
213
214 config GENERIC_ISA_DMA
215         bool
216
217 config FIQ
218         bool
219
220 config NEED_RET_TO_USER
221         bool
222
223 config ARCH_MTD_XIP
224         bool
225
226 config VECTORS_BASE
227         hex
228         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
229         default DRAM_BASE if REMAP_VECTORS_TO_RAM
230         default 0x00000000
231         help
232           The base address of exception vectors.  This must be two pages
233           in size.
234
235 config ARM_PATCH_PHYS_VIRT
236         bool "Patch physical to virtual translations at runtime" if EMBEDDED
237         default y
238         depends on !XIP_KERNEL && MMU
239         depends on !ARCH_REALVIEW || !SPARSEMEM
240         help
241           Patch phys-to-virt and virt-to-phys translation functions at
242           boot and module load time according to the position of the
243           kernel in system memory.
244
245           This can only be used with non-XIP MMU kernels where the base
246           of physical memory is at a 16MB boundary.
247
248           Only disable this option if you know that you do not require
249           this feature (eg, building a kernel for a single machine) and
250           you need to shrink the kernel to the minimal size.
251
252 config NEED_MACH_GPIO_H
253         bool
254         help
255           Select this when mach/gpio.h is required to provide special
256           definitions for this platform. The need for mach/gpio.h should
257           be avoided when possible.
258
259 config NEED_MACH_IO_H
260         bool
261         help
262           Select this when mach/io.h is required to provide special
263           definitions for this platform.  The need for mach/io.h should
264           be avoided when possible.
265
266 config NEED_MACH_MEMORY_H
267         bool
268         help
269           Select this when mach/memory.h is required to provide special
270           definitions for this platform.  The need for mach/memory.h should
271           be avoided when possible.
272
273 config PHYS_OFFSET
274         hex "Physical address of main memory" if MMU
275         depends on !ARM_PATCH_PHYS_VIRT && !NEED_MACH_MEMORY_H
276         default DRAM_BASE if !MMU
277         help
278           Please provide the physical address corresponding to the
279           location of main memory in your system.
280
281 config GENERIC_BUG
282         def_bool y
283         depends on BUG
284
285 source "init/Kconfig"
286
287 source "kernel/Kconfig.freezer"
288
289 menu "System Type"
290
291 config MMU
292         bool "MMU-based Paged Memory Management Support"
293         default y
294         help
295           Select if you want MMU-based virtualised addressing space
296           support by paged memory management. If unsure, say 'Y'.
297
298 #
299 # The "ARM system type" choice list is ordered alphabetically by option
300 # text.  Please add new entries in the option alphabetic order.
301 #
302 choice
303         prompt "ARM system type"
304         default ARCH_VERSATILE if !MMU
305         default ARCH_MULTIPLATFORM if MMU
306
307 config ARCH_MULTIPLATFORM
308         bool "Allow multiple platforms to be selected"
309         depends on MMU
310         select ARCH_WANT_OPTIONAL_GPIOLIB
311         select ARM_PATCH_PHYS_VIRT
312         select AUTO_ZRELADDR
313         select COMMON_CLK
314         select GENERIC_CLOCKEVENTS
315         select MIGHT_HAVE_PCI
316         select MULTI_IRQ_HANDLER
317         select SPARSE_IRQ
318         select USE_OF
319
320 config ARCH_INTEGRATOR
321         bool "ARM Ltd. Integrator family"
322         select ARCH_HAS_CPUFREQ
323         select ARM_AMBA
324         select ARM_PATCH_PHYS_VIRT
325         select AUTO_ZRELADDR
326         select COMMON_CLK
327         select COMMON_CLK_VERSATILE
328         select GENERIC_CLOCKEVENTS
329         select HAVE_TCM
330         select ICST
331         select MULTI_IRQ_HANDLER
332         select NEED_MACH_MEMORY_H
333         select PLAT_VERSATILE
334         select SPARSE_IRQ
335         select USE_OF
336         select VERSATILE_FPGA_IRQ
337         help
338           Support for ARM's Integrator platform.
339
340 config ARCH_REALVIEW
341         bool "ARM Ltd. RealView family"
342         select ARCH_WANT_OPTIONAL_GPIOLIB
343         select ARM_AMBA
344         select ARM_TIMER_SP804
345         select COMMON_CLK
346         select COMMON_CLK_VERSATILE
347         select GENERIC_CLOCKEVENTS
348         select GPIO_PL061 if GPIOLIB
349         select ICST
350         select NEED_MACH_MEMORY_H
351         select PLAT_VERSATILE
352         select PLAT_VERSATILE_CLCD
353         help
354           This enables support for ARM Ltd RealView boards.
355
356 config ARCH_VERSATILE
357         bool "ARM Ltd. Versatile family"
358         select ARCH_WANT_OPTIONAL_GPIOLIB
359         select ARM_AMBA
360         select ARM_TIMER_SP804
361         select ARM_VIC
362         select CLKDEV_LOOKUP
363         select GENERIC_CLOCKEVENTS
364         select HAVE_MACH_CLKDEV
365         select ICST
366         select PLAT_VERSATILE
367         select PLAT_VERSATILE_CLCD
368         select PLAT_VERSATILE_CLOCK
369         select VERSATILE_FPGA_IRQ
370         help
371           This enables support for ARM Ltd Versatile board.
372
373 config ARCH_AT91
374         bool "Atmel AT91"
375         select ARCH_REQUIRE_GPIOLIB
376         select CLKDEV_LOOKUP
377         select IRQ_DOMAIN
378         select NEED_MACH_GPIO_H
379         select NEED_MACH_IO_H if PCCARD
380         select PINCTRL
381         select PINCTRL_AT91 if USE_OF
382         help
383           This enables support for systems based on Atmel
384           AT91RM9200 and AT91SAM9* processors.
385
386 config ARCH_CLPS711X
387         bool "Cirrus Logic CLPS711x/EP721x/EP731x-based"
388         select ARCH_REQUIRE_GPIOLIB
389         select AUTO_ZRELADDR
390         select CLKSRC_MMIO
391         select COMMON_CLK
392         select CPU_ARM720T
393         select GENERIC_CLOCKEVENTS
394         select MFD_SYSCON
395         select MULTI_IRQ_HANDLER
396         select SPARSE_IRQ
397         help
398           Support for Cirrus Logic 711x/721x/731x based boards.
399
400 config ARCH_GEMINI
401         bool "Cortina Systems Gemini"
402         select ARCH_REQUIRE_GPIOLIB
403         select CLKSRC_MMIO
404         select CPU_FA526
405         select GENERIC_CLOCKEVENTS
406         help
407           Support for the Cortina Systems Gemini family SoCs
408
409 config ARCH_EBSA110
410         bool "EBSA-110"
411         select ARCH_USES_GETTIMEOFFSET
412         select CPU_SA110
413         select ISA
414         select NEED_MACH_IO_H
415         select NEED_MACH_MEMORY_H
416         select NO_IOPORT_MAP
417         help
418           This is an evaluation board for the StrongARM processor available
419           from Digital. It has limited hardware on-board, including an
420           Ethernet interface, two PCMCIA sockets, two serial ports and a
421           parallel port.
422
423 config ARCH_EFM32
424         bool "Energy Micro efm32"
425         depends on !MMU
426         select ARCH_REQUIRE_GPIOLIB
427         select ARM_NVIC
428         # CLKSRC_MMIO is wrong here, but needed until a proper fix is merged,
429         # i.e. CLKSRC_EFM32 selecting CLKSRC_MMIO
430         select CLKSRC_MMIO
431         select CLKSRC_OF
432         select COMMON_CLK
433         select CPU_V7M
434         select GENERIC_CLOCKEVENTS
435         select NO_DMA
436         select NO_IOPORT_MAP
437         select SPARSE_IRQ
438         select USE_OF
439         help
440           Support for Energy Micro's (now Silicon Labs) efm32 Giant Gecko
441           processors.
442
443 config ARCH_EP93XX
444         bool "EP93xx-based"
445         select ARCH_HAS_HOLES_MEMORYMODEL
446         select ARCH_REQUIRE_GPIOLIB
447         select ARCH_USES_GETTIMEOFFSET
448         select ARM_AMBA
449         select ARM_VIC
450         select CLKDEV_LOOKUP
451         select CPU_ARM920T
452         select NEED_MACH_MEMORY_H
453         help
454           This enables support for the Cirrus EP93xx series of CPUs.
455
456 config ARCH_FOOTBRIDGE
457         bool "FootBridge"
458         select CPU_SA110
459         select FOOTBRIDGE
460         select GENERIC_CLOCKEVENTS
461         select HAVE_IDE
462         select NEED_MACH_IO_H if !MMU
463         select NEED_MACH_MEMORY_H
464         help
465           Support for systems based on the DC21285 companion chip
466           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
467
468 config ARCH_NETX
469         bool "Hilscher NetX based"
470         select ARM_VIC
471         select CLKSRC_MMIO
472         select CPU_ARM926T
473         select GENERIC_CLOCKEVENTS
474         help
475           This enables support for systems based on the Hilscher NetX Soc
476
477 config ARCH_IOP13XX
478         bool "IOP13xx-based"
479         depends on MMU
480         select CPU_XSC3
481         select NEED_MACH_MEMORY_H
482         select NEED_RET_TO_USER
483         select PCI
484         select PLAT_IOP
485         select VMSPLIT_1G
486         help
487           Support for Intel's IOP13XX (XScale) family of processors.
488
489 config ARCH_IOP32X
490         bool "IOP32x-based"
491         depends on MMU
492         select ARCH_REQUIRE_GPIOLIB
493         select CPU_XSCALE
494         select GPIO_IOP
495         select NEED_RET_TO_USER
496         select PCI
497         select PLAT_IOP
498         help
499           Support for Intel's 80219 and IOP32X (XScale) family of
500           processors.
501
502 config ARCH_IOP33X
503         bool "IOP33x-based"
504         depends on MMU
505         select ARCH_REQUIRE_GPIOLIB
506         select CPU_XSCALE
507         select GPIO_IOP
508         select NEED_RET_TO_USER
509         select PCI
510         select PLAT_IOP
511         help
512           Support for Intel's IOP33X (XScale) family of processors.
513
514 config ARCH_IXP4XX
515         bool "IXP4xx-based"
516         depends on MMU
517         select ARCH_HAS_DMA_SET_COHERENT_MASK
518         select ARCH_SUPPORTS_BIG_ENDIAN
519         select ARCH_REQUIRE_GPIOLIB
520         select CLKSRC_MMIO
521         select CPU_XSCALE
522         select DMABOUNCE if PCI
523         select GENERIC_CLOCKEVENTS
524         select MIGHT_HAVE_PCI
525         select NEED_MACH_IO_H
526         select USB_EHCI_BIG_ENDIAN_DESC
527         select USB_EHCI_BIG_ENDIAN_MMIO
528         help
529           Support for Intel's IXP4XX (XScale) family of processors.
530
531 config ARCH_DOVE
532         bool "Marvell Dove"
533         select ARCH_REQUIRE_GPIOLIB
534         select CPU_PJ4
535         select GENERIC_CLOCKEVENTS
536         select MIGHT_HAVE_PCI
537         select MVEBU_MBUS
538         select PINCTRL
539         select PINCTRL_DOVE
540         select PLAT_ORION_LEGACY
541         help
542           Support for the Marvell Dove SoC 88AP510
543
544 config ARCH_KIRKWOOD
545         bool "Marvell Kirkwood"
546         select ARCH_HAS_CPUFREQ
547         select ARCH_REQUIRE_GPIOLIB
548         select CPU_FEROCEON
549         select GENERIC_CLOCKEVENTS
550         select MVEBU_MBUS
551         select PCI
552         select PCI_QUIRKS
553         select PINCTRL
554         select PINCTRL_KIRKWOOD
555         select PLAT_ORION_LEGACY
556         help
557           Support for the following Marvell Kirkwood series SoCs:
558           88F6180, 88F6192 and 88F6281.
559
560 config ARCH_MV78XX0
561         bool "Marvell MV78xx0"
562         select ARCH_REQUIRE_GPIOLIB
563         select CPU_FEROCEON
564         select GENERIC_CLOCKEVENTS
565         select MVEBU_MBUS
566         select PCI
567         select PLAT_ORION_LEGACY
568         help
569           Support for the following Marvell MV78xx0 series SoCs:
570           MV781x0, MV782x0.
571
572 config ARCH_ORION5X
573         bool "Marvell Orion"
574         depends on MMU
575         select ARCH_REQUIRE_GPIOLIB
576         select CPU_FEROCEON
577         select GENERIC_CLOCKEVENTS
578         select MVEBU_MBUS
579         select PCI
580         select PLAT_ORION_LEGACY
581         help
582           Support for the following Marvell Orion 5x series SoCs:
583           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
584           Orion-2 (5281), Orion-1-90 (6183).
585
586 config ARCH_MMP
587         bool "Marvell PXA168/910/MMP2"
588         depends on MMU
589         select ARCH_REQUIRE_GPIOLIB
590         select CLKDEV_LOOKUP
591         select GENERIC_ALLOCATOR
592         select GENERIC_CLOCKEVENTS
593         select GPIO_PXA
594         select IRQ_DOMAIN
595         select MULTI_IRQ_HANDLER
596         select PINCTRL
597         select PLAT_PXA
598         select SPARSE_IRQ
599         help
600           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
601
602 config ARCH_KS8695
603         bool "Micrel/Kendin KS8695"
604         select ARCH_REQUIRE_GPIOLIB
605         select CLKSRC_MMIO
606         select CPU_ARM922T
607         select GENERIC_CLOCKEVENTS
608         select NEED_MACH_MEMORY_H
609         help
610           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
611           System-on-Chip devices.
612
613 config ARCH_W90X900
614         bool "Nuvoton W90X900 CPU"
615         select ARCH_REQUIRE_GPIOLIB
616         select CLKDEV_LOOKUP
617         select CLKSRC_MMIO
618         select CPU_ARM926T
619         select GENERIC_CLOCKEVENTS
620         help
621           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
622           At present, the w90x900 has been renamed nuc900, regarding
623           the ARM series product line, you can login the following
624           link address to know more.
625
626           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
627                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
628
629 config ARCH_LPC32XX
630         bool "NXP LPC32XX"
631         select ARCH_REQUIRE_GPIOLIB
632         select ARM_AMBA
633         select CLKDEV_LOOKUP
634         select CLKSRC_MMIO
635         select CPU_ARM926T
636         select GENERIC_CLOCKEVENTS
637         select HAVE_IDE
638         select HAVE_PWM
639         select USE_OF
640         help
641           Support for the NXP LPC32XX family of processors
642
643 config ARCH_PXA
644         bool "PXA2xx/PXA3xx-based"
645         depends on MMU
646         select ARCH_HAS_CPUFREQ
647         select ARCH_MTD_XIP
648         select ARCH_REQUIRE_GPIOLIB
649         select ARM_CPU_SUSPEND if PM
650         select AUTO_ZRELADDR
651         select CLKDEV_LOOKUP
652         select CLKSRC_MMIO
653         select GENERIC_CLOCKEVENTS
654         select GPIO_PXA
655         select HAVE_IDE
656         select MULTI_IRQ_HANDLER
657         select PLAT_PXA
658         select SPARSE_IRQ
659         help
660           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
661
662 config ARCH_MSM_NODT
663         bool "Qualcomm MSM"
664         select ARCH_MSM
665         select ARCH_REQUIRE_GPIOLIB
666         select COMMON_CLK
667         select GENERIC_CLOCKEVENTS
668         help
669           Support for Qualcomm MSM/QSD based systems.  This runs on the
670           apps processor of the MSM/QSD and depends on a shared memory
671           interface to the modem processor which runs the baseband
672           stack and controls some vital subsystems
673           (clock and power control, etc).
674
675 config ARCH_SHMOBILE_LEGACY
676         bool "Renesas ARM SoCs (non-multiplatform)"
677         select ARCH_SHMOBILE
678         select ARM_PATCH_PHYS_VIRT
679         select CLKDEV_LOOKUP
680         select GENERIC_CLOCKEVENTS
681         select HAVE_ARM_SCU if SMP
682         select HAVE_ARM_TWD if SMP
683         select HAVE_MACH_CLKDEV
684         select HAVE_SMP
685         select MIGHT_HAVE_CACHE_L2X0
686         select MULTI_IRQ_HANDLER
687         select NO_IOPORT_MAP
688         select PINCTRL
689         select PM_GENERIC_DOMAINS if PM
690         select SPARSE_IRQ
691         help
692           Support for Renesas ARM SoC platforms using a non-multiplatform
693           kernel. This includes the SH-Mobile, R-Mobile, EMMA-Mobile, R-Car
694           and RZ families.
695
696 config ARCH_RPC
697         bool "RiscPC"
698         select ARCH_ACORN
699         select ARCH_MAY_HAVE_PC_FDC
700         select ARCH_SPARSEMEM_ENABLE
701         select ARCH_USES_GETTIMEOFFSET
702         select FIQ
703         select HAVE_IDE
704         select HAVE_PATA_PLATFORM
705         select ISA_DMA_API
706         select NEED_MACH_IO_H
707         select NEED_MACH_MEMORY_H
708         select NO_IOPORT_MAP
709         select VIRT_TO_BUS
710         help
711           On the Acorn Risc-PC, Linux can support the internal IDE disk and
712           CD-ROM interface, serial and parallel port, and the floppy drive.
713
714 config ARCH_SA1100
715         bool "SA1100-based"
716         select ARCH_HAS_CPUFREQ
717         select ARCH_MTD_XIP
718         select ARCH_REQUIRE_GPIOLIB
719         select ARCH_SPARSEMEM_ENABLE
720         select CLKDEV_LOOKUP
721         select CLKSRC_MMIO
722         select CPU_FREQ
723         select CPU_SA1100
724         select GENERIC_CLOCKEVENTS
725         select HAVE_IDE
726         select ISA
727         select NEED_MACH_MEMORY_H
728         select SPARSE_IRQ
729         help
730           Support for StrongARM 11x0 based boards.
731
732 config ARCH_S3C24XX
733         bool "Samsung S3C24XX SoCs"
734         select ARCH_HAS_CPUFREQ
735         select ARCH_REQUIRE_GPIOLIB
736         select CLKDEV_LOOKUP
737         select CLKSRC_SAMSUNG_PWM
738         select GENERIC_CLOCKEVENTS
739         select GPIO_SAMSUNG
740         select HAVE_S3C2410_I2C if I2C
741         select HAVE_S3C2410_WATCHDOG if WATCHDOG
742         select HAVE_S3C_RTC if RTC_CLASS
743         select MULTI_IRQ_HANDLER
744         select NEED_MACH_IO_H
745         select SAMSUNG_ATAGS
746         help
747           Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443
748           and S3C2450 SoCs based systems, such as the Simtec Electronics BAST
749           (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or the
750           Samsung SMDK2410 development board (and derivatives).
751
752 config ARCH_S3C64XX
753         bool "Samsung S3C64XX"
754         select ARCH_HAS_CPUFREQ
755         select ARCH_REQUIRE_GPIOLIB
756         select ARM_AMBA
757         select ARM_VIC
758         select CLKDEV_LOOKUP
759         select CLKSRC_SAMSUNG_PWM
760         select COMMON_CLK
761         select CPU_V6K
762         select GENERIC_CLOCKEVENTS
763         select GPIO_SAMSUNG
764         select HAVE_S3C2410_I2C if I2C
765         select HAVE_S3C2410_WATCHDOG if WATCHDOG
766         select HAVE_TCM
767         select NO_IOPORT_MAP
768         select PLAT_SAMSUNG
769         select PM_GENERIC_DOMAINS
770         select S3C_DEV_NAND
771         select S3C_GPIO_TRACK
772         select SAMSUNG_ATAGS
773         select SAMSUNG_WAKEMASK
774         select SAMSUNG_WDT_RESET
775         help
776           Samsung S3C64XX series based systems
777
778 config ARCH_S5P64X0
779         bool "Samsung S5P6440 S5P6450"
780         select CLKDEV_LOOKUP
781         select CLKSRC_SAMSUNG_PWM
782         select CPU_V6
783         select GENERIC_CLOCKEVENTS
784         select GPIO_SAMSUNG
785         select HAVE_S3C2410_I2C if I2C
786         select HAVE_S3C2410_WATCHDOG if WATCHDOG
787         select HAVE_S3C_RTC if RTC_CLASS
788         select NEED_MACH_GPIO_H
789         select SAMSUNG_ATAGS
790         select SAMSUNG_WDT_RESET
791         help
792           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
793           SMDK6450.
794
795 config ARCH_S5PC100
796         bool "Samsung S5PC100"
797         select ARCH_REQUIRE_GPIOLIB
798         select CLKDEV_LOOKUP
799         select CLKSRC_SAMSUNG_PWM
800         select CPU_V7
801         select GENERIC_CLOCKEVENTS
802         select GPIO_SAMSUNG
803         select HAVE_S3C2410_I2C if I2C
804         select HAVE_S3C2410_WATCHDOG if WATCHDOG
805         select HAVE_S3C_RTC if RTC_CLASS
806         select NEED_MACH_GPIO_H
807         select SAMSUNG_ATAGS
808         select SAMSUNG_WDT_RESET
809         help
810           Samsung S5PC100 series based systems
811
812 config ARCH_S5PV210
813         bool "Samsung S5PV210/S5PC110"
814         select ARCH_HAS_CPUFREQ
815         select ARCH_HAS_HOLES_MEMORYMODEL
816         select ARCH_SPARSEMEM_ENABLE
817         select CLKDEV_LOOKUP
818         select CLKSRC_SAMSUNG_PWM
819         select CPU_V7
820         select GENERIC_CLOCKEVENTS
821         select GPIO_SAMSUNG
822         select HAVE_S3C2410_I2C if I2C
823         select HAVE_S3C2410_WATCHDOG if WATCHDOG
824         select HAVE_S3C_RTC if RTC_CLASS
825         select NEED_MACH_GPIO_H
826         select NEED_MACH_MEMORY_H
827         select SAMSUNG_ATAGS
828         help
829           Samsung S5PV210/S5PC110 series based systems
830
831 config ARCH_EXYNOS
832         bool "Samsung EXYNOS"
833         select ARCH_HAS_CPUFREQ
834         select ARCH_HAS_HOLES_MEMORYMODEL
835         select ARCH_REQUIRE_GPIOLIB
836         select ARCH_SPARSEMEM_ENABLE
837         select ARM_GIC
838         select COMMON_CLK
839         select CPU_V7
840         select GENERIC_CLOCKEVENTS
841         select HAVE_S3C2410_I2C if I2C
842         select HAVE_S3C2410_WATCHDOG if WATCHDOG
843         select HAVE_S3C_RTC if RTC_CLASS
844         select NEED_MACH_MEMORY_H
845         select SPARSE_IRQ
846         select USE_OF
847         help
848           Support for SAMSUNG's EXYNOS SoCs (EXYNOS4/5)
849
850 config ARCH_DAVINCI
851         bool "TI DaVinci"
852         select ARCH_HAS_HOLES_MEMORYMODEL
853         select ARCH_REQUIRE_GPIOLIB
854         select CLKDEV_LOOKUP
855         select GENERIC_ALLOCATOR
856         select GENERIC_CLOCKEVENTS
857         select GENERIC_IRQ_CHIP
858         select HAVE_IDE
859         select TI_PRIV_EDMA
860         select USE_OF
861         select ZONE_DMA
862         help
863           Support for TI's DaVinci platform.
864
865 config ARCH_OMAP1
866         bool "TI OMAP1"
867         depends on MMU
868         select ARCH_HAS_CPUFREQ
869         select ARCH_HAS_HOLES_MEMORYMODEL
870         select ARCH_OMAP
871         select ARCH_REQUIRE_GPIOLIB
872         select CLKDEV_LOOKUP
873         select CLKSRC_MMIO
874         select GENERIC_CLOCKEVENTS
875         select GENERIC_IRQ_CHIP
876         select HAVE_IDE
877         select IRQ_DOMAIN
878         select NEED_MACH_IO_H if PCCARD
879         select NEED_MACH_MEMORY_H
880         help
881           Support for older TI OMAP1 (omap7xx, omap15xx or omap16xx)
882
883 endchoice
884
885 menu "Multiple platform selection"
886         depends on ARCH_MULTIPLATFORM
887
888 comment "CPU Core family selection"
889
890 config ARCH_MULTI_V4T
891         bool "ARMv4T based platforms (ARM720T, ARM920T, ...)"
892         depends on !ARCH_MULTI_V6_V7
893         select ARCH_MULTI_V4_V5
894         select CPU_ARM920T if !(CPU_ARM7TDMI || CPU_ARM720T || \
895                 CPU_ARM740T || CPU_ARM9TDMI || CPU_ARM922T || \
896                 CPU_ARM925T || CPU_ARM940T)
897
898 config ARCH_MULTI_V5
899         bool "ARMv5 based platforms (ARM926T, XSCALE, PJ1, ...)"
900         depends on !ARCH_MULTI_V6_V7
901         select ARCH_MULTI_V4_V5
902         select CPU_ARM926T if !(CPU_ARM946E || CPU_ARM1020 || \
903                 CPU_ARM1020E || CPU_ARM1022 || CPU_ARM1026 || \
904                 CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_FEROCEON)
905
906 config ARCH_MULTI_V4_V5
907         bool
908
909 config ARCH_MULTI_V6
910         bool "ARMv6 based platforms (ARM11)"
911         select ARCH_MULTI_V6_V7
912         select CPU_V6
913
914 config ARCH_MULTI_V7
915         bool "ARMv7 based platforms (Cortex-A, PJ4, Scorpion, Krait)"
916         default y
917         select ARCH_MULTI_V6_V7
918         select CPU_V7
919         select HAVE_SMP
920
921 config ARCH_MULTI_V6_V7
922         bool
923         select MIGHT_HAVE_CACHE_L2X0
924
925 config ARCH_MULTI_CPU_AUTO
926         def_bool !(ARCH_MULTI_V4 || ARCH_MULTI_V4T || ARCH_MULTI_V6_V7)
927         select ARCH_MULTI_V5
928
929 endmenu
930
931 #
932 # This is sorted alphabetically by mach-* pathname.  However, plat-*
933 # Kconfigs may be included either alphabetically (according to the
934 # plat- suffix) or along side the corresponding mach-* source.
935 #
936 source "arch/arm/mach-mvebu/Kconfig"
937
938 source "arch/arm/mach-at91/Kconfig"
939
940 source "arch/arm/mach-bcm/Kconfig"
941
942 source "arch/arm/mach-bcm2835/Kconfig"
943
944 source "arch/arm/mach-berlin/Kconfig"
945
946 source "arch/arm/mach-clps711x/Kconfig"
947
948 source "arch/arm/mach-cns3xxx/Kconfig"
949
950 source "arch/arm/mach-davinci/Kconfig"
951
952 source "arch/arm/mach-dove/Kconfig"
953
954 source "arch/arm/mach-ep93xx/Kconfig"
955
956 source "arch/arm/mach-footbridge/Kconfig"
957
958 source "arch/arm/mach-gemini/Kconfig"
959
960 source "arch/arm/mach-highbank/Kconfig"
961
962 source "arch/arm/mach-hisi/Kconfig"
963
964 source "arch/arm/mach-integrator/Kconfig"
965
966 source "arch/arm/mach-iop32x/Kconfig"
967
968 source "arch/arm/mach-iop33x/Kconfig"
969
970 source "arch/arm/mach-iop13xx/Kconfig"
971
972 source "arch/arm/mach-ixp4xx/Kconfig"
973
974 source "arch/arm/mach-keystone/Kconfig"
975
976 source "arch/arm/mach-kirkwood/Kconfig"
977
978 source "arch/arm/mach-ks8695/Kconfig"
979
980 source "arch/arm/mach-msm/Kconfig"
981
982 source "arch/arm/mach-moxart/Kconfig"
983
984 source "arch/arm/mach-mv78xx0/Kconfig"
985
986 source "arch/arm/mach-imx/Kconfig"
987
988 source "arch/arm/mach-mxs/Kconfig"
989
990 source "arch/arm/mach-netx/Kconfig"
991
992 source "arch/arm/mach-nomadik/Kconfig"
993
994 source "arch/arm/mach-nspire/Kconfig"
995
996 source "arch/arm/plat-omap/Kconfig"
997
998 source "arch/arm/mach-omap1/Kconfig"
999
1000 source "arch/arm/mach-omap2/Kconfig"
1001
1002 source "arch/arm/mach-orion5x/Kconfig"
1003
1004 source "arch/arm/mach-picoxcell/Kconfig"
1005
1006 source "arch/arm/mach-pxa/Kconfig"
1007 source "arch/arm/plat-pxa/Kconfig"
1008
1009 source "arch/arm/mach-mmp/Kconfig"
1010
1011 source "arch/arm/mach-realview/Kconfig"
1012
1013 source "arch/arm/mach-rockchip/Kconfig"
1014
1015 source "arch/arm/mach-sa1100/Kconfig"
1016
1017 source "arch/arm/plat-samsung/Kconfig"
1018
1019 source "arch/arm/mach-socfpga/Kconfig"
1020
1021 source "arch/arm/mach-spear/Kconfig"
1022
1023 source "arch/arm/mach-sti/Kconfig"
1024
1025 source "arch/arm/mach-s3c24xx/Kconfig"
1026
1027 source "arch/arm/mach-s3c64xx/Kconfig"
1028
1029 source "arch/arm/mach-s5p64x0/Kconfig"
1030
1031 source "arch/arm/mach-s5pc100/Kconfig"
1032
1033 source "arch/arm/mach-s5pv210/Kconfig"
1034
1035 source "arch/arm/mach-exynos/Kconfig"
1036
1037 source "arch/arm/mach-shmobile/Kconfig"
1038
1039 source "arch/arm/mach-sunxi/Kconfig"
1040
1041 source "arch/arm/mach-prima2/Kconfig"
1042
1043 source "arch/arm/mach-tegra/Kconfig"
1044
1045 source "arch/arm/mach-u300/Kconfig"
1046
1047 source "arch/arm/mach-ux500/Kconfig"
1048
1049 source "arch/arm/mach-versatile/Kconfig"
1050
1051 source "arch/arm/mach-vexpress/Kconfig"
1052 source "arch/arm/plat-versatile/Kconfig"
1053
1054 source "arch/arm/mach-virt/Kconfig"
1055
1056 source "arch/arm/mach-vt8500/Kconfig"
1057
1058 source "arch/arm/mach-w90x900/Kconfig"
1059
1060 source "arch/arm/mach-zynq/Kconfig"
1061
1062 # Definitions to make life easier
1063 config ARCH_ACORN
1064         bool
1065
1066 config PLAT_IOP
1067         bool
1068         select GENERIC_CLOCKEVENTS
1069
1070 config PLAT_ORION
1071         bool
1072         select CLKSRC_MMIO
1073         select COMMON_CLK
1074         select GENERIC_IRQ_CHIP
1075         select IRQ_DOMAIN
1076
1077 config PLAT_ORION_LEGACY
1078         bool
1079         select PLAT_ORION
1080
1081 config PLAT_PXA
1082         bool
1083
1084 config PLAT_VERSATILE
1085         bool
1086
1087 config ARM_TIMER_SP804
1088         bool
1089         select CLKSRC_MMIO
1090         select CLKSRC_OF if OF
1091
1092 source "arch/arm/firmware/Kconfig"
1093
1094 source arch/arm/mm/Kconfig
1095
1096 config ARM_NR_BANKS
1097         int
1098         default 16 if ARCH_EP93XX
1099         default 8
1100
1101 config IWMMXT
1102         bool "Enable iWMMXt support" if !CPU_PJ4
1103         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1104         default y if PXA27x || PXA3xx || ARCH_MMP || CPU_PJ4
1105         help
1106           Enable support for iWMMXt context switching at run time if
1107           running on a CPU that supports it.
1108
1109 config MULTI_IRQ_HANDLER
1110         bool
1111         help
1112           Allow each machine to specify it's own IRQ handler at run time.
1113
1114 if !MMU
1115 source "arch/arm/Kconfig-nommu"
1116 endif
1117
1118 config PJ4B_ERRATA_4742
1119         bool "PJ4B Errata 4742: IDLE Wake Up Commands can Cause the CPU Core to Cease Operation"
1120         depends on CPU_PJ4B && MACH_ARMADA_370
1121         default y
1122         help
1123           When coming out of either a Wait for Interrupt (WFI) or a Wait for
1124           Event (WFE) IDLE states, a specific timing sensitivity exists between
1125           the retiring WFI/WFE instructions and the newly issued subsequent
1126           instructions.  This sensitivity can result in a CPU hang scenario.
1127           Workaround:
1128           The software must insert either a Data Synchronization Barrier (DSB)
1129           or Data Memory Barrier (DMB) command immediately after the WFI/WFE
1130           instruction
1131
1132 config ARM_ERRATA_326103
1133         bool "ARM errata: FSR write bit incorrect on a SWP to read-only memory"
1134         depends on CPU_V6
1135         help
1136           Executing a SWP instruction to read-only memory does not set bit 11
1137           of the FSR on the ARM 1136 prior to r1p0. This causes the kernel to
1138           treat the access as a read, preventing a COW from occurring and
1139           causing the faulting task to livelock.
1140
1141 config ARM_ERRATA_411920
1142         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1143         depends on CPU_V6 || CPU_V6K
1144         help
1145           Invalidation of the Instruction Cache operation can
1146           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1147           It does not affect the MPCore. This option enables the ARM Ltd.
1148           recommended workaround.
1149
1150 config ARM_ERRATA_430973
1151         bool "ARM errata: Stale prediction on replaced interworking branch"
1152         depends on CPU_V7
1153         help
1154           This option enables the workaround for the 430973 Cortex-A8
1155           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1156           interworking branch is replaced with another code sequence at the
1157           same virtual address, whether due to self-modifying code or virtual
1158           to physical address re-mapping, Cortex-A8 does not recover from the
1159           stale interworking branch prediction. This results in Cortex-A8
1160           executing the new code sequence in the incorrect ARM or Thumb state.
1161           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1162           and also flushes the branch target cache at every context switch.
1163           Note that setting specific bits in the ACTLR register may not be
1164           available in non-secure mode.
1165
1166 config ARM_ERRATA_458693
1167         bool "ARM errata: Processor deadlock when a false hazard is created"
1168         depends on CPU_V7
1169         depends on !ARCH_MULTIPLATFORM
1170         help
1171           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1172           erratum. For very specific sequences of memory operations, it is
1173           possible for a hazard condition intended for a cache line to instead
1174           be incorrectly associated with a different cache line. This false
1175           hazard might then cause a processor deadlock. The workaround enables
1176           the L1 caching of the NEON accesses and disables the PLD instruction
1177           in the ACTLR register. Note that setting specific bits in the ACTLR
1178           register may not be available in non-secure mode.
1179
1180 config ARM_ERRATA_460075
1181         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1182         depends on CPU_V7
1183         depends on !ARCH_MULTIPLATFORM
1184         help
1185           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1186           erratum. Any asynchronous access to the L2 cache may encounter a
1187           situation in which recent store transactions to the L2 cache are lost
1188           and overwritten with stale memory contents from external memory. The
1189           workaround disables the write-allocate mode for the L2 cache via the
1190           ACTLR register. Note that setting specific bits in the ACTLR register
1191           may not be available in non-secure mode.
1192
1193 config ARM_ERRATA_742230
1194         bool "ARM errata: DMB operation may be faulty"
1195         depends on CPU_V7 && SMP
1196         depends on !ARCH_MULTIPLATFORM
1197         help
1198           This option enables the workaround for the 742230 Cortex-A9
1199           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1200           between two write operations may not ensure the correct visibility
1201           ordering of the two writes. This workaround sets a specific bit in
1202           the diagnostic register of the Cortex-A9 which causes the DMB
1203           instruction to behave as a DSB, ensuring the correct behaviour of
1204           the two writes.
1205
1206 config ARM_ERRATA_742231
1207         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1208         depends on CPU_V7 && SMP
1209         depends on !ARCH_MULTIPLATFORM
1210         help
1211           This option enables the workaround for the 742231 Cortex-A9
1212           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1213           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1214           accessing some data located in the same cache line, may get corrupted
1215           data due to bad handling of the address hazard when the line gets
1216           replaced from one of the CPUs at the same time as another CPU is
1217           accessing it. This workaround sets specific bits in the diagnostic
1218           register of the Cortex-A9 which reduces the linefill issuing
1219           capabilities of the processor.
1220
1221 config PL310_ERRATA_588369
1222         bool "PL310 errata: Clean & Invalidate maintenance operations do not invalidate clean lines"
1223         depends on CACHE_L2X0
1224         help
1225            The PL310 L2 cache controller implements three types of Clean &
1226            Invalidate maintenance operations: by Physical Address
1227            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1228            They are architecturally defined to behave as the execution of a
1229            clean operation followed immediately by an invalidate operation,
1230            both performing to the same memory location. This functionality
1231            is not correctly implemented in PL310 as clean lines are not
1232            invalidated as a result of these operations.
1233
1234 config ARM_ERRATA_643719
1235         bool "ARM errata: LoUIS bit field in CLIDR register is incorrect"
1236         depends on CPU_V7 && SMP
1237         help
1238           This option enables the workaround for the 643719 Cortex-A9 (prior to
1239           r1p0) erratum. On affected cores the LoUIS bit field of the CLIDR
1240           register returns zero when it should return one. The workaround
1241           corrects this value, ensuring cache maintenance operations which use
1242           it behave as intended and avoiding data corruption.
1243
1244 config ARM_ERRATA_720789
1245         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1246         depends on CPU_V7
1247         help
1248           This option enables the workaround for the 720789 Cortex-A9 (prior to
1249           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1250           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1251           As a consequence of this erratum, some TLB entries which should be
1252           invalidated are not, resulting in an incoherency in the system page
1253           tables. The workaround changes the TLB flushing routines to invalidate
1254           entries regardless of the ASID.
1255
1256 config PL310_ERRATA_727915
1257         bool "PL310 errata: Background Clean & Invalidate by Way operation can cause data corruption"
1258         depends on CACHE_L2X0
1259         help
1260           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1261           operation (offset 0x7FC). This operation runs in background so that
1262           PL310 can handle normal accesses while it is in progress. Under very
1263           rare circumstances, due to this erratum, write data can be lost when
1264           PL310 treats a cacheable write transaction during a Clean &
1265           Invalidate by Way operation.
1266
1267 config ARM_ERRATA_743622
1268         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1269         depends on CPU_V7
1270         depends on !ARCH_MULTIPLATFORM
1271         help
1272           This option enables the workaround for the 743622 Cortex-A9
1273           (r2p*) erratum. Under very rare conditions, a faulty
1274           optimisation in the Cortex-A9 Store Buffer may lead to data
1275           corruption. This workaround sets a specific bit in the diagnostic
1276           register of the Cortex-A9 which disables the Store Buffer
1277           optimisation, preventing the defect from occurring. This has no
1278           visible impact on the overall performance or power consumption of the
1279           processor.
1280
1281 config ARM_ERRATA_751472
1282         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1283         depends on CPU_V7
1284         depends on !ARCH_MULTIPLATFORM
1285         help
1286           This option enables the workaround for the 751472 Cortex-A9 (prior
1287           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1288           completion of a following broadcasted operation if the second
1289           operation is received by a CPU before the ICIALLUIS has completed,
1290           potentially leading to corrupted entries in the cache or TLB.
1291
1292 config PL310_ERRATA_753970
1293         bool "PL310 errata: cache sync operation may be faulty"
1294         depends on CACHE_PL310
1295         help
1296           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1297
1298           Under some condition the effect of cache sync operation on
1299           the store buffer still remains when the operation completes.
1300           This means that the store buffer is always asked to drain and
1301           this prevents it from merging any further writes. The workaround
1302           is to replace the normal offset of cache sync operation (0x730)
1303           by another offset targeting an unmapped PL310 register 0x740.
1304           This has the same effect as the cache sync operation: store buffer
1305           drain and waiting for all buffers empty.
1306
1307 config ARM_ERRATA_754322
1308         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1309         depends on CPU_V7
1310         help
1311           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1312           r3p*) erratum. A speculative memory access may cause a page table walk
1313           which starts prior to an ASID switch but completes afterwards. This
1314           can populate the micro-TLB with a stale entry which may be hit with
1315           the new ASID. This workaround places two dsb instructions in the mm
1316           switching code so that no page table walks can cross the ASID switch.
1317
1318 config ARM_ERRATA_754327
1319         bool "ARM errata: no automatic Store Buffer drain"
1320         depends on CPU_V7 && SMP
1321         help
1322           This option enables the workaround for the 754327 Cortex-A9 (prior to
1323           r2p0) erratum. The Store Buffer does not have any automatic draining
1324           mechanism and therefore a livelock may occur if an external agent
1325           continuously polls a memory location waiting to observe an update.
1326           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1327           written polling loops from denying visibility of updates to memory.
1328
1329 config ARM_ERRATA_364296
1330         bool "ARM errata: Possible cache data corruption with hit-under-miss enabled"
1331         depends on CPU_V6
1332         help
1333           This options enables the workaround for the 364296 ARM1136
1334           r0p2 erratum (possible cache data corruption with
1335           hit-under-miss enabled). It sets the undocumented bit 31 in
1336           the auxiliary control register and the FI bit in the control
1337           register, thus disabling hit-under-miss without putting the
1338           processor into full low interrupt latency mode. ARM11MPCore
1339           is not affected.
1340
1341 config ARM_ERRATA_764369
1342         bool "ARM errata: Data cache line maintenance operation by MVA may not succeed"
1343         depends on CPU_V7 && SMP
1344         help
1345           This option enables the workaround for erratum 764369
1346           affecting Cortex-A9 MPCore with two or more processors (all
1347           current revisions). Under certain timing circumstances, a data
1348           cache line maintenance operation by MVA targeting an Inner
1349           Shareable memory region may fail to proceed up to either the
1350           Point of Coherency or to the Point of Unification of the
1351           system. This workaround adds a DSB instruction before the
1352           relevant cache maintenance functions and sets a specific bit
1353           in the diagnostic control register of the SCU.
1354
1355 config PL310_ERRATA_769419
1356         bool "PL310 errata: no automatic Store Buffer drain"
1357         depends on CACHE_L2X0
1358         help
1359           On revisions of the PL310 prior to r3p2, the Store Buffer does
1360           not automatically drain. This can cause normal, non-cacheable
1361           writes to be retained when the memory system is idle, leading
1362           to suboptimal I/O performance for drivers using coherent DMA.
1363           This option adds a write barrier to the cpu_idle loop so that,
1364           on systems with an outer cache, the store buffer is drained
1365           explicitly.
1366
1367 config ARM_ERRATA_775420
1368        bool "ARM errata: A data cache maintenance operation which aborts, might lead to deadlock"
1369        depends on CPU_V7
1370        help
1371          This option enables the workaround for the 775420 Cortex-A9 (r2p2,
1372          r2p6,r2p8,r2p10,r3p0) erratum. In case a date cache maintenance
1373          operation aborts with MMU exception, it might cause the processor
1374          to deadlock. This workaround puts DSB before executing ISB if
1375          an abort may occur on cache maintenance.
1376
1377 config ARM_ERRATA_798181
1378         bool "ARM errata: TLBI/DSB failure on Cortex-A15"
1379         depends on CPU_V7 && SMP
1380         help
1381           On Cortex-A15 (r0p0..r3p2) the TLBI*IS/DSB operations are not
1382           adequately shooting down all use of the old entries. This
1383           option enables the Linux kernel workaround for this erratum
1384           which sends an IPI to the CPUs that are running the same ASID
1385           as the one being invalidated.
1386
1387 config ARM_ERRATA_773022
1388         bool "ARM errata: incorrect instructions may be executed from loop buffer"
1389         depends on CPU_V7
1390         help
1391           This option enables the workaround for the 773022 Cortex-A15
1392           (up to r0p4) erratum. In certain rare sequences of code, the
1393           loop buffer may deliver incorrect instructions. This
1394           workaround disables the loop buffer to avoid the erratum.
1395
1396 endmenu
1397
1398 source "arch/arm/common/Kconfig"
1399
1400 menu "Bus support"
1401
1402 config ARM_AMBA
1403         bool
1404
1405 config ISA
1406         bool
1407         help
1408           Find out whether you have ISA slots on your motherboard.  ISA is the
1409           name of a bus system, i.e. the way the CPU talks to the other stuff
1410           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1411           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1412           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1413
1414 # Select ISA DMA controller support
1415 config ISA_DMA
1416         bool
1417         select ISA_DMA_API
1418
1419 # Select ISA DMA interface
1420 config ISA_DMA_API
1421         bool
1422
1423 config PCI
1424         bool "PCI support" if MIGHT_HAVE_PCI
1425         help
1426           Find out whether you have a PCI motherboard. PCI is the name of a
1427           bus system, i.e. the way the CPU talks to the other stuff inside
1428           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1429           VESA. If you have PCI, say Y, otherwise N.
1430
1431 config PCI_DOMAINS
1432         bool
1433         depends on PCI
1434
1435 config PCI_NANOENGINE
1436         bool "BSE nanoEngine PCI support"
1437         depends on SA1100_NANOENGINE
1438         help
1439           Enable PCI on the BSE nanoEngine board.
1440
1441 config PCI_SYSCALL
1442         def_bool PCI
1443
1444 config PCI_HOST_ITE8152
1445         bool
1446         depends on PCI && MACH_ARMCORE
1447         default y
1448         select DMABOUNCE
1449
1450 source "drivers/pci/Kconfig"
1451 source "drivers/pci/pcie/Kconfig"
1452
1453 source "drivers/pcmcia/Kconfig"
1454
1455 endmenu
1456
1457 menu "Kernel Features"
1458
1459 config HAVE_SMP
1460         bool
1461         help
1462           This option should be selected by machines which have an SMP-
1463           capable CPU.
1464
1465           The only effect of this option is to make the SMP-related
1466           options available to the user for configuration.
1467
1468 config SMP
1469         bool "Symmetric Multi-Processing"
1470         depends on CPU_V6K || CPU_V7
1471         depends on GENERIC_CLOCKEVENTS
1472         depends on HAVE_SMP
1473         depends on MMU || ARM_MPU
1474         help
1475           This enables support for systems with more than one CPU. If you have
1476           a system with only one CPU, say N. If you have a system with more
1477           than one CPU, say Y.
1478
1479           If you say N here, the kernel will run on uni- and multiprocessor
1480           machines, but will use only one CPU of a multiprocessor machine. If
1481           you say Y here, the kernel will run on many, but not all,
1482           uniprocessor machines. On a uniprocessor machine, the kernel
1483           will run faster if you say N here.
1484
1485           See also <file:Documentation/x86/i386/IO-APIC.txt>,
1486           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1487           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1488
1489           If you don't know what to do here, say N.
1490
1491 config SMP_ON_UP
1492         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1493         depends on SMP && !XIP_KERNEL && MMU
1494         default y
1495         help
1496           SMP kernels contain instructions which fail on non-SMP processors.
1497           Enabling this option allows the kernel to modify itself to make
1498           these instructions safe.  Disabling it allows about 1K of space
1499           savings.
1500
1501           If you don't know what to do here, say Y.
1502
1503 config ARM_CPU_TOPOLOGY
1504         bool "Support cpu topology definition"
1505         depends on SMP && CPU_V7
1506         default y
1507         help
1508           Support ARM cpu topology definition. The MPIDR register defines
1509           affinity between processors which is then used to describe the cpu
1510           topology of an ARM System.
1511
1512 config SCHED_MC
1513         bool "Multi-core scheduler support"
1514         depends on ARM_CPU_TOPOLOGY
1515         help
1516           Multi-core scheduler support improves the CPU scheduler's decision
1517           making when dealing with multi-core CPU chips at a cost of slightly
1518           increased overhead in some places. If unsure say N here.
1519
1520 config SCHED_SMT
1521         bool "SMT scheduler support"
1522         depends on ARM_CPU_TOPOLOGY
1523         help
1524           Improves the CPU scheduler's decision making when dealing with
1525           MultiThreading at a cost of slightly increased overhead in some
1526           places. If unsure say N here.
1527
1528 config HAVE_ARM_SCU
1529         bool
1530         help
1531           This option enables support for the ARM system coherency unit
1532
1533 config HAVE_ARM_ARCH_TIMER
1534         bool "Architected timer support"
1535         depends on CPU_V7
1536         select ARM_ARCH_TIMER
1537         select GENERIC_CLOCKEVENTS
1538         help
1539           This option enables support for the ARM architected timer
1540
1541 config HAVE_ARM_TWD
1542         bool
1543         depends on SMP
1544         select CLKSRC_OF if OF
1545         help
1546           This options enables support for the ARM timer and watchdog unit
1547
1548 config MCPM
1549         bool "Multi-Cluster Power Management"
1550         depends on CPU_V7 && SMP
1551         help
1552           This option provides the common power management infrastructure
1553           for (multi-)cluster based systems, such as big.LITTLE based
1554           systems.
1555
1556 config BIG_LITTLE
1557         bool "big.LITTLE support (Experimental)"
1558         depends on CPU_V7 && SMP
1559         select MCPM
1560         help
1561           This option enables support selections for the big.LITTLE
1562           system architecture.
1563
1564 config BL_SWITCHER
1565         bool "big.LITTLE switcher support"
1566         depends on BIG_LITTLE && MCPM && HOTPLUG_CPU
1567         select CPU_PM
1568         select ARM_CPU_SUSPEND
1569         help
1570           The big.LITTLE "switcher" provides the core functionality to
1571           transparently handle transition between a cluster of A15's
1572           and a cluster of A7's in a big.LITTLE system.
1573
1574 config BL_SWITCHER_DUMMY_IF
1575         tristate "Simple big.LITTLE switcher user interface"
1576         depends on BL_SWITCHER && DEBUG_KERNEL
1577         help
1578           This is a simple and dummy char dev interface to control
1579           the big.LITTLE switcher core code.  It is meant for
1580           debugging purposes only.
1581
1582 choice
1583         prompt "Memory split"
1584         depends on MMU
1585         default VMSPLIT_3G
1586         help
1587           Select the desired split between kernel and user memory.
1588
1589           If you are not absolutely sure what you are doing, leave this
1590           option alone!
1591
1592         config VMSPLIT_3G
1593                 bool "3G/1G user/kernel split"
1594         config VMSPLIT_2G
1595                 bool "2G/2G user/kernel split"
1596         config VMSPLIT_1G
1597                 bool "1G/3G user/kernel split"
1598 endchoice
1599
1600 config PAGE_OFFSET
1601         hex
1602         default PHYS_OFFSET if !MMU
1603         default 0x40000000 if VMSPLIT_1G
1604         default 0x80000000 if VMSPLIT_2G
1605         default 0xC0000000
1606
1607 config NR_CPUS
1608         int "Maximum number of CPUs (2-32)"
1609         range 2 32
1610         depends on SMP
1611         default "4"
1612
1613 config HOTPLUG_CPU
1614         bool "Support for hot-pluggable CPUs"
1615         depends on SMP
1616         help
1617           Say Y here to experiment with turning CPUs off and on.  CPUs
1618           can be controlled through /sys/devices/system/cpu.
1619
1620 config ARM_PSCI
1621         bool "Support for the ARM Power State Coordination Interface (PSCI)"
1622         depends on CPU_V7
1623         help
1624           Say Y here if you want Linux to communicate with system firmware
1625           implementing the PSCI specification for CPU-centric power
1626           management operations described in ARM document number ARM DEN
1627           0022A ("Power State Coordination Interface System Software on
1628           ARM processors").
1629
1630 # The GPIO number here must be sorted by descending number. In case of
1631 # a multiplatform kernel, we just want the highest value required by the
1632 # selected platforms.
1633 config ARCH_NR_GPIO
1634         int
1635         default 1024 if ARCH_SHMOBILE || ARCH_TEGRA
1636         default 512 if ARCH_EXYNOS || ARCH_KEYSTONE || SOC_OMAP5 || SOC_DRA7XX || ARCH_S3C24XX || ARCH_S3C64XX
1637         default 392 if ARCH_U8500
1638         default 352 if ARCH_VT8500
1639         default 288 if ARCH_SUNXI
1640         default 264 if MACH_H4700
1641         default 0
1642         help
1643           Maximum number of GPIOs in the system.
1644
1645           If unsure, leave the default value.
1646
1647 source kernel/Kconfig.preempt
1648
1649 config HZ_FIXED
1650         int
1651         default 200 if ARCH_EBSA110 || ARCH_S3C24XX || ARCH_S5P64X0 || \
1652                 ARCH_S5PV210 || ARCH_EXYNOS4
1653         default AT91_TIMER_HZ if ARCH_AT91
1654         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE_LEGACY
1655         default 0
1656
1657 choice
1658         depends on HZ_FIXED = 0
1659         prompt "Timer frequency"
1660
1661 config HZ_100
1662         bool "100 Hz"
1663
1664 config HZ_200
1665         bool "200 Hz"
1666
1667 config HZ_250
1668         bool "250 Hz"
1669
1670 config HZ_300
1671         bool "300 Hz"
1672
1673 config HZ_500
1674         bool "500 Hz"
1675
1676 config HZ_1000
1677         bool "1000 Hz"
1678
1679 endchoice
1680
1681 config HZ
1682         int
1683         default HZ_FIXED if HZ_FIXED != 0
1684         default 100 if HZ_100
1685         default 200 if HZ_200
1686         default 250 if HZ_250
1687         default 300 if HZ_300
1688         default 500 if HZ_500
1689         default 1000
1690
1691 config SCHED_HRTICK
1692         def_bool HIGH_RES_TIMERS
1693
1694 config THUMB2_KERNEL
1695         bool "Compile the kernel in Thumb-2 mode" if !CPU_THUMBONLY
1696         depends on (CPU_V7 || CPU_V7M) && !CPU_V6 && !CPU_V6K
1697         default y if CPU_THUMBONLY
1698         select AEABI
1699         select ARM_ASM_UNIFIED
1700         select ARM_UNWIND
1701         help
1702           By enabling this option, the kernel will be compiled in
1703           Thumb-2 mode. A compiler/assembler that understand the unified
1704           ARM-Thumb syntax is needed.
1705
1706           If unsure, say N.
1707
1708 config THUMB2_AVOID_R_ARM_THM_JUMP11
1709         bool "Work around buggy Thumb-2 short branch relocations in gas"
1710         depends on THUMB2_KERNEL && MODULES
1711         default y
1712         help
1713           Various binutils versions can resolve Thumb-2 branches to
1714           locally-defined, preemptible global symbols as short-range "b.n"
1715           branch instructions.
1716
1717           This is a problem, because there's no guarantee the final
1718           destination of the symbol, or any candidate locations for a
1719           trampoline, are within range of the branch.  For this reason, the
1720           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1721           relocation in modules at all, and it makes little sense to add
1722           support.
1723
1724           The symptom is that the kernel fails with an "unsupported
1725           relocation" error when loading some modules.
1726
1727           Until fixed tools are available, passing
1728           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1729           code which hits this problem, at the cost of a bit of extra runtime
1730           stack usage in some cases.
1731
1732           The problem is described in more detail at:
1733               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1734
1735           Only Thumb-2 kernels are affected.
1736
1737           Unless you are sure your tools don't have this problem, say Y.
1738
1739 config ARM_ASM_UNIFIED
1740         bool
1741
1742 config AEABI
1743         bool "Use the ARM EABI to compile the kernel"
1744         help
1745           This option allows for the kernel to be compiled using the latest
1746           ARM ABI (aka EABI).  This is only useful if you are using a user
1747           space environment that is also compiled with EABI.
1748
1749           Since there are major incompatibilities between the legacy ABI and
1750           EABI, especially with regard to structure member alignment, this
1751           option also changes the kernel syscall calling convention to
1752           disambiguate both ABIs and allow for backward compatibility support
1753           (selected with CONFIG_OABI_COMPAT).
1754
1755           To use this you need GCC version 4.0.0 or later.
1756
1757 config OABI_COMPAT
1758         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1759         depends on AEABI && !THUMB2_KERNEL
1760         help
1761           This option preserves the old syscall interface along with the
1762           new (ARM EABI) one. It also provides a compatibility layer to
1763           intercept syscalls that have structure arguments which layout
1764           in memory differs between the legacy ABI and the new ARM EABI
1765           (only for non "thumb" binaries). This option adds a tiny
1766           overhead to all syscalls and produces a slightly larger kernel.
1767
1768           The seccomp filter system will not be available when this is
1769           selected, since there is no way yet to sensibly distinguish
1770           between calling conventions during filtering.
1771
1772           If you know you'll be using only pure EABI user space then you
1773           can say N here. If this option is not selected and you attempt
1774           to execute a legacy ABI binary then the result will be
1775           UNPREDICTABLE (in fact it can be predicted that it won't work
1776           at all). If in doubt say N.
1777
1778 config ARCH_HAS_HOLES_MEMORYMODEL
1779         bool
1780
1781 config ARCH_SPARSEMEM_ENABLE
1782         bool
1783
1784 config ARCH_SPARSEMEM_DEFAULT
1785         def_bool ARCH_SPARSEMEM_ENABLE
1786
1787 config ARCH_SELECT_MEMORY_MODEL
1788         def_bool ARCH_SPARSEMEM_ENABLE
1789
1790 config HAVE_ARCH_PFN_VALID
1791         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1792
1793 config HIGHMEM
1794         bool "High Memory Support"
1795         depends on MMU
1796         help
1797           The address space of ARM processors is only 4 Gigabytes large
1798           and it has to accommodate user address space, kernel address
1799           space as well as some memory mapped IO. That means that, if you
1800           have a large amount of physical memory and/or IO, not all of the
1801           memory can be "permanently mapped" by the kernel. The physical
1802           memory that is not permanently mapped is called "high memory".
1803
1804           Depending on the selected kernel/user memory split, minimum
1805           vmalloc space and actual amount of RAM, you may not need this
1806           option which should result in a slightly faster kernel.
1807
1808           If unsure, say n.
1809
1810 config HIGHPTE
1811         bool "Allocate 2nd-level pagetables from highmem"
1812         depends on HIGHMEM
1813
1814 config HW_PERF_EVENTS
1815         bool "Enable hardware performance counter support for perf events"
1816         depends on PERF_EVENTS
1817         default y
1818         help
1819           Enable hardware performance counter support for perf events. If
1820           disabled, perf events will use software events only.
1821
1822 config SYS_SUPPORTS_HUGETLBFS
1823        def_bool y
1824        depends on ARM_LPAE
1825
1826 config HAVE_ARCH_TRANSPARENT_HUGEPAGE
1827        def_bool y
1828        depends on ARM_LPAE
1829
1830 config ARCH_WANT_GENERAL_HUGETLB
1831         def_bool y
1832
1833 source "mm/Kconfig"
1834
1835 config FORCE_MAX_ZONEORDER
1836         int "Maximum zone order" if ARCH_SHMOBILE_LEGACY
1837         range 11 64 if ARCH_SHMOBILE_LEGACY
1838         default "12" if SOC_AM33XX
1839         default "9" if SA1111 || ARCH_EFM32
1840         default "11"
1841         help
1842           The kernel memory allocator divides physically contiguous memory
1843           blocks into "zones", where each zone is a power of two number of
1844           pages.  This option selects the largest power of two that the kernel
1845           keeps in the memory allocator.  If you need to allocate very large
1846           blocks of physically contiguous memory, then you may need to
1847           increase this value.
1848
1849           This config option is actually maximum order plus one. For example,
1850           a value of 11 means that the largest free memory block is 2^10 pages.
1851
1852 config ALIGNMENT_TRAP
1853         bool
1854         depends on CPU_CP15_MMU
1855         default y if !ARCH_EBSA110
1856         select HAVE_PROC_CPU if PROC_FS
1857         help
1858           ARM processors cannot fetch/store information which is not
1859           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1860           address divisible by 4. On 32-bit ARM processors, these non-aligned
1861           fetch/store instructions will be emulated in software if you say
1862           here, which has a severe performance impact. This is necessary for
1863           correct operation of some network protocols. With an IP-only
1864           configuration it is safe to say N, otherwise say Y.
1865
1866 config UACCESS_WITH_MEMCPY
1867         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user()"
1868         depends on MMU
1869         default y if CPU_FEROCEON
1870         help
1871           Implement faster copy_to_user and clear_user methods for CPU
1872           cores where a 8-word STM instruction give significantly higher
1873           memory write throughput than a sequence of individual 32bit stores.
1874
1875           A possible side effect is a slight increase in scheduling latency
1876           between threads sharing the same address space if they invoke
1877           such copy operations with large buffers.
1878
1879           However, if the CPU data cache is using a write-allocate mode,
1880           this option is unlikely to provide any performance gain.
1881
1882 config SECCOMP
1883         bool
1884         prompt "Enable seccomp to safely compute untrusted bytecode"
1885         ---help---
1886           This kernel feature is useful for number crunching applications
1887           that may need to compute untrusted bytecode during their
1888           execution. By using pipes or other transports made available to
1889           the process as file descriptors supporting the read/write
1890           syscalls, it's possible to isolate those applications in
1891           their own address space using seccomp. Once seccomp is
1892           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1893           and the task is only allowed to execute a few safe syscalls
1894           defined by each seccomp mode.
1895
1896 config SWIOTLB
1897         def_bool y
1898
1899 config IOMMU_HELPER
1900         def_bool SWIOTLB
1901
1902 config XEN_DOM0
1903         def_bool y
1904         depends on XEN
1905
1906 config XEN
1907         bool "Xen guest support on ARM (EXPERIMENTAL)"
1908         depends on ARM && AEABI && OF
1909         depends on CPU_V7 && !CPU_V6
1910         depends on !GENERIC_ATOMIC64
1911         depends on MMU
1912         select ARM_PSCI
1913         select SWIOTLB_XEN
1914         select ARCH_DMA_ADDR_T_64BIT
1915         help
1916           Say Y if you want to run Linux in a Virtual Machine on Xen on ARM.
1917
1918 endmenu
1919
1920 menu "Boot options"
1921
1922 config USE_OF
1923         bool "Flattened Device Tree support"
1924         select IRQ_DOMAIN
1925         select OF
1926         select OF_EARLY_FLATTREE
1927         help
1928           Include support for flattened device tree machine descriptions.
1929
1930 config ATAGS
1931         bool "Support for the traditional ATAGS boot data passing" if USE_OF
1932         default y
1933         help
1934           This is the traditional way of passing data to the kernel at boot
1935           time. If you are solely relying on the flattened device tree (or
1936           the ARM_ATAG_DTB_COMPAT option) then you may unselect this option
1937           to remove ATAGS support from your kernel binary.  If unsure,
1938           leave this to y.
1939
1940 config DEPRECATED_PARAM_STRUCT
1941         bool "Provide old way to pass kernel parameters"
1942         depends on ATAGS
1943         help
1944           This was deprecated in 2001 and announced to live on for 5 years.
1945           Some old boot loaders still use this way.
1946
1947 # Compressed boot loader in ROM.  Yes, we really want to ask about
1948 # TEXT and BSS so we preserve their values in the config files.
1949 config ZBOOT_ROM_TEXT
1950         hex "Compressed ROM boot loader base address"
1951         default "0"
1952         help
1953           The physical address at which the ROM-able zImage is to be
1954           placed in the target.  Platforms which normally make use of
1955           ROM-able zImage formats normally set this to a suitable
1956           value in their defconfig file.
1957
1958           If ZBOOT_ROM is not enabled, this has no effect.
1959
1960 config ZBOOT_ROM_BSS
1961         hex "Compressed ROM boot loader BSS address"
1962         default "0"
1963         help
1964           The base address of an area of read/write memory in the target
1965           for the ROM-able zImage which must be available while the
1966           decompressor is running. It must be large enough to hold the
1967           entire decompressed kernel plus an additional 128 KiB.
1968           Platforms which normally make use of ROM-able zImage formats
1969           normally set this to a suitable value in their defconfig file.
1970
1971           If ZBOOT_ROM is not enabled, this has no effect.
1972
1973 config ZBOOT_ROM
1974         bool "Compressed boot loader in ROM/flash"
1975         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1976         depends on !ARM_APPENDED_DTB && !XIP_KERNEL && !AUTO_ZRELADDR
1977         help
1978           Say Y here if you intend to execute your compressed kernel image
1979           (zImage) directly from ROM or flash.  If unsure, say N.
1980
1981 choice
1982         prompt "Include SD/MMC loader in zImage (EXPERIMENTAL)"
1983         depends on ZBOOT_ROM && ARCH_SH7372
1984         default ZBOOT_ROM_NONE
1985         help
1986           Include experimental SD/MMC loading code in the ROM-able zImage.
1987           With this enabled it is possible to write the ROM-able zImage
1988           kernel image to an MMC or SD card and boot the kernel straight
1989           from the reset vector. At reset the processor Mask ROM will load
1990           the first part of the ROM-able zImage which in turn loads the
1991           rest the kernel image to RAM.
1992
1993 config ZBOOT_ROM_NONE
1994         bool "No SD/MMC loader in zImage (EXPERIMENTAL)"
1995         help
1996           Do not load image from SD or MMC
1997
1998 config ZBOOT_ROM_MMCIF
1999         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
2000         help
2001           Load image from MMCIF hardware block.
2002
2003 config ZBOOT_ROM_SH_MOBILE_SDHI
2004         bool "Include SuperH Mobile SDHI loader in zImage (EXPERIMENTAL)"
2005         help
2006           Load image from SDHI hardware block
2007
2008 endchoice
2009
2010 config ARM_APPENDED_DTB
2011         bool "Use appended device tree blob to zImage (EXPERIMENTAL)"
2012         depends on OF
2013         help
2014           With this option, the boot code will look for a device tree binary
2015           (DTB) appended to zImage
2016           (e.g. cat zImage <filename>.dtb > zImage_w_dtb).
2017
2018           This is meant as a backward compatibility convenience for those
2019           systems with a bootloader that can't be upgraded to accommodate
2020           the documented boot protocol using a device tree.
2021
2022           Beware that there is very little in terms of protection against
2023           this option being confused by leftover garbage in memory that might
2024           look like a DTB header after a reboot if no actual DTB is appended
2025           to zImage.  Do not leave this option active in a production kernel
2026           if you don't intend to always append a DTB.  Proper passing of the
2027           location into r2 of a bootloader provided DTB is always preferable
2028           to this option.
2029
2030 config ARM_ATAG_DTB_COMPAT
2031         bool "Supplement the appended DTB with traditional ATAG information"
2032         depends on ARM_APPENDED_DTB
2033         help
2034           Some old bootloaders can't be updated to a DTB capable one, yet
2035           they provide ATAGs with memory configuration, the ramdisk address,
2036           the kernel cmdline string, etc.  Such information is dynamically
2037           provided by the bootloader and can't always be stored in a static
2038           DTB.  To allow a device tree enabled kernel to be used with such
2039           bootloaders, this option allows zImage to extract the information
2040           from the ATAG list and store it at run time into the appended DTB.
2041
2042 choice
2043         prompt "Kernel command line type" if ARM_ATAG_DTB_COMPAT
2044         default ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
2045
2046 config ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
2047         bool "Use bootloader kernel arguments if available"
2048         help
2049           Uses the command-line options passed by the boot loader instead of
2050           the device tree bootargs property. If the boot loader doesn't provide
2051           any, the device tree bootargs property will be used.
2052
2053 config ARM_ATAG_DTB_COMPAT_CMDLINE_EXTEND
2054         bool "Extend with bootloader kernel arguments"
2055         help
2056           The command-line arguments provided by the boot loader will be
2057           appended to the the device tree bootargs property.
2058
2059 endchoice
2060
2061 config CMDLINE
2062         string "Default kernel command string"
2063         default ""
2064         help
2065           On some architectures (EBSA110 and CATS), there is currently no way
2066           for the boot loader to pass arguments to the kernel. For these
2067           architectures, you should supply some command-line options at build
2068           time by entering them here. As a minimum, you should specify the
2069           memory size and the root device (e.g., mem=64M root=/dev/nfs).
2070
2071 choice
2072         prompt "Kernel command line type" if CMDLINE != ""
2073         default CMDLINE_FROM_BOOTLOADER
2074         depends on ATAGS
2075
2076 config CMDLINE_FROM_BOOTLOADER
2077         bool "Use bootloader kernel arguments if available"
2078         help
2079           Uses the command-line options passed by the boot loader. If
2080           the boot loader doesn't provide any, the default kernel command
2081           string provided in CMDLINE will be used.
2082
2083 config CMDLINE_EXTEND
2084         bool "Extend bootloader kernel arguments"
2085         help
2086           The command-line arguments provided by the boot loader will be
2087           appended to the default kernel command string.
2088
2089 config CMDLINE_FORCE
2090         bool "Always use the default kernel command string"
2091         help
2092           Always use the default kernel command string, even if the boot
2093           loader passes other arguments to the kernel.
2094           This is useful if you cannot or don't want to change the
2095           command-line options your boot loader passes to the kernel.
2096 endchoice
2097
2098 config XIP_KERNEL
2099         bool "Kernel Execute-In-Place from ROM"
2100         depends on !ARM_LPAE && !ARCH_MULTIPLATFORM
2101         help
2102           Execute-In-Place allows the kernel to run from non-volatile storage
2103           directly addressable by the CPU, such as NOR flash. This saves RAM
2104           space since the text section of the kernel is not loaded from flash
2105           to RAM.  Read-write sections, such as the data section and stack,
2106           are still copied to RAM.  The XIP kernel is not compressed since
2107           it has to run directly from flash, so it will take more space to
2108           store it.  The flash address used to link the kernel object files,
2109           and for storing it, is configuration dependent. Therefore, if you
2110           say Y here, you must know the proper physical address where to
2111           store the kernel image depending on your own flash memory usage.
2112
2113           Also note that the make target becomes "make xipImage" rather than
2114           "make zImage" or "make Image".  The final kernel binary to put in
2115           ROM memory will be arch/arm/boot/xipImage.
2116
2117           If unsure, say N.
2118
2119 config XIP_PHYS_ADDR
2120         hex "XIP Kernel Physical Location"
2121         depends on XIP_KERNEL
2122         default "0x00080000"
2123         help
2124           This is the physical address in your flash memory the kernel will
2125           be linked for and stored to.  This address is dependent on your
2126           own flash usage.
2127
2128 config KEXEC
2129         bool "Kexec system call (EXPERIMENTAL)"
2130         depends on (!SMP || PM_SLEEP_SMP)
2131         help
2132           kexec is a system call that implements the ability to shutdown your
2133           current kernel, and to start another kernel.  It is like a reboot
2134           but it is independent of the system firmware.   And like a reboot
2135           you can start any kernel with it, not just Linux.
2136
2137           It is an ongoing process to be certain the hardware in a machine
2138           is properly shutdown, so do not be surprised if this code does not
2139           initially work for you.
2140
2141 config ATAGS_PROC
2142         bool "Export atags in procfs"
2143         depends on ATAGS && KEXEC
2144         default y
2145         help
2146           Should the atags used to boot the kernel be exported in an "atags"
2147           file in procfs. Useful with kexec.
2148
2149 config CRASH_DUMP
2150         bool "Build kdump crash kernel (EXPERIMENTAL)"
2151         help
2152           Generate crash dump after being started by kexec. This should
2153           be normally only set in special crash dump kernels which are
2154           loaded in the main kernel with kexec-tools into a specially
2155           reserved region and then later executed after a crash by
2156           kdump/kexec. The crash dump kernel must be compiled to a
2157           memory address not used by the main kernel
2158
2159           For more details see Documentation/kdump/kdump.txt
2160
2161 config AUTO_ZRELADDR
2162         bool "Auto calculation of the decompressed kernel image address"
2163         help
2164           ZRELADDR is the physical address where the decompressed kernel
2165           image will be placed. If AUTO_ZRELADDR is selected, the address
2166           will be determined at run-time by masking the current IP with
2167           0xf8000000. This assumes the zImage being placed in the first 128MB
2168           from start of memory.
2169
2170 endmenu
2171
2172 menu "CPU Power Management"
2173
2174 if ARCH_HAS_CPUFREQ
2175 source "drivers/cpufreq/Kconfig"
2176 endif
2177
2178 source "drivers/cpuidle/Kconfig"
2179
2180 endmenu
2181
2182 menu "Floating point emulation"
2183
2184 comment "At least one emulation must be selected"
2185
2186 config FPE_NWFPE
2187         bool "NWFPE math emulation"
2188         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
2189         ---help---
2190           Say Y to include the NWFPE floating point emulator in the kernel.
2191           This is necessary to run most binaries. Linux does not currently
2192           support floating point hardware so you need to say Y here even if
2193           your machine has an FPA or floating point co-processor podule.
2194
2195           You may say N here if you are going to load the Acorn FPEmulator
2196           early in the bootup.
2197
2198 config FPE_NWFPE_XP
2199         bool "Support extended precision"
2200         depends on FPE_NWFPE
2201         help
2202           Say Y to include 80-bit support in the kernel floating-point
2203           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
2204           Note that gcc does not generate 80-bit operations by default,
2205           so in most cases this option only enlarges the size of the
2206           floating point emulator without any good reason.
2207
2208           You almost surely want to say N here.
2209
2210 config FPE_FASTFPE
2211         bool "FastFPE math emulation (EXPERIMENTAL)"
2212         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3
2213         ---help---
2214           Say Y here to include the FAST floating point emulator in the kernel.
2215           This is an experimental much faster emulator which now also has full
2216           precision for the mantissa.  It does not support any exceptions.
2217           It is very simple, and approximately 3-6 times faster than NWFPE.
2218
2219           It should be sufficient for most programs.  It may be not suitable
2220           for scientific calculations, but you have to check this for yourself.
2221           If you do not feel you need a faster FP emulation you should better
2222           choose NWFPE.
2223
2224 config VFP
2225         bool "VFP-format floating point maths"
2226         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2227         help
2228           Say Y to include VFP support code in the kernel. This is needed
2229           if your hardware includes a VFP unit.
2230
2231           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2232           release notes and additional status information.
2233
2234           Say N if your target does not have VFP hardware.
2235
2236 config VFPv3
2237         bool
2238         depends on VFP
2239         default y if CPU_V7
2240
2241 config NEON
2242         bool "Advanced SIMD (NEON) Extension support"
2243         depends on VFPv3 && CPU_V7
2244         help
2245           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2246           Extension.
2247
2248 config KERNEL_MODE_NEON
2249         bool "Support for NEON in kernel mode"
2250         depends on NEON && AEABI
2251         help
2252           Say Y to include support for NEON in kernel mode.
2253
2254 endmenu
2255
2256 menu "Userspace binary formats"
2257
2258 source "fs/Kconfig.binfmt"
2259
2260 config ARTHUR
2261         tristate "RISC OS personality"
2262         depends on !AEABI
2263         help
2264           Say Y here to include the kernel code necessary if you want to run
2265           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2266           experimental; if this sounds frightening, say N and sleep in peace.
2267           You can also say M here to compile this support as a module (which
2268           will be called arthur).
2269
2270 endmenu
2271
2272 menu "Power management options"
2273
2274 source "kernel/power/Kconfig"
2275
2276 config ARCH_SUSPEND_POSSIBLE
2277         depends on !ARCH_S5PC100
2278         depends on CPU_ARM920T || CPU_ARM926T || CPU_FEROCEON || CPU_SA1100 || \
2279                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_XSC3 || CPU_XSCALE || CPU_MOHAWK
2280         def_bool y
2281
2282 config ARM_CPU_SUSPEND
2283         def_bool PM_SLEEP
2284
2285 endmenu
2286
2287 source "net/Kconfig"
2288
2289 source "drivers/Kconfig"
2290
2291 source "fs/Kconfig"
2292
2293 source "arch/arm/Kconfig.debug"
2294
2295 source "security/Kconfig"
2296
2297 source "crypto/Kconfig"
2298
2299 source "lib/Kconfig"
2300
2301 source "arch/arm/kvm/Kconfig"