Merge branch 'for-arm-soc/virt/mach' of git://git.kernel.org/pub/scm/linux/kernel...
[platform/adaptation/renesas_rcar/renesas_kernel.git] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select ARCH_BINFMT_ELF_RANDOMIZE_PIE
5         select ARCH_HAS_ATOMIC64_DEC_IF_POSITIVE
6         select ARCH_HAVE_CUSTOM_GPIO_H
7         select ARCH_HAS_TICK_BROADCAST if GENERIC_CLOCKEVENTS_BROADCAST
8         select ARCH_WANT_IPC_PARSE_VERSION
9         select BUILDTIME_EXTABLE_SORT if MMU
10         select CPU_PM if (SUSPEND || CPU_IDLE)
11         select DCACHE_WORD_ACCESS if (CPU_V6 || CPU_V6K || CPU_V7) && !CPU_BIG_ENDIAN && MMU
12         select GENERIC_ATOMIC64 if (CPU_V6 || !CPU_32v6K || !AEABI)
13         select GENERIC_CLOCKEVENTS_BROADCAST if SMP
14         select GENERIC_IRQ_PROBE
15         select GENERIC_IRQ_SHOW
16         select GENERIC_PCI_IOMAP
17         select GENERIC_SMP_IDLE_THREAD
18         select GENERIC_STRNCPY_FROM_USER
19         select GENERIC_STRNLEN_USER
20         select HARDIRQS_SW_RESEND
21         select HAVE_AOUT
22         select HAVE_ARCH_JUMP_LABEL if !XIP_KERNEL
23         select HAVE_ARCH_KGDB
24         select HAVE_ARCH_SECCOMP_FILTER
25         select HAVE_ARCH_TRACEHOOK
26         select HAVE_BPF_JIT
27         select HAVE_C_RECORDMCOUNT
28         select HAVE_DEBUG_KMEMLEAK
29         select HAVE_DMA_API_DEBUG
30         select HAVE_DMA_ATTRS
31         select HAVE_DMA_CONTIGUOUS if MMU
32         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
33         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
34         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
35         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
36         select HAVE_GENERIC_DMA_COHERENT
37         select HAVE_GENERIC_HARDIRQS
38         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
39         select HAVE_IDE if PCI || ISA || PCMCIA
40         select HAVE_IRQ_WORK
41         select HAVE_KERNEL_GZIP
42         select HAVE_KERNEL_LZMA
43         select HAVE_KERNEL_LZO
44         select HAVE_KERNEL_XZ
45         select HAVE_KPROBES if !XIP_KERNEL
46         select HAVE_KRETPROBES if (HAVE_KPROBES)
47         select HAVE_MEMBLOCK
48         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
49         select HAVE_PERF_EVENTS
50         select HAVE_REGS_AND_STACK_ACCESS_API
51         select HAVE_SYSCALL_TRACEPOINTS
52         select HAVE_UID16
53         select KTIME_SCALAR
54         select PERF_USE_VMALLOC
55         select RTC_LIB
56         select SYS_SUPPORTS_APM_EMULATION
57         select HAVE_MOD_ARCH_SPECIFIC if ARM_UNWIND
58         select MODULES_USE_ELF_REL
59         select CLONE_BACKWARDS
60         help
61           The ARM series is a line of low-power-consumption RISC chip designs
62           licensed by ARM Ltd and targeted at embedded applications and
63           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
64           manufactured, but legacy ARM-based PC hardware remains popular in
65           Europe.  There is an ARM Linux project with a web page at
66           <http://www.arm.linux.org.uk/>.
67
68 config ARM_HAS_SG_CHAIN
69         bool
70
71 config NEED_SG_DMA_LENGTH
72         bool
73
74 config ARM_DMA_USE_IOMMU
75         bool
76         select ARM_HAS_SG_CHAIN
77         select NEED_SG_DMA_LENGTH
78
79 config HAVE_PWM
80         bool
81
82 config MIGHT_HAVE_PCI
83         bool
84
85 config SYS_SUPPORTS_APM_EMULATION
86         bool
87
88 config GENERIC_GPIO
89         bool
90
91 config HAVE_TCM
92         bool
93         select GENERIC_ALLOCATOR
94
95 config HAVE_PROC_CPU
96         bool
97
98 config NO_IOPORT
99         bool
100
101 config EISA
102         bool
103         ---help---
104           The Extended Industry Standard Architecture (EISA) bus was
105           developed as an open alternative to the IBM MicroChannel bus.
106
107           The EISA bus provided some of the features of the IBM MicroChannel
108           bus while maintaining backward compatibility with cards made for
109           the older ISA bus.  The EISA bus saw limited use between 1988 and
110           1995 when it was made obsolete by the PCI bus.
111
112           Say Y here if you are building a kernel for an EISA-based machine.
113
114           Otherwise, say N.
115
116 config SBUS
117         bool
118
119 config STACKTRACE_SUPPORT
120         bool
121         default y
122
123 config HAVE_LATENCYTOP_SUPPORT
124         bool
125         depends on !SMP
126         default y
127
128 config LOCKDEP_SUPPORT
129         bool
130         default y
131
132 config TRACE_IRQFLAGS_SUPPORT
133         bool
134         default y
135
136 config RWSEM_GENERIC_SPINLOCK
137         bool
138         default y
139
140 config RWSEM_XCHGADD_ALGORITHM
141         bool
142
143 config ARCH_HAS_ILOG2_U32
144         bool
145
146 config ARCH_HAS_ILOG2_U64
147         bool
148
149 config ARCH_HAS_CPUFREQ
150         bool
151         help
152           Internal node to signify that the ARCH has CPUFREQ support
153           and that the relevant menu configurations are displayed for
154           it.
155
156 config GENERIC_HWEIGHT
157         bool
158         default y
159
160 config GENERIC_CALIBRATE_DELAY
161         bool
162         default y
163
164 config ARCH_MAY_HAVE_PC_FDC
165         bool
166
167 config ZONE_DMA
168         bool
169
170 config NEED_DMA_MAP_STATE
171        def_bool y
172
173 config ARCH_HAS_DMA_SET_COHERENT_MASK
174         bool
175
176 config GENERIC_ISA_DMA
177         bool
178
179 config FIQ
180         bool
181
182 config NEED_RET_TO_USER
183         bool
184
185 config ARCH_MTD_XIP
186         bool
187
188 config VECTORS_BASE
189         hex
190         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
191         default DRAM_BASE if REMAP_VECTORS_TO_RAM
192         default 0x00000000
193         help
194           The base address of exception vectors.
195
196 config ARM_PATCH_PHYS_VIRT
197         bool "Patch physical to virtual translations at runtime" if EMBEDDED
198         default y
199         depends on !XIP_KERNEL && MMU
200         depends on !ARCH_REALVIEW || !SPARSEMEM
201         help
202           Patch phys-to-virt and virt-to-phys translation functions at
203           boot and module load time according to the position of the
204           kernel in system memory.
205
206           This can only be used with non-XIP MMU kernels where the base
207           of physical memory is at a 16MB boundary.
208
209           Only disable this option if you know that you do not require
210           this feature (eg, building a kernel for a single machine) and
211           you need to shrink the kernel to the minimal size.
212
213 config NEED_MACH_GPIO_H
214         bool
215         help
216           Select this when mach/gpio.h is required to provide special
217           definitions for this platform. The need for mach/gpio.h should
218           be avoided when possible.
219
220 config NEED_MACH_IO_H
221         bool
222         help
223           Select this when mach/io.h is required to provide special
224           definitions for this platform.  The need for mach/io.h should
225           be avoided when possible.
226
227 config NEED_MACH_MEMORY_H
228         bool
229         help
230           Select this when mach/memory.h is required to provide special
231           definitions for this platform.  The need for mach/memory.h should
232           be avoided when possible.
233
234 config PHYS_OFFSET
235         hex "Physical address of main memory" if MMU
236         depends on !ARM_PATCH_PHYS_VIRT && !NEED_MACH_MEMORY_H
237         default DRAM_BASE if !MMU
238         help
239           Please provide the physical address corresponding to the
240           location of main memory in your system.
241
242 config GENERIC_BUG
243         def_bool y
244         depends on BUG
245
246 source "init/Kconfig"
247
248 source "kernel/Kconfig.freezer"
249
250 menu "System Type"
251
252 config MMU
253         bool "MMU-based Paged Memory Management Support"
254         default y
255         help
256           Select if you want MMU-based virtualised addressing space
257           support by paged memory management. If unsure, say 'Y'.
258
259 #
260 # The "ARM system type" choice list is ordered alphabetically by option
261 # text.  Please add new entries in the option alphabetic order.
262 #
263 choice
264         prompt "ARM system type"
265         default ARCH_MULTIPLATFORM
266
267 config ARCH_MULTIPLATFORM
268         bool "Allow multiple platforms to be selected"
269         depends on MMU
270         select ARM_PATCH_PHYS_VIRT
271         select AUTO_ZRELADDR
272         select COMMON_CLK
273         select MULTI_IRQ_HANDLER
274         select SPARSE_IRQ
275         select USE_OF
276
277 config ARCH_INTEGRATOR
278         bool "ARM Ltd. Integrator family"
279         select ARCH_HAS_CPUFREQ
280         select ARM_AMBA
281         select COMMON_CLK
282         select COMMON_CLK_VERSATILE
283         select GENERIC_CLOCKEVENTS
284         select HAVE_TCM
285         select ICST
286         select MULTI_IRQ_HANDLER
287         select NEED_MACH_MEMORY_H
288         select PLAT_VERSATILE
289         select SPARSE_IRQ
290         select VERSATILE_FPGA_IRQ
291         help
292           Support for ARM's Integrator platform.
293
294 config ARCH_REALVIEW
295         bool "ARM Ltd. RealView family"
296         select ARCH_WANT_OPTIONAL_GPIOLIB
297         select ARM_AMBA
298         select ARM_TIMER_SP804
299         select COMMON_CLK
300         select COMMON_CLK_VERSATILE
301         select GENERIC_CLOCKEVENTS
302         select GPIO_PL061 if GPIOLIB
303         select ICST
304         select NEED_MACH_MEMORY_H
305         select PLAT_VERSATILE
306         select PLAT_VERSATILE_CLCD
307         help
308           This enables support for ARM Ltd RealView boards.
309
310 config ARCH_VERSATILE
311         bool "ARM Ltd. Versatile family"
312         select ARCH_WANT_OPTIONAL_GPIOLIB
313         select ARM_AMBA
314         select ARM_TIMER_SP804
315         select ARM_VIC
316         select CLKDEV_LOOKUP
317         select GENERIC_CLOCKEVENTS
318         select HAVE_MACH_CLKDEV
319         select ICST
320         select PLAT_VERSATILE
321         select PLAT_VERSATILE_CLCD
322         select PLAT_VERSATILE_CLOCK
323         select VERSATILE_FPGA_IRQ
324         help
325           This enables support for ARM Ltd Versatile board.
326
327 config ARCH_AT91
328         bool "Atmel AT91"
329         select ARCH_REQUIRE_GPIOLIB
330         select CLKDEV_LOOKUP
331         select HAVE_CLK
332         select IRQ_DOMAIN
333         select NEED_MACH_GPIO_H
334         select NEED_MACH_IO_H if PCCARD
335         select PINCTRL
336         select PINCTRL_AT91 if USE_OF
337         help
338           This enables support for systems based on Atmel
339           AT91RM9200 and AT91SAM9* processors.
340
341 config ARCH_BCM2835
342         bool "Broadcom BCM2835 family"
343         select ARCH_REQUIRE_GPIOLIB
344         select ARM_AMBA
345         select ARM_ERRATA_411920
346         select ARM_TIMER_SP804
347         select CLKDEV_LOOKUP
348         select COMMON_CLK
349         select CPU_V6
350         select GENERIC_CLOCKEVENTS
351         select GENERIC_GPIO
352         select MULTI_IRQ_HANDLER
353         select PINCTRL
354         select PINCTRL_BCM2835
355         select SPARSE_IRQ
356         select USE_OF
357         help
358           This enables support for the Broadcom BCM2835 SoC. This SoC is
359           use in the Raspberry Pi, and Roku 2 devices.
360
361 config ARCH_CNS3XXX
362         bool "Cavium Networks CNS3XXX family"
363         select ARM_GIC
364         select CPU_V6K
365         select GENERIC_CLOCKEVENTS
366         select MIGHT_HAVE_CACHE_L2X0
367         select MIGHT_HAVE_PCI
368         select PCI_DOMAINS if PCI
369         help
370           Support for Cavium Networks CNS3XXX platform.
371
372 config ARCH_CLPS711X
373         bool "Cirrus Logic CLPS711x/EP721x/EP731x-based"
374         select ARCH_REQUIRE_GPIOLIB
375         select AUTO_ZRELADDR
376         select CLKDEV_LOOKUP
377         select COMMON_CLK
378         select CPU_ARM720T
379         select GENERIC_CLOCKEVENTS
380         select MULTI_IRQ_HANDLER
381         select NEED_MACH_MEMORY_H
382         select SPARSE_IRQ
383         help
384           Support for Cirrus Logic 711x/721x/731x based boards.
385
386 config ARCH_GEMINI
387         bool "Cortina Systems Gemini"
388         select ARCH_REQUIRE_GPIOLIB
389         select ARCH_USES_GETTIMEOFFSET
390         select CPU_FA526
391         help
392           Support for the Cortina Systems Gemini family SoCs
393
394 config ARCH_SIRF
395         bool "CSR SiRF"
396         select ARCH_REQUIRE_GPIOLIB
397         select COMMON_CLK
398         select GENERIC_CLOCKEVENTS
399         select GENERIC_IRQ_CHIP
400         select MIGHT_HAVE_CACHE_L2X0
401         select NO_IOPORT
402         select PINCTRL
403         select PINCTRL_SIRF
404         select USE_OF
405         help
406           Support for CSR SiRFprimaII/Marco/Polo platforms
407
408 config ARCH_EBSA110
409         bool "EBSA-110"
410         select ARCH_USES_GETTIMEOFFSET
411         select CPU_SA110
412         select ISA
413         select NEED_MACH_IO_H
414         select NEED_MACH_MEMORY_H
415         select NO_IOPORT
416         help
417           This is an evaluation board for the StrongARM processor available
418           from Digital. It has limited hardware on-board, including an
419           Ethernet interface, two PCMCIA sockets, two serial ports and a
420           parallel port.
421
422 config ARCH_EP93XX
423         bool "EP93xx-based"
424         select ARCH_HAS_HOLES_MEMORYMODEL
425         select ARCH_REQUIRE_GPIOLIB
426         select ARCH_USES_GETTIMEOFFSET
427         select ARM_AMBA
428         select ARM_VIC
429         select CLKDEV_LOOKUP
430         select CPU_ARM920T
431         select NEED_MACH_MEMORY_H
432         help
433           This enables support for the Cirrus EP93xx series of CPUs.
434
435 config ARCH_FOOTBRIDGE
436         bool "FootBridge"
437         select CPU_SA110
438         select FOOTBRIDGE
439         select GENERIC_CLOCKEVENTS
440         select HAVE_IDE
441         select NEED_MACH_IO_H if !MMU
442         select NEED_MACH_MEMORY_H
443         help
444           Support for systems based on the DC21285 companion chip
445           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
446
447 config ARCH_MXS
448         bool "Freescale MXS-based"
449         select ARCH_REQUIRE_GPIOLIB
450         select CLKDEV_LOOKUP
451         select CLKSRC_MMIO
452         select COMMON_CLK
453         select GENERIC_CLOCKEVENTS
454         select HAVE_CLK_PREPARE
455         select MULTI_IRQ_HANDLER
456         select PINCTRL
457         select SPARSE_IRQ
458         select USE_OF
459         help
460           Support for Freescale MXS-based family of processors
461
462 config ARCH_NETX
463         bool "Hilscher NetX based"
464         select ARM_VIC
465         select CLKSRC_MMIO
466         select CPU_ARM926T
467         select GENERIC_CLOCKEVENTS
468         help
469           This enables support for systems based on the Hilscher NetX Soc
470
471 config ARCH_H720X
472         bool "Hynix HMS720x-based"
473         select ARCH_USES_GETTIMEOFFSET
474         select CPU_ARM720T
475         select ISA_DMA_API
476         help
477           This enables support for systems based on the Hynix HMS720x
478
479 config ARCH_IOP13XX
480         bool "IOP13xx-based"
481         depends on MMU
482         select ARCH_SUPPORTS_MSI
483         select CPU_XSC3
484         select NEED_MACH_MEMORY_H
485         select NEED_RET_TO_USER
486         select PCI
487         select PLAT_IOP
488         select VMSPLIT_1G
489         help
490           Support for Intel's IOP13XX (XScale) family of processors.
491
492 config ARCH_IOP32X
493         bool "IOP32x-based"
494         depends on MMU
495         select ARCH_REQUIRE_GPIOLIB
496         select CPU_XSCALE
497         select NEED_MACH_GPIO_H
498         select NEED_RET_TO_USER
499         select PCI
500         select PLAT_IOP
501         help
502           Support for Intel's 80219 and IOP32X (XScale) family of
503           processors.
504
505 config ARCH_IOP33X
506         bool "IOP33x-based"
507         depends on MMU
508         select ARCH_REQUIRE_GPIOLIB
509         select CPU_XSCALE
510         select NEED_MACH_GPIO_H
511         select NEED_RET_TO_USER
512         select PCI
513         select PLAT_IOP
514         help
515           Support for Intel's IOP33X (XScale) family of processors.
516
517 config ARCH_IXP4XX
518         bool "IXP4xx-based"
519         depends on MMU
520         select ARCH_HAS_DMA_SET_COHERENT_MASK
521         select ARCH_REQUIRE_GPIOLIB
522         select CLKSRC_MMIO
523         select CPU_XSCALE
524         select DMABOUNCE if PCI
525         select GENERIC_CLOCKEVENTS
526         select MIGHT_HAVE_PCI
527         select NEED_MACH_IO_H
528         help
529           Support for Intel's IXP4XX (XScale) family of processors.
530
531 config ARCH_DOVE
532         bool "Marvell Dove"
533         select ARCH_REQUIRE_GPIOLIB
534         select COMMON_CLK_DOVE
535         select CPU_V7
536         select GENERIC_CLOCKEVENTS
537         select MIGHT_HAVE_PCI
538         select PINCTRL
539         select PINCTRL_DOVE
540         select PLAT_ORION_LEGACY
541         select USB_ARCH_HAS_EHCI
542         help
543           Support for the Marvell Dove SoC 88AP510
544
545 config ARCH_KIRKWOOD
546         bool "Marvell Kirkwood"
547         select ARCH_REQUIRE_GPIOLIB
548         select CPU_FEROCEON
549         select GENERIC_CLOCKEVENTS
550         select PCI
551         select PCI_QUIRKS
552         select PINCTRL
553         select PINCTRL_KIRKWOOD
554         select PLAT_ORION_LEGACY
555         help
556           Support for the following Marvell Kirkwood series SoCs:
557           88F6180, 88F6192 and 88F6281.
558
559 config ARCH_MV78XX0
560         bool "Marvell MV78xx0"
561         select ARCH_REQUIRE_GPIOLIB
562         select CPU_FEROCEON
563         select GENERIC_CLOCKEVENTS
564         select PCI
565         select PLAT_ORION_LEGACY
566         help
567           Support for the following Marvell MV78xx0 series SoCs:
568           MV781x0, MV782x0.
569
570 config ARCH_ORION5X
571         bool "Marvell Orion"
572         depends on MMU
573         select ARCH_REQUIRE_GPIOLIB
574         select CPU_FEROCEON
575         select GENERIC_CLOCKEVENTS
576         select PCI
577         select PLAT_ORION_LEGACY
578         help
579           Support for the following Marvell Orion 5x series SoCs:
580           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
581           Orion-2 (5281), Orion-1-90 (6183).
582
583 config ARCH_MMP
584         bool "Marvell PXA168/910/MMP2"
585         depends on MMU
586         select ARCH_REQUIRE_GPIOLIB
587         select CLKDEV_LOOKUP
588         select GENERIC_ALLOCATOR
589         select GENERIC_CLOCKEVENTS
590         select GPIO_PXA
591         select IRQ_DOMAIN
592         select NEED_MACH_GPIO_H
593         select PINCTRL
594         select PLAT_PXA
595         select SPARSE_IRQ
596         help
597           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
598
599 config ARCH_KS8695
600         bool "Micrel/Kendin KS8695"
601         select ARCH_REQUIRE_GPIOLIB
602         select CLKSRC_MMIO
603         select CPU_ARM922T
604         select GENERIC_CLOCKEVENTS
605         select NEED_MACH_MEMORY_H
606         help
607           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
608           System-on-Chip devices.
609
610 config ARCH_W90X900
611         bool "Nuvoton W90X900 CPU"
612         select ARCH_REQUIRE_GPIOLIB
613         select CLKDEV_LOOKUP
614         select CLKSRC_MMIO
615         select CPU_ARM926T
616         select GENERIC_CLOCKEVENTS
617         help
618           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
619           At present, the w90x900 has been renamed nuc900, regarding
620           the ARM series product line, you can login the following
621           link address to know more.
622
623           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
624                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
625
626 config ARCH_LPC32XX
627         bool "NXP LPC32XX"
628         select ARCH_REQUIRE_GPIOLIB
629         select ARM_AMBA
630         select CLKDEV_LOOKUP
631         select CLKSRC_MMIO
632         select CPU_ARM926T
633         select GENERIC_CLOCKEVENTS
634         select HAVE_IDE
635         select HAVE_PWM
636         select USB_ARCH_HAS_OHCI
637         select USE_OF
638         help
639           Support for the NXP LPC32XX family of processors
640
641 config ARCH_TEGRA
642         bool "NVIDIA Tegra"
643         select ARCH_HAS_CPUFREQ
644         select CLKDEV_LOOKUP
645         select CLKSRC_MMIO
646         select COMMON_CLK
647         select GENERIC_CLOCKEVENTS
648         select GENERIC_GPIO
649         select HAVE_CLK
650         select HAVE_SMP
651         select MIGHT_HAVE_CACHE_L2X0
652         select SPARSE_IRQ
653         select USE_OF
654         help
655           This enables support for NVIDIA Tegra based systems (Tegra APX,
656           Tegra 6xx and Tegra 2 series).
657
658 config ARCH_PXA
659         bool "PXA2xx/PXA3xx-based"
660         depends on MMU
661         select ARCH_HAS_CPUFREQ
662         select ARCH_MTD_XIP
663         select ARCH_REQUIRE_GPIOLIB
664         select ARM_CPU_SUSPEND if PM
665         select AUTO_ZRELADDR
666         select CLKDEV_LOOKUP
667         select CLKSRC_MMIO
668         select GENERIC_CLOCKEVENTS
669         select GPIO_PXA
670         select HAVE_IDE
671         select MULTI_IRQ_HANDLER
672         select NEED_MACH_GPIO_H
673         select PLAT_PXA
674         select SPARSE_IRQ
675         help
676           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
677
678 config ARCH_MSM
679         bool "Qualcomm MSM"
680         select ARCH_REQUIRE_GPIOLIB
681         select CLKDEV_LOOKUP
682         select GENERIC_CLOCKEVENTS
683         select HAVE_CLK
684         help
685           Support for Qualcomm MSM/QSD based systems.  This runs on the
686           apps processor of the MSM/QSD and depends on a shared memory
687           interface to the modem processor which runs the baseband
688           stack and controls some vital subsystems
689           (clock and power control, etc).
690
691 config ARCH_SHMOBILE
692         bool "Renesas SH-Mobile / R-Mobile"
693         select CLKDEV_LOOKUP
694         select GENERIC_CLOCKEVENTS
695         select HAVE_CLK
696         select HAVE_MACH_CLKDEV
697         select HAVE_SMP
698         select MIGHT_HAVE_CACHE_L2X0
699         select MULTI_IRQ_HANDLER
700         select NEED_MACH_MEMORY_H
701         select NO_IOPORT
702         select PM_GENERIC_DOMAINS if PM
703         select SPARSE_IRQ
704         help
705           Support for Renesas's SH-Mobile and R-Mobile ARM platforms.
706
707 config ARCH_RPC
708         bool "RiscPC"
709         select ARCH_ACORN
710         select ARCH_MAY_HAVE_PC_FDC
711         select ARCH_SPARSEMEM_ENABLE
712         select ARCH_USES_GETTIMEOFFSET
713         select FIQ
714         select HAVE_IDE
715         select HAVE_PATA_PLATFORM
716         select ISA_DMA_API
717         select NEED_MACH_IO_H
718         select NEED_MACH_MEMORY_H
719         select NO_IOPORT
720         help
721           On the Acorn Risc-PC, Linux can support the internal IDE disk and
722           CD-ROM interface, serial and parallel port, and the floppy drive.
723
724 config ARCH_SA1100
725         bool "SA1100-based"
726         select ARCH_HAS_CPUFREQ
727         select ARCH_MTD_XIP
728         select ARCH_REQUIRE_GPIOLIB
729         select ARCH_SPARSEMEM_ENABLE
730         select CLKDEV_LOOKUP
731         select CLKSRC_MMIO
732         select CPU_FREQ
733         select CPU_SA1100
734         select GENERIC_CLOCKEVENTS
735         select HAVE_IDE
736         select ISA
737         select NEED_MACH_GPIO_H
738         select NEED_MACH_MEMORY_H
739         select SPARSE_IRQ
740         help
741           Support for StrongARM 11x0 based boards.
742
743 config ARCH_S3C24XX
744         bool "Samsung S3C24XX SoCs"
745         select ARCH_HAS_CPUFREQ
746         select ARCH_USES_GETTIMEOFFSET
747         select CLKDEV_LOOKUP
748         select GENERIC_GPIO
749         select HAVE_CLK
750         select HAVE_S3C2410_I2C if I2C
751         select HAVE_S3C2410_WATCHDOG if WATCHDOG
752         select HAVE_S3C_RTC if RTC_CLASS
753         select NEED_MACH_GPIO_H
754         select NEED_MACH_IO_H
755         help
756           Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443
757           and S3C2450 SoCs based systems, such as the Simtec Electronics BAST
758           (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or the
759           Samsung SMDK2410 development board (and derivatives).
760
761 config ARCH_S3C64XX
762         bool "Samsung S3C64XX"
763         select ARCH_HAS_CPUFREQ
764         select ARCH_REQUIRE_GPIOLIB
765         select ARCH_USES_GETTIMEOFFSET
766         select ARM_VIC
767         select CLKDEV_LOOKUP
768         select CPU_V6
769         select HAVE_CLK
770         select HAVE_S3C2410_I2C if I2C
771         select HAVE_S3C2410_WATCHDOG if WATCHDOG
772         select HAVE_TCM
773         select NEED_MACH_GPIO_H
774         select NO_IOPORT
775         select PLAT_SAMSUNG
776         select S3C_DEV_NAND
777         select S3C_GPIO_TRACK
778         select SAMSUNG_CLKSRC
779         select SAMSUNG_GPIOLIB_4BIT
780         select SAMSUNG_IRQ_VIC_TIMER
781         select USB_ARCH_HAS_OHCI
782         help
783           Samsung S3C64XX series based systems
784
785 config ARCH_S5P64X0
786         bool "Samsung S5P6440 S5P6450"
787         select CLKDEV_LOOKUP
788         select CLKSRC_MMIO
789         select CPU_V6
790         select GENERIC_CLOCKEVENTS
791         select GENERIC_GPIO
792         select HAVE_CLK
793         select HAVE_S3C2410_I2C if I2C
794         select HAVE_S3C2410_WATCHDOG if WATCHDOG
795         select HAVE_S3C_RTC if RTC_CLASS
796         select NEED_MACH_GPIO_H
797         help
798           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
799           SMDK6450.
800
801 config ARCH_S5PC100
802         bool "Samsung S5PC100"
803         select ARCH_USES_GETTIMEOFFSET
804         select CLKDEV_LOOKUP
805         select CPU_V7
806         select GENERIC_GPIO
807         select HAVE_CLK
808         select HAVE_S3C2410_I2C if I2C
809         select HAVE_S3C2410_WATCHDOG if WATCHDOG
810         select HAVE_S3C_RTC if RTC_CLASS
811         select NEED_MACH_GPIO_H
812         help
813           Samsung S5PC100 series based systems
814
815 config ARCH_S5PV210
816         bool "Samsung S5PV210/S5PC110"
817         select ARCH_HAS_CPUFREQ
818         select ARCH_HAS_HOLES_MEMORYMODEL
819         select ARCH_SPARSEMEM_ENABLE
820         select CLKDEV_LOOKUP
821         select CLKSRC_MMIO
822         select CPU_V7
823         select GENERIC_CLOCKEVENTS
824         select GENERIC_GPIO
825         select HAVE_CLK
826         select HAVE_S3C2410_I2C if I2C
827         select HAVE_S3C2410_WATCHDOG if WATCHDOG
828         select HAVE_S3C_RTC if RTC_CLASS
829         select NEED_MACH_GPIO_H
830         select NEED_MACH_MEMORY_H
831         help
832           Samsung S5PV210/S5PC110 series based systems
833
834 config ARCH_EXYNOS
835         bool "Samsung EXYNOS"
836         select ARCH_HAS_CPUFREQ
837         select ARCH_HAS_HOLES_MEMORYMODEL
838         select ARCH_SPARSEMEM_ENABLE
839         select CLKDEV_LOOKUP
840         select CPU_V7
841         select GENERIC_CLOCKEVENTS
842         select GENERIC_GPIO
843         select HAVE_CLK
844         select HAVE_S3C2410_I2C if I2C
845         select HAVE_S3C2410_WATCHDOG if WATCHDOG
846         select HAVE_S3C_RTC if RTC_CLASS
847         select NEED_MACH_GPIO_H
848         select NEED_MACH_MEMORY_H
849         help
850           Support for SAMSUNG's EXYNOS SoCs (EXYNOS4/5)
851
852 config ARCH_SHARK
853         bool "Shark"
854         select ARCH_USES_GETTIMEOFFSET
855         select CPU_SA110
856         select ISA
857         select ISA_DMA
858         select NEED_MACH_MEMORY_H
859         select PCI
860         select ZONE_DMA
861         help
862           Support for the StrongARM based Digital DNARD machine, also known
863           as "Shark" (<http://www.shark-linux.de/shark.html>).
864
865 config ARCH_U300
866         bool "ST-Ericsson U300 Series"
867         depends on MMU
868         select ARCH_REQUIRE_GPIOLIB
869         select ARM_AMBA
870         select ARM_PATCH_PHYS_VIRT
871         select ARM_VIC
872         select CLKDEV_LOOKUP
873         select CLKSRC_MMIO
874         select COMMON_CLK
875         select CPU_ARM926T
876         select GENERIC_CLOCKEVENTS
877         select GENERIC_GPIO
878         select HAVE_TCM
879         select SPARSE_IRQ
880         help
881           Support for ST-Ericsson U300 series mobile platforms.
882
883 config ARCH_U8500
884         bool "ST-Ericsson U8500 Series"
885         depends on MMU
886         select ARCH_HAS_CPUFREQ
887         select ARCH_REQUIRE_GPIOLIB
888         select ARM_AMBA
889         select CLKDEV_LOOKUP
890         select CPU_V7
891         select GENERIC_CLOCKEVENTS
892         select HAVE_SMP
893         select MIGHT_HAVE_CACHE_L2X0
894         select SPARSE_IRQ
895         help
896           Support for ST-Ericsson's Ux500 architecture
897
898 config ARCH_NOMADIK
899         bool "STMicroelectronics Nomadik"
900         select ARCH_REQUIRE_GPIOLIB
901         select ARM_AMBA
902         select ARM_VIC
903         select COMMON_CLK
904         select CPU_ARM926T
905         select GENERIC_CLOCKEVENTS
906         select MIGHT_HAVE_CACHE_L2X0
907         select PINCTRL
908         select PINCTRL_STN8815
909         select SPARSE_IRQ
910         help
911           Support for the Nomadik platform by ST-Ericsson
912
913 config PLAT_SPEAR
914         bool "ST SPEAr"
915         select ARCH_HAS_CPUFREQ
916         select ARCH_REQUIRE_GPIOLIB
917         select ARM_AMBA
918         select CLKDEV_LOOKUP
919         select CLKSRC_MMIO
920         select COMMON_CLK
921         select GENERIC_CLOCKEVENTS
922         select HAVE_CLK
923         help
924           Support for ST's SPEAr platform (SPEAr3xx, SPEAr6xx and SPEAr13xx).
925
926 config ARCH_DAVINCI
927         bool "TI DaVinci"
928         select ARCH_HAS_HOLES_MEMORYMODEL
929         select ARCH_REQUIRE_GPIOLIB
930         select CLKDEV_LOOKUP
931         select GENERIC_ALLOCATOR
932         select GENERIC_CLOCKEVENTS
933         select GENERIC_IRQ_CHIP
934         select HAVE_IDE
935         select NEED_MACH_GPIO_H
936         select USE_OF
937         select ZONE_DMA
938         help
939           Support for TI's DaVinci platform.
940
941 config ARCH_OMAP
942         bool "TI OMAP"
943         depends on MMU
944         select ARCH_HAS_CPUFREQ
945         select ARCH_HAS_HOLES_MEMORYMODEL
946         select ARCH_REQUIRE_GPIOLIB
947         select CLKSRC_MMIO
948         select GENERIC_CLOCKEVENTS
949         select HAVE_CLK
950         help
951           Support for TI's OMAP platform (OMAP1/2/3/4).
952
953 config ARCH_VT8500_SINGLE
954         bool "VIA/WonderMedia 85xx"
955         select ARCH_HAS_CPUFREQ
956         select ARCH_REQUIRE_GPIOLIB
957         select CLKDEV_LOOKUP
958         select COMMON_CLK
959         select CPU_ARM926T
960         select GENERIC_CLOCKEVENTS
961         select GENERIC_GPIO
962         select HAVE_CLK
963         select MULTI_IRQ_HANDLER
964         select SPARSE_IRQ
965         select USE_OF
966         help
967           Support for VIA/WonderMedia VT8500/WM85xx System-on-Chip.
968
969 endchoice
970
971 menu "Multiple platform selection"
972         depends on ARCH_MULTIPLATFORM
973
974 comment "CPU Core family selection"
975
976 config ARCH_MULTI_V4
977         bool "ARMv4 based platforms (FA526, StrongARM)"
978         depends on !ARCH_MULTI_V6_V7
979         select ARCH_MULTI_V4_V5
980
981 config ARCH_MULTI_V4T
982         bool "ARMv4T based platforms (ARM720T, ARM920T, ...)"
983         depends on !ARCH_MULTI_V6_V7
984         select ARCH_MULTI_V4_V5
985
986 config ARCH_MULTI_V5
987         bool "ARMv5 based platforms (ARM926T, XSCALE, PJ1, ...)"
988         depends on !ARCH_MULTI_V6_V7
989         select ARCH_MULTI_V4_V5
990
991 config ARCH_MULTI_V4_V5
992         bool
993
994 config ARCH_MULTI_V6
995         bool "ARMv6 based platforms (ARM11, Scorpion, ...)"
996         select ARCH_MULTI_V6_V7
997         select CPU_V6
998
999 config ARCH_MULTI_V7
1000         bool "ARMv7 based platforms (Cortex-A, PJ4, Krait)"
1001         default y
1002         select ARCH_MULTI_V6_V7
1003         select ARCH_VEXPRESS
1004         select CPU_V7
1005
1006 config ARCH_MULTI_V6_V7
1007         bool
1008
1009 config ARCH_MULTI_CPU_AUTO
1010         def_bool !(ARCH_MULTI_V4 || ARCH_MULTI_V4T || ARCH_MULTI_V6_V7)
1011         select ARCH_MULTI_V5
1012
1013 endmenu
1014
1015 #
1016 # This is sorted alphabetically by mach-* pathname.  However, plat-*
1017 # Kconfigs may be included either alphabetically (according to the
1018 # plat- suffix) or along side the corresponding mach-* source.
1019 #
1020 source "arch/arm/mach-mvebu/Kconfig"
1021
1022 source "arch/arm/mach-at91/Kconfig"
1023
1024 source "arch/arm/mach-bcm/Kconfig"
1025
1026 source "arch/arm/mach-clps711x/Kconfig"
1027
1028 source "arch/arm/mach-cns3xxx/Kconfig"
1029
1030 source "arch/arm/mach-davinci/Kconfig"
1031
1032 source "arch/arm/mach-dove/Kconfig"
1033
1034 source "arch/arm/mach-ep93xx/Kconfig"
1035
1036 source "arch/arm/mach-footbridge/Kconfig"
1037
1038 source "arch/arm/mach-gemini/Kconfig"
1039
1040 source "arch/arm/mach-h720x/Kconfig"
1041
1042 source "arch/arm/mach-highbank/Kconfig"
1043
1044 source "arch/arm/mach-integrator/Kconfig"
1045
1046 source "arch/arm/mach-iop32x/Kconfig"
1047
1048 source "arch/arm/mach-iop33x/Kconfig"
1049
1050 source "arch/arm/mach-iop13xx/Kconfig"
1051
1052 source "arch/arm/mach-ixp4xx/Kconfig"
1053
1054 source "arch/arm/mach-kirkwood/Kconfig"
1055
1056 source "arch/arm/mach-ks8695/Kconfig"
1057
1058 source "arch/arm/mach-msm/Kconfig"
1059
1060 source "arch/arm/mach-mv78xx0/Kconfig"
1061
1062 source "arch/arm/mach-imx/Kconfig"
1063
1064 source "arch/arm/mach-mxs/Kconfig"
1065
1066 source "arch/arm/mach-netx/Kconfig"
1067
1068 source "arch/arm/mach-nomadik/Kconfig"
1069
1070 source "arch/arm/plat-omap/Kconfig"
1071
1072 source "arch/arm/mach-omap1/Kconfig"
1073
1074 source "arch/arm/mach-omap2/Kconfig"
1075
1076 source "arch/arm/mach-orion5x/Kconfig"
1077
1078 source "arch/arm/mach-picoxcell/Kconfig"
1079
1080 source "arch/arm/mach-pxa/Kconfig"
1081 source "arch/arm/plat-pxa/Kconfig"
1082
1083 source "arch/arm/mach-mmp/Kconfig"
1084
1085 source "arch/arm/mach-realview/Kconfig"
1086
1087 source "arch/arm/mach-sa1100/Kconfig"
1088
1089 source "arch/arm/plat-samsung/Kconfig"
1090 source "arch/arm/plat-s3c24xx/Kconfig"
1091
1092 source "arch/arm/mach-socfpga/Kconfig"
1093
1094 source "arch/arm/plat-spear/Kconfig"
1095
1096 source "arch/arm/mach-s3c24xx/Kconfig"
1097 if ARCH_S3C24XX
1098 source "arch/arm/mach-s3c2412/Kconfig"
1099 source "arch/arm/mach-s3c2440/Kconfig"
1100 endif
1101
1102 if ARCH_S3C64XX
1103 source "arch/arm/mach-s3c64xx/Kconfig"
1104 endif
1105
1106 source "arch/arm/mach-s5p64x0/Kconfig"
1107
1108 source "arch/arm/mach-s5pc100/Kconfig"
1109
1110 source "arch/arm/mach-s5pv210/Kconfig"
1111
1112 source "arch/arm/mach-exynos/Kconfig"
1113
1114 source "arch/arm/mach-shmobile/Kconfig"
1115
1116 source "arch/arm/mach-sunxi/Kconfig"
1117
1118 source "arch/arm/mach-prima2/Kconfig"
1119
1120 source "arch/arm/mach-tegra/Kconfig"
1121
1122 source "arch/arm/mach-u300/Kconfig"
1123
1124 source "arch/arm/mach-ux500/Kconfig"
1125
1126 source "arch/arm/mach-versatile/Kconfig"
1127
1128 source "arch/arm/mach-vexpress/Kconfig"
1129 source "arch/arm/plat-versatile/Kconfig"
1130
1131 source "arch/arm/mach-virt/Kconfig"
1132
1133 source "arch/arm/mach-vt8500/Kconfig"
1134
1135 source "arch/arm/mach-w90x900/Kconfig"
1136
1137 source "arch/arm/mach-zynq/Kconfig"
1138
1139 # Definitions to make life easier
1140 config ARCH_ACORN
1141         bool
1142
1143 config PLAT_IOP
1144         bool
1145         select GENERIC_CLOCKEVENTS
1146
1147 config PLAT_ORION
1148         bool
1149         select CLKSRC_MMIO
1150         select COMMON_CLK
1151         select GENERIC_IRQ_CHIP
1152         select IRQ_DOMAIN
1153
1154 config PLAT_ORION_LEGACY
1155         bool
1156         select PLAT_ORION
1157
1158 config PLAT_PXA
1159         bool
1160
1161 config PLAT_VERSATILE
1162         bool
1163
1164 config ARM_TIMER_SP804
1165         bool
1166         select CLKSRC_MMIO
1167         select HAVE_SCHED_CLOCK
1168
1169 source arch/arm/mm/Kconfig
1170
1171 config ARM_NR_BANKS
1172         int
1173         default 16 if ARCH_EP93XX
1174         default 8
1175
1176 config IWMMXT
1177         bool "Enable iWMMXt support"
1178         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1179         default y if PXA27x || PXA3xx || ARCH_MMP
1180         help
1181           Enable support for iWMMXt context switching at run time if
1182           running on a CPU that supports it.
1183
1184 config XSCALE_PMU
1185         bool
1186         depends on CPU_XSCALE
1187         default y
1188
1189 config MULTI_IRQ_HANDLER
1190         bool
1191         help
1192           Allow each machine to specify it's own IRQ handler at run time.
1193
1194 if !MMU
1195 source "arch/arm/Kconfig-nommu"
1196 endif
1197
1198 config ARM_ERRATA_326103
1199         bool "ARM errata: FSR write bit incorrect on a SWP to read-only memory"
1200         depends on CPU_V6
1201         help
1202           Executing a SWP instruction to read-only memory does not set bit 11
1203           of the FSR on the ARM 1136 prior to r1p0. This causes the kernel to
1204           treat the access as a read, preventing a COW from occurring and
1205           causing the faulting task to livelock.
1206
1207 config ARM_ERRATA_411920
1208         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1209         depends on CPU_V6 || CPU_V6K
1210         help
1211           Invalidation of the Instruction Cache operation can
1212           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1213           It does not affect the MPCore. This option enables the ARM Ltd.
1214           recommended workaround.
1215
1216 config ARM_ERRATA_430973
1217         bool "ARM errata: Stale prediction on replaced interworking branch"
1218         depends on CPU_V7
1219         help
1220           This option enables the workaround for the 430973 Cortex-A8
1221           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1222           interworking branch is replaced with another code sequence at the
1223           same virtual address, whether due to self-modifying code or virtual
1224           to physical address re-mapping, Cortex-A8 does not recover from the
1225           stale interworking branch prediction. This results in Cortex-A8
1226           executing the new code sequence in the incorrect ARM or Thumb state.
1227           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1228           and also flushes the branch target cache at every context switch.
1229           Note that setting specific bits in the ACTLR register may not be
1230           available in non-secure mode.
1231
1232 config ARM_ERRATA_458693
1233         bool "ARM errata: Processor deadlock when a false hazard is created"
1234         depends on CPU_V7
1235         depends on !ARCH_MULTIPLATFORM
1236         help
1237           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1238           erratum. For very specific sequences of memory operations, it is
1239           possible for a hazard condition intended for a cache line to instead
1240           be incorrectly associated with a different cache line. This false
1241           hazard might then cause a processor deadlock. The workaround enables
1242           the L1 caching of the NEON accesses and disables the PLD instruction
1243           in the ACTLR register. Note that setting specific bits in the ACTLR
1244           register may not be available in non-secure mode.
1245
1246 config ARM_ERRATA_460075
1247         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1248         depends on CPU_V7
1249         depends on !ARCH_MULTIPLATFORM
1250         help
1251           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1252           erratum. Any asynchronous access to the L2 cache may encounter a
1253           situation in which recent store transactions to the L2 cache are lost
1254           and overwritten with stale memory contents from external memory. The
1255           workaround disables the write-allocate mode for the L2 cache via the
1256           ACTLR register. Note that setting specific bits in the ACTLR register
1257           may not be available in non-secure mode.
1258
1259 config ARM_ERRATA_742230
1260         bool "ARM errata: DMB operation may be faulty"
1261         depends on CPU_V7 && SMP
1262         depends on !ARCH_MULTIPLATFORM
1263         help
1264           This option enables the workaround for the 742230 Cortex-A9
1265           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1266           between two write operations may not ensure the correct visibility
1267           ordering of the two writes. This workaround sets a specific bit in
1268           the diagnostic register of the Cortex-A9 which causes the DMB
1269           instruction to behave as a DSB, ensuring the correct behaviour of
1270           the two writes.
1271
1272 config ARM_ERRATA_742231
1273         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1274         depends on CPU_V7 && SMP
1275         depends on !ARCH_MULTIPLATFORM
1276         help
1277           This option enables the workaround for the 742231 Cortex-A9
1278           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1279           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1280           accessing some data located in the same cache line, may get corrupted
1281           data due to bad handling of the address hazard when the line gets
1282           replaced from one of the CPUs at the same time as another CPU is
1283           accessing it. This workaround sets specific bits in the diagnostic
1284           register of the Cortex-A9 which reduces the linefill issuing
1285           capabilities of the processor.
1286
1287 config PL310_ERRATA_588369
1288         bool "PL310 errata: Clean & Invalidate maintenance operations do not invalidate clean lines"
1289         depends on CACHE_L2X0
1290         help
1291            The PL310 L2 cache controller implements three types of Clean &
1292            Invalidate maintenance operations: by Physical Address
1293            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1294            They are architecturally defined to behave as the execution of a
1295            clean operation followed immediately by an invalidate operation,
1296            both performing to the same memory location. This functionality
1297            is not correctly implemented in PL310 as clean lines are not
1298            invalidated as a result of these operations.
1299
1300 config ARM_ERRATA_720789
1301         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1302         depends on CPU_V7
1303         help
1304           This option enables the workaround for the 720789 Cortex-A9 (prior to
1305           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1306           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1307           As a consequence of this erratum, some TLB entries which should be
1308           invalidated are not, resulting in an incoherency in the system page
1309           tables. The workaround changes the TLB flushing routines to invalidate
1310           entries regardless of the ASID.
1311
1312 config PL310_ERRATA_727915
1313         bool "PL310 errata: Background Clean & Invalidate by Way operation can cause data corruption"
1314         depends on CACHE_L2X0
1315         help
1316           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1317           operation (offset 0x7FC). This operation runs in background so that
1318           PL310 can handle normal accesses while it is in progress. Under very
1319           rare circumstances, due to this erratum, write data can be lost when
1320           PL310 treats a cacheable write transaction during a Clean &
1321           Invalidate by Way operation.
1322
1323 config ARM_ERRATA_743622
1324         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1325         depends on CPU_V7
1326         depends on !ARCH_MULTIPLATFORM
1327         help
1328           This option enables the workaround for the 743622 Cortex-A9
1329           (r2p*) erratum. Under very rare conditions, a faulty
1330           optimisation in the Cortex-A9 Store Buffer may lead to data
1331           corruption. This workaround sets a specific bit in the diagnostic
1332           register of the Cortex-A9 which disables the Store Buffer
1333           optimisation, preventing the defect from occurring. This has no
1334           visible impact on the overall performance or power consumption of the
1335           processor.
1336
1337 config ARM_ERRATA_751472
1338         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1339         depends on CPU_V7
1340         depends on !ARCH_MULTIPLATFORM
1341         help
1342           This option enables the workaround for the 751472 Cortex-A9 (prior
1343           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1344           completion of a following broadcasted operation if the second
1345           operation is received by a CPU before the ICIALLUIS has completed,
1346           potentially leading to corrupted entries in the cache or TLB.
1347
1348 config PL310_ERRATA_753970
1349         bool "PL310 errata: cache sync operation may be faulty"
1350         depends on CACHE_PL310
1351         help
1352           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1353
1354           Under some condition the effect of cache sync operation on
1355           the store buffer still remains when the operation completes.
1356           This means that the store buffer is always asked to drain and
1357           this prevents it from merging any further writes. The workaround
1358           is to replace the normal offset of cache sync operation (0x730)
1359           by another offset targeting an unmapped PL310 register 0x740.
1360           This has the same effect as the cache sync operation: store buffer
1361           drain and waiting for all buffers empty.
1362
1363 config ARM_ERRATA_754322
1364         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1365         depends on CPU_V7
1366         help
1367           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1368           r3p*) erratum. A speculative memory access may cause a page table walk
1369           which starts prior to an ASID switch but completes afterwards. This
1370           can populate the micro-TLB with a stale entry which may be hit with
1371           the new ASID. This workaround places two dsb instructions in the mm
1372           switching code so that no page table walks can cross the ASID switch.
1373
1374 config ARM_ERRATA_754327
1375         bool "ARM errata: no automatic Store Buffer drain"
1376         depends on CPU_V7 && SMP
1377         help
1378           This option enables the workaround for the 754327 Cortex-A9 (prior to
1379           r2p0) erratum. The Store Buffer does not have any automatic draining
1380           mechanism and therefore a livelock may occur if an external agent
1381           continuously polls a memory location waiting to observe an update.
1382           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1383           written polling loops from denying visibility of updates to memory.
1384
1385 config ARM_ERRATA_364296
1386         bool "ARM errata: Possible cache data corruption with hit-under-miss enabled"
1387         depends on CPU_V6 && !SMP
1388         help
1389           This options enables the workaround for the 364296 ARM1136
1390           r0p2 erratum (possible cache data corruption with
1391           hit-under-miss enabled). It sets the undocumented bit 31 in
1392           the auxiliary control register and the FI bit in the control
1393           register, thus disabling hit-under-miss without putting the
1394           processor into full low interrupt latency mode. ARM11MPCore
1395           is not affected.
1396
1397 config ARM_ERRATA_764369
1398         bool "ARM errata: Data cache line maintenance operation by MVA may not succeed"
1399         depends on CPU_V7 && SMP
1400         help
1401           This option enables the workaround for erratum 764369
1402           affecting Cortex-A9 MPCore with two or more processors (all
1403           current revisions). Under certain timing circumstances, a data
1404           cache line maintenance operation by MVA targeting an Inner
1405           Shareable memory region may fail to proceed up to either the
1406           Point of Coherency or to the Point of Unification of the
1407           system. This workaround adds a DSB instruction before the
1408           relevant cache maintenance functions and sets a specific bit
1409           in the diagnostic control register of the SCU.
1410
1411 config PL310_ERRATA_769419
1412         bool "PL310 errata: no automatic Store Buffer drain"
1413         depends on CACHE_L2X0
1414         help
1415           On revisions of the PL310 prior to r3p2, the Store Buffer does
1416           not automatically drain. This can cause normal, non-cacheable
1417           writes to be retained when the memory system is idle, leading
1418           to suboptimal I/O performance for drivers using coherent DMA.
1419           This option adds a write barrier to the cpu_idle loop so that,
1420           on systems with an outer cache, the store buffer is drained
1421           explicitly.
1422
1423 config ARM_ERRATA_775420
1424        bool "ARM errata: A data cache maintenance operation which aborts, might lead to deadlock"
1425        depends on CPU_V7
1426        help
1427          This option enables the workaround for the 775420 Cortex-A9 (r2p2,
1428          r2p6,r2p8,r2p10,r3p0) erratum. In case a date cache maintenance
1429          operation aborts with MMU exception, it might cause the processor
1430          to deadlock. This workaround puts DSB before executing ISB if
1431          an abort may occur on cache maintenance.
1432
1433 endmenu
1434
1435 source "arch/arm/common/Kconfig"
1436
1437 menu "Bus support"
1438
1439 config ARM_AMBA
1440         bool
1441
1442 config ISA
1443         bool
1444         help
1445           Find out whether you have ISA slots on your motherboard.  ISA is the
1446           name of a bus system, i.e. the way the CPU talks to the other stuff
1447           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1448           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1449           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1450
1451 # Select ISA DMA controller support
1452 config ISA_DMA
1453         bool
1454         select ISA_DMA_API
1455
1456 # Select ISA DMA interface
1457 config ISA_DMA_API
1458         bool
1459
1460 config PCI
1461         bool "PCI support" if MIGHT_HAVE_PCI
1462         help
1463           Find out whether you have a PCI motherboard. PCI is the name of a
1464           bus system, i.e. the way the CPU talks to the other stuff inside
1465           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1466           VESA. If you have PCI, say Y, otherwise N.
1467
1468 config PCI_DOMAINS
1469         bool
1470         depends on PCI
1471
1472 config PCI_NANOENGINE
1473         bool "BSE nanoEngine PCI support"
1474         depends on SA1100_NANOENGINE
1475         help
1476           Enable PCI on the BSE nanoEngine board.
1477
1478 config PCI_SYSCALL
1479         def_bool PCI
1480
1481 # Select the host bridge type
1482 config PCI_HOST_VIA82C505
1483         bool
1484         depends on PCI && ARCH_SHARK
1485         default y
1486
1487 config PCI_HOST_ITE8152
1488         bool
1489         depends on PCI && MACH_ARMCORE
1490         default y
1491         select DMABOUNCE
1492
1493 source "drivers/pci/Kconfig"
1494
1495 source "drivers/pcmcia/Kconfig"
1496
1497 endmenu
1498
1499 menu "Kernel Features"
1500
1501 config HAVE_SMP
1502         bool
1503         help
1504           This option should be selected by machines which have an SMP-
1505           capable CPU.
1506
1507           The only effect of this option is to make the SMP-related
1508           options available to the user for configuration.
1509
1510 config SMP
1511         bool "Symmetric Multi-Processing"
1512         depends on CPU_V6K || CPU_V7
1513         depends on GENERIC_CLOCKEVENTS
1514         depends on HAVE_SMP
1515         depends on MMU
1516         select HAVE_ARM_SCU if !ARCH_MSM_SCORPIONMP
1517         select USE_GENERIC_SMP_HELPERS
1518         help
1519           This enables support for systems with more than one CPU. If you have
1520           a system with only one CPU, like most personal computers, say N. If
1521           you have a system with more than one CPU, say Y.
1522
1523           If you say N here, the kernel will run on single and multiprocessor
1524           machines, but will use only one CPU of a multiprocessor machine. If
1525           you say Y here, the kernel will run on many, but not all, single
1526           processor machines. On a single processor machine, the kernel will
1527           run faster if you say N here.
1528
1529           See also <file:Documentation/x86/i386/IO-APIC.txt>,
1530           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1531           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1532
1533           If you don't know what to do here, say N.
1534
1535 config SMP_ON_UP
1536         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1537         depends on EXPERIMENTAL
1538         depends on SMP && !XIP_KERNEL
1539         default y
1540         help
1541           SMP kernels contain instructions which fail on non-SMP processors.
1542           Enabling this option allows the kernel to modify itself to make
1543           these instructions safe.  Disabling it allows about 1K of space
1544           savings.
1545
1546           If you don't know what to do here, say Y.
1547
1548 config ARM_CPU_TOPOLOGY
1549         bool "Support cpu topology definition"
1550         depends on SMP && CPU_V7
1551         default y
1552         help
1553           Support ARM cpu topology definition. The MPIDR register defines
1554           affinity between processors which is then used to describe the cpu
1555           topology of an ARM System.
1556
1557 config SCHED_MC
1558         bool "Multi-core scheduler support"
1559         depends on ARM_CPU_TOPOLOGY
1560         help
1561           Multi-core scheduler support improves the CPU scheduler's decision
1562           making when dealing with multi-core CPU chips at a cost of slightly
1563           increased overhead in some places. If unsure say N here.
1564
1565 config SCHED_SMT
1566         bool "SMT scheduler support"
1567         depends on ARM_CPU_TOPOLOGY
1568         help
1569           Improves the CPU scheduler's decision making when dealing with
1570           MultiThreading at a cost of slightly increased overhead in some
1571           places. If unsure say N here.
1572
1573 config HAVE_ARM_SCU
1574         bool
1575         help
1576           This option enables support for the ARM system coherency unit
1577
1578 config HAVE_ARM_ARCH_TIMER
1579         bool "Architected timer support"
1580         depends on CPU_V7
1581         select ARM_ARCH_TIMER
1582         help
1583           This option enables support for the ARM architected timer
1584
1585 config HAVE_ARM_TWD
1586         bool
1587         depends on SMP
1588         help
1589           This options enables support for the ARM timer and watchdog unit
1590
1591 choice
1592         prompt "Memory split"
1593         default VMSPLIT_3G
1594         help
1595           Select the desired split between kernel and user memory.
1596
1597           If you are not absolutely sure what you are doing, leave this
1598           option alone!
1599
1600         config VMSPLIT_3G
1601                 bool "3G/1G user/kernel split"
1602         config VMSPLIT_2G
1603                 bool "2G/2G user/kernel split"
1604         config VMSPLIT_1G
1605                 bool "1G/3G user/kernel split"
1606 endchoice
1607
1608 config PAGE_OFFSET
1609         hex
1610         default 0x40000000 if VMSPLIT_1G
1611         default 0x80000000 if VMSPLIT_2G
1612         default 0xC0000000
1613
1614 config NR_CPUS
1615         int "Maximum number of CPUs (2-32)"
1616         range 2 32
1617         depends on SMP
1618         default "4"
1619
1620 config HOTPLUG_CPU
1621         bool "Support for hot-pluggable CPUs"
1622         depends on SMP && HOTPLUG
1623         help
1624           Say Y here to experiment with turning CPUs off and on.  CPUs
1625           can be controlled through /sys/devices/system/cpu.
1626
1627 config ARM_PSCI
1628         bool "Support for the ARM Power State Coordination Interface (PSCI)"
1629         depends on CPU_V7
1630         help
1631           Say Y here if you want Linux to communicate with system firmware
1632           implementing the PSCI specification for CPU-centric power
1633           management operations described in ARM document number ARM DEN
1634           0022A ("Power State Coordination Interface System Software on
1635           ARM processors").
1636
1637 config LOCAL_TIMERS
1638         bool "Use local timer interrupts"
1639         depends on SMP
1640         default y
1641         select HAVE_ARM_TWD if (!ARCH_MSM_SCORPIONMP && !EXYNOS4_MCT)
1642         help
1643           Enable support for local timers on SMP platforms, rather then the
1644           legacy IPI broadcast method.  Local timers allows the system
1645           accounting to be spread across the timer interval, preventing a
1646           "thundering herd" at every timer tick.
1647
1648 config ARCH_NR_GPIO
1649         int
1650         default 1024 if ARCH_SHMOBILE || ARCH_TEGRA
1651         default 355 if ARCH_U8500
1652         default 264 if MACH_H4700
1653         default 512 if SOC_OMAP5
1654         default 288 if ARCH_VT8500
1655         default 0
1656         help
1657           Maximum number of GPIOs in the system.
1658
1659           If unsure, leave the default value.
1660
1661 source kernel/Kconfig.preempt
1662
1663 config HZ
1664         int
1665         default 200 if ARCH_EBSA110 || ARCH_S3C24XX || ARCH_S5P64X0 || \
1666                 ARCH_S5PV210 || ARCH_EXYNOS4
1667         default OMAP_32K_TIMER_HZ if ARCH_OMAP && OMAP_32K_TIMER
1668         default AT91_TIMER_HZ if ARCH_AT91
1669         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE
1670         default 100
1671
1672 config THUMB2_KERNEL
1673         bool "Compile the kernel in Thumb-2 mode"
1674         depends on CPU_V7 && !CPU_V6 && !CPU_V6K
1675         select AEABI
1676         select ARM_ASM_UNIFIED
1677         select ARM_UNWIND
1678         help
1679           By enabling this option, the kernel will be compiled in
1680           Thumb-2 mode. A compiler/assembler that understand the unified
1681           ARM-Thumb syntax is needed.
1682
1683           If unsure, say N.
1684
1685 config THUMB2_AVOID_R_ARM_THM_JUMP11
1686         bool "Work around buggy Thumb-2 short branch relocations in gas"
1687         depends on THUMB2_KERNEL && MODULES
1688         default y
1689         help
1690           Various binutils versions can resolve Thumb-2 branches to
1691           locally-defined, preemptible global symbols as short-range "b.n"
1692           branch instructions.
1693
1694           This is a problem, because there's no guarantee the final
1695           destination of the symbol, or any candidate locations for a
1696           trampoline, are within range of the branch.  For this reason, the
1697           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1698           relocation in modules at all, and it makes little sense to add
1699           support.
1700
1701           The symptom is that the kernel fails with an "unsupported
1702           relocation" error when loading some modules.
1703
1704           Until fixed tools are available, passing
1705           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1706           code which hits this problem, at the cost of a bit of extra runtime
1707           stack usage in some cases.
1708
1709           The problem is described in more detail at:
1710               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1711
1712           Only Thumb-2 kernels are affected.
1713
1714           Unless you are sure your tools don't have this problem, say Y.
1715
1716 config ARM_ASM_UNIFIED
1717         bool
1718
1719 config AEABI
1720         bool "Use the ARM EABI to compile the kernel"
1721         help
1722           This option allows for the kernel to be compiled using the latest
1723           ARM ABI (aka EABI).  This is only useful if you are using a user
1724           space environment that is also compiled with EABI.
1725
1726           Since there are major incompatibilities between the legacy ABI and
1727           EABI, especially with regard to structure member alignment, this
1728           option also changes the kernel syscall calling convention to
1729           disambiguate both ABIs and allow for backward compatibility support
1730           (selected with CONFIG_OABI_COMPAT).
1731
1732           To use this you need GCC version 4.0.0 or later.
1733
1734 config OABI_COMPAT
1735         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1736         depends on AEABI && EXPERIMENTAL && !THUMB2_KERNEL
1737         default y
1738         help
1739           This option preserves the old syscall interface along with the
1740           new (ARM EABI) one. It also provides a compatibility layer to
1741           intercept syscalls that have structure arguments which layout
1742           in memory differs between the legacy ABI and the new ARM EABI
1743           (only for non "thumb" binaries). This option adds a tiny
1744           overhead to all syscalls and produces a slightly larger kernel.
1745           If you know you'll be using only pure EABI user space then you
1746           can say N here. If this option is not selected and you attempt
1747           to execute a legacy ABI binary then the result will be
1748           UNPREDICTABLE (in fact it can be predicted that it won't work
1749           at all). If in doubt say Y.
1750
1751 config ARCH_HAS_HOLES_MEMORYMODEL
1752         bool
1753
1754 config ARCH_SPARSEMEM_ENABLE
1755         bool
1756
1757 config ARCH_SPARSEMEM_DEFAULT
1758         def_bool ARCH_SPARSEMEM_ENABLE
1759
1760 config ARCH_SELECT_MEMORY_MODEL
1761         def_bool ARCH_SPARSEMEM_ENABLE
1762
1763 config HAVE_ARCH_PFN_VALID
1764         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1765
1766 config HIGHMEM
1767         bool "High Memory Support"
1768         depends on MMU
1769         help
1770           The address space of ARM processors is only 4 Gigabytes large
1771           and it has to accommodate user address space, kernel address
1772           space as well as some memory mapped IO. That means that, if you
1773           have a large amount of physical memory and/or IO, not all of the
1774           memory can be "permanently mapped" by the kernel. The physical
1775           memory that is not permanently mapped is called "high memory".
1776
1777           Depending on the selected kernel/user memory split, minimum
1778           vmalloc space and actual amount of RAM, you may not need this
1779           option which should result in a slightly faster kernel.
1780
1781           If unsure, say n.
1782
1783 config HIGHPTE
1784         bool "Allocate 2nd-level pagetables from highmem"
1785         depends on HIGHMEM
1786
1787 config HW_PERF_EVENTS
1788         bool "Enable hardware performance counter support for perf events"
1789         depends on PERF_EVENTS
1790         default y
1791         help
1792           Enable hardware performance counter support for perf events. If
1793           disabled, perf events will use software events only.
1794
1795 source "mm/Kconfig"
1796
1797 config FORCE_MAX_ZONEORDER
1798         int "Maximum zone order" if ARCH_SHMOBILE
1799         range 11 64 if ARCH_SHMOBILE
1800         default "12" if SOC_AM33XX
1801         default "9" if SA1111
1802         default "11"
1803         help
1804           The kernel memory allocator divides physically contiguous memory
1805           blocks into "zones", where each zone is a power of two number of
1806           pages.  This option selects the largest power of two that the kernel
1807           keeps in the memory allocator.  If you need to allocate very large
1808           blocks of physically contiguous memory, then you may need to
1809           increase this value.
1810
1811           This config option is actually maximum order plus one. For example,
1812           a value of 11 means that the largest free memory block is 2^10 pages.
1813
1814 config ALIGNMENT_TRAP
1815         bool
1816         depends on CPU_CP15_MMU
1817         default y if !ARCH_EBSA110
1818         select HAVE_PROC_CPU if PROC_FS
1819         help
1820           ARM processors cannot fetch/store information which is not
1821           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1822           address divisible by 4. On 32-bit ARM processors, these non-aligned
1823           fetch/store instructions will be emulated in software if you say
1824           here, which has a severe performance impact. This is necessary for
1825           correct operation of some network protocols. With an IP-only
1826           configuration it is safe to say N, otherwise say Y.
1827
1828 config UACCESS_WITH_MEMCPY
1829         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user()"
1830         depends on MMU
1831         default y if CPU_FEROCEON
1832         help
1833           Implement faster copy_to_user and clear_user methods for CPU
1834           cores where a 8-word STM instruction give significantly higher
1835           memory write throughput than a sequence of individual 32bit stores.
1836
1837           A possible side effect is a slight increase in scheduling latency
1838           between threads sharing the same address space if they invoke
1839           such copy operations with large buffers.
1840
1841           However, if the CPU data cache is using a write-allocate mode,
1842           this option is unlikely to provide any performance gain.
1843
1844 config SECCOMP
1845         bool
1846         prompt "Enable seccomp to safely compute untrusted bytecode"
1847         ---help---
1848           This kernel feature is useful for number crunching applications
1849           that may need to compute untrusted bytecode during their
1850           execution. By using pipes or other transports made available to
1851           the process as file descriptors supporting the read/write
1852           syscalls, it's possible to isolate those applications in
1853           their own address space using seccomp. Once seccomp is
1854           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1855           and the task is only allowed to execute a few safe syscalls
1856           defined by each seccomp mode.
1857
1858 config CC_STACKPROTECTOR
1859         bool "Enable -fstack-protector buffer overflow detection (EXPERIMENTAL)"
1860         depends on EXPERIMENTAL
1861         help
1862           This option turns on the -fstack-protector GCC feature. This
1863           feature puts, at the beginning of functions, a canary value on
1864           the stack just before the return address, and validates
1865           the value just before actually returning.  Stack based buffer
1866           overflows (that need to overwrite this return address) now also
1867           overwrite the canary, which gets detected and the attack is then
1868           neutralized via a kernel panic.
1869           This feature requires gcc version 4.2 or above.
1870
1871 config XEN_DOM0
1872         def_bool y
1873         depends on XEN
1874
1875 config XEN
1876         bool "Xen guest support on ARM (EXPERIMENTAL)"
1877         depends on EXPERIMENTAL && ARM && OF
1878         depends on CPU_V7 && !CPU_V6
1879         help
1880           Say Y if you want to run Linux in a Virtual Machine on Xen on ARM.
1881
1882 endmenu
1883
1884 menu "Boot options"
1885
1886 config USE_OF
1887         bool "Flattened Device Tree support"
1888         select IRQ_DOMAIN
1889         select OF
1890         select OF_EARLY_FLATTREE
1891         help
1892           Include support for flattened device tree machine descriptions.
1893
1894 config ATAGS
1895         bool "Support for the traditional ATAGS boot data passing" if USE_OF
1896         default y
1897         help
1898           This is the traditional way of passing data to the kernel at boot
1899           time. If you are solely relying on the flattened device tree (or
1900           the ARM_ATAG_DTB_COMPAT option) then you may unselect this option
1901           to remove ATAGS support from your kernel binary.  If unsure,
1902           leave this to y.
1903
1904 config DEPRECATED_PARAM_STRUCT
1905         bool "Provide old way to pass kernel parameters"
1906         depends on ATAGS
1907         help
1908           This was deprecated in 2001 and announced to live on for 5 years.
1909           Some old boot loaders still use this way.
1910
1911 # Compressed boot loader in ROM.  Yes, we really want to ask about
1912 # TEXT and BSS so we preserve their values in the config files.
1913 config ZBOOT_ROM_TEXT
1914         hex "Compressed ROM boot loader base address"
1915         default "0"
1916         help
1917           The physical address at which the ROM-able zImage is to be
1918           placed in the target.  Platforms which normally make use of
1919           ROM-able zImage formats normally set this to a suitable
1920           value in their defconfig file.
1921
1922           If ZBOOT_ROM is not enabled, this has no effect.
1923
1924 config ZBOOT_ROM_BSS
1925         hex "Compressed ROM boot loader BSS address"
1926         default "0"
1927         help
1928           The base address of an area of read/write memory in the target
1929           for the ROM-able zImage which must be available while the
1930           decompressor is running. It must be large enough to hold the
1931           entire decompressed kernel plus an additional 128 KiB.
1932           Platforms which normally make use of ROM-able zImage formats
1933           normally set this to a suitable value in their defconfig file.
1934
1935           If ZBOOT_ROM is not enabled, this has no effect.
1936
1937 config ZBOOT_ROM
1938         bool "Compressed boot loader in ROM/flash"
1939         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1940         help
1941           Say Y here if you intend to execute your compressed kernel image
1942           (zImage) directly from ROM or flash.  If unsure, say N.
1943
1944 choice
1945         prompt "Include SD/MMC loader in zImage (EXPERIMENTAL)"
1946         depends on ZBOOT_ROM && ARCH_SH7372 && EXPERIMENTAL
1947         default ZBOOT_ROM_NONE
1948         help
1949           Include experimental SD/MMC loading code in the ROM-able zImage.
1950           With this enabled it is possible to write the ROM-able zImage
1951           kernel image to an MMC or SD card and boot the kernel straight
1952           from the reset vector. At reset the processor Mask ROM will load
1953           the first part of the ROM-able zImage which in turn loads the
1954           rest the kernel image to RAM.
1955
1956 config ZBOOT_ROM_NONE
1957         bool "No SD/MMC loader in zImage (EXPERIMENTAL)"
1958         help
1959           Do not load image from SD or MMC
1960
1961 config ZBOOT_ROM_MMCIF
1962         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
1963         help
1964           Load image from MMCIF hardware block.
1965
1966 config ZBOOT_ROM_SH_MOBILE_SDHI
1967         bool "Include SuperH Mobile SDHI loader in zImage (EXPERIMENTAL)"
1968         help
1969           Load image from SDHI hardware block
1970
1971 endchoice
1972
1973 config ARM_APPENDED_DTB
1974         bool "Use appended device tree blob to zImage (EXPERIMENTAL)"
1975         depends on OF && !ZBOOT_ROM && EXPERIMENTAL
1976         help
1977           With this option, the boot code will look for a device tree binary
1978           (DTB) appended to zImage
1979           (e.g. cat zImage <filename>.dtb > zImage_w_dtb).
1980
1981           This is meant as a backward compatibility convenience for those
1982           systems with a bootloader that can't be upgraded to accommodate
1983           the documented boot protocol using a device tree.
1984
1985           Beware that there is very little in terms of protection against
1986           this option being confused by leftover garbage in memory that might
1987           look like a DTB header after a reboot if no actual DTB is appended
1988           to zImage.  Do not leave this option active in a production kernel
1989           if you don't intend to always append a DTB.  Proper passing of the
1990           location into r2 of a bootloader provided DTB is always preferable
1991           to this option.
1992
1993 config ARM_ATAG_DTB_COMPAT
1994         bool "Supplement the appended DTB with traditional ATAG information"
1995         depends on ARM_APPENDED_DTB
1996         help
1997           Some old bootloaders can't be updated to a DTB capable one, yet
1998           they provide ATAGs with memory configuration, the ramdisk address,
1999           the kernel cmdline string, etc.  Such information is dynamically
2000           provided by the bootloader and can't always be stored in a static
2001           DTB.  To allow a device tree enabled kernel to be used with such
2002           bootloaders, this option allows zImage to extract the information
2003           from the ATAG list and store it at run time into the appended DTB.
2004
2005 choice
2006         prompt "Kernel command line type" if ARM_ATAG_DTB_COMPAT
2007         default ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
2008
2009 config ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
2010         bool "Use bootloader kernel arguments if available"
2011         help
2012           Uses the command-line options passed by the boot loader instead of
2013           the device tree bootargs property. If the boot loader doesn't provide
2014           any, the device tree bootargs property will be used.
2015
2016 config ARM_ATAG_DTB_COMPAT_CMDLINE_EXTEND
2017         bool "Extend with bootloader kernel arguments"
2018         help
2019           The command-line arguments provided by the boot loader will be
2020           appended to the the device tree bootargs property.
2021
2022 endchoice
2023
2024 config CMDLINE
2025         string "Default kernel command string"
2026         default ""
2027         help
2028           On some architectures (EBSA110 and CATS), there is currently no way
2029           for the boot loader to pass arguments to the kernel. For these
2030           architectures, you should supply some command-line options at build
2031           time by entering them here. As a minimum, you should specify the
2032           memory size and the root device (e.g., mem=64M root=/dev/nfs).
2033
2034 choice
2035         prompt "Kernel command line type" if CMDLINE != ""
2036         default CMDLINE_FROM_BOOTLOADER
2037         depends on ATAGS
2038
2039 config CMDLINE_FROM_BOOTLOADER
2040         bool "Use bootloader kernel arguments if available"
2041         help
2042           Uses the command-line options passed by the boot loader. If
2043           the boot loader doesn't provide any, the default kernel command
2044           string provided in CMDLINE will be used.
2045
2046 config CMDLINE_EXTEND
2047         bool "Extend bootloader kernel arguments"
2048         help
2049           The command-line arguments provided by the boot loader will be
2050           appended to the default kernel command string.
2051
2052 config CMDLINE_FORCE
2053         bool "Always use the default kernel command string"
2054         help
2055           Always use the default kernel command string, even if the boot
2056           loader passes other arguments to the kernel.
2057           This is useful if you cannot or don't want to change the
2058           command-line options your boot loader passes to the kernel.
2059 endchoice
2060
2061 config XIP_KERNEL
2062         bool "Kernel Execute-In-Place from ROM"
2063         depends on !ZBOOT_ROM && !ARM_LPAE && !ARCH_MULTIPLATFORM
2064         help
2065           Execute-In-Place allows the kernel to run from non-volatile storage
2066           directly addressable by the CPU, such as NOR flash. This saves RAM
2067           space since the text section of the kernel is not loaded from flash
2068           to RAM.  Read-write sections, such as the data section and stack,
2069           are still copied to RAM.  The XIP kernel is not compressed since
2070           it has to run directly from flash, so it will take more space to
2071           store it.  The flash address used to link the kernel object files,
2072           and for storing it, is configuration dependent. Therefore, if you
2073           say Y here, you must know the proper physical address where to
2074           store the kernel image depending on your own flash memory usage.
2075
2076           Also note that the make target becomes "make xipImage" rather than
2077           "make zImage" or "make Image".  The final kernel binary to put in
2078           ROM memory will be arch/arm/boot/xipImage.
2079
2080           If unsure, say N.
2081
2082 config XIP_PHYS_ADDR
2083         hex "XIP Kernel Physical Location"
2084         depends on XIP_KERNEL
2085         default "0x00080000"
2086         help
2087           This is the physical address in your flash memory the kernel will
2088           be linked for and stored to.  This address is dependent on your
2089           own flash usage.
2090
2091 config KEXEC
2092         bool "Kexec system call (EXPERIMENTAL)"
2093         depends on EXPERIMENTAL && (!SMP || HOTPLUG_CPU)
2094         help
2095           kexec is a system call that implements the ability to shutdown your
2096           current kernel, and to start another kernel.  It is like a reboot
2097           but it is independent of the system firmware.   And like a reboot
2098           you can start any kernel with it, not just Linux.
2099
2100           It is an ongoing process to be certain the hardware in a machine
2101           is properly shutdown, so do not be surprised if this code does not
2102           initially work for you.  It may help to enable device hotplugging
2103           support.
2104
2105 config ATAGS_PROC
2106         bool "Export atags in procfs"
2107         depends on ATAGS && KEXEC
2108         default y
2109         help
2110           Should the atags used to boot the kernel be exported in an "atags"
2111           file in procfs. Useful with kexec.
2112
2113 config CRASH_DUMP
2114         bool "Build kdump crash kernel (EXPERIMENTAL)"
2115         depends on EXPERIMENTAL
2116         help
2117           Generate crash dump after being started by kexec. This should
2118           be normally only set in special crash dump kernels which are
2119           loaded in the main kernel with kexec-tools into a specially
2120           reserved region and then later executed after a crash by
2121           kdump/kexec. The crash dump kernel must be compiled to a
2122           memory address not used by the main kernel
2123
2124           For more details see Documentation/kdump/kdump.txt
2125
2126 config AUTO_ZRELADDR
2127         bool "Auto calculation of the decompressed kernel image address"
2128         depends on !ZBOOT_ROM && !ARCH_U300
2129         help
2130           ZRELADDR is the physical address where the decompressed kernel
2131           image will be placed. If AUTO_ZRELADDR is selected, the address
2132           will be determined at run-time by masking the current IP with
2133           0xf8000000. This assumes the zImage being placed in the first 128MB
2134           from start of memory.
2135
2136 endmenu
2137
2138 menu "CPU Power Management"
2139
2140 if ARCH_HAS_CPUFREQ
2141
2142 source "drivers/cpufreq/Kconfig"
2143
2144 config CPU_FREQ_IMX
2145         tristate "CPUfreq driver for i.MX CPUs"
2146         depends on ARCH_MXC && CPU_FREQ
2147         select CPU_FREQ_TABLE
2148         help
2149           This enables the CPUfreq driver for i.MX CPUs.
2150
2151 config CPU_FREQ_SA1100
2152         bool
2153
2154 config CPU_FREQ_SA1110
2155         bool
2156
2157 config CPU_FREQ_INTEGRATOR
2158         tristate "CPUfreq driver for ARM Integrator CPUs"
2159         depends on ARCH_INTEGRATOR && CPU_FREQ
2160         default y
2161         help
2162           This enables the CPUfreq driver for ARM Integrator CPUs.
2163
2164           For details, take a look at <file:Documentation/cpu-freq>.
2165
2166           If in doubt, say Y.
2167
2168 config CPU_FREQ_PXA
2169         bool
2170         depends on CPU_FREQ && ARCH_PXA && PXA25x
2171         default y
2172         select CPU_FREQ_DEFAULT_GOV_USERSPACE
2173         select CPU_FREQ_TABLE
2174
2175 config CPU_FREQ_S3C
2176         bool
2177         help
2178           Internal configuration node for common cpufreq on Samsung SoC
2179
2180 config CPU_FREQ_S3C24XX
2181         bool "CPUfreq driver for Samsung S3C24XX series CPUs (EXPERIMENTAL)"
2182         depends on ARCH_S3C24XX && CPU_FREQ && EXPERIMENTAL
2183         select CPU_FREQ_S3C
2184         help
2185           This enables the CPUfreq driver for the Samsung S3C24XX family
2186           of CPUs.
2187
2188           For details, take a look at <file:Documentation/cpu-freq>.
2189
2190           If in doubt, say N.
2191
2192 config CPU_FREQ_S3C24XX_PLL
2193         bool "Support CPUfreq changing of PLL frequency (EXPERIMENTAL)"
2194         depends on CPU_FREQ_S3C24XX && EXPERIMENTAL
2195         help
2196           Compile in support for changing the PLL frequency from the
2197           S3C24XX series CPUfreq driver. The PLL takes time to settle
2198           after a frequency change, so by default it is not enabled.
2199
2200           This also means that the PLL tables for the selected CPU(s) will
2201           be built which may increase the size of the kernel image.
2202
2203 config CPU_FREQ_S3C24XX_DEBUG
2204         bool "Debug CPUfreq Samsung driver core"
2205         depends on CPU_FREQ_S3C24XX
2206         help
2207           Enable s3c_freq_dbg for the Samsung S3C CPUfreq core
2208
2209 config CPU_FREQ_S3C24XX_IODEBUG
2210         bool "Debug CPUfreq Samsung driver IO timing"
2211         depends on CPU_FREQ_S3C24XX
2212         help
2213           Enable s3c_freq_iodbg for the Samsung S3C CPUfreq core
2214
2215 config CPU_FREQ_S3C24XX_DEBUGFS
2216         bool "Export debugfs for CPUFreq"
2217         depends on CPU_FREQ_S3C24XX && DEBUG_FS
2218         help
2219           Export status information via debugfs.
2220
2221 endif
2222
2223 source "drivers/cpuidle/Kconfig"
2224
2225 endmenu
2226
2227 menu "Floating point emulation"
2228
2229 comment "At least one emulation must be selected"
2230
2231 config FPE_NWFPE
2232         bool "NWFPE math emulation"
2233         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
2234         ---help---
2235           Say Y to include the NWFPE floating point emulator in the kernel.
2236           This is necessary to run most binaries. Linux does not currently
2237           support floating point hardware so you need to say Y here even if
2238           your machine has an FPA or floating point co-processor podule.
2239
2240           You may say N here if you are going to load the Acorn FPEmulator
2241           early in the bootup.
2242
2243 config FPE_NWFPE_XP
2244         bool "Support extended precision"
2245         depends on FPE_NWFPE
2246         help
2247           Say Y to include 80-bit support in the kernel floating-point
2248           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
2249           Note that gcc does not generate 80-bit operations by default,
2250           so in most cases this option only enlarges the size of the
2251           floating point emulator without any good reason.
2252
2253           You almost surely want to say N here.
2254
2255 config FPE_FASTFPE
2256         bool "FastFPE math emulation (EXPERIMENTAL)"
2257         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3 && EXPERIMENTAL
2258         ---help---
2259           Say Y here to include the FAST floating point emulator in the kernel.
2260           This is an experimental much faster emulator which now also has full
2261           precision for the mantissa.  It does not support any exceptions.
2262           It is very simple, and approximately 3-6 times faster than NWFPE.
2263
2264           It should be sufficient for most programs.  It may be not suitable
2265           for scientific calculations, but you have to check this for yourself.
2266           If you do not feel you need a faster FP emulation you should better
2267           choose NWFPE.
2268
2269 config VFP
2270         bool "VFP-format floating point maths"
2271         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2272         help
2273           Say Y to include VFP support code in the kernel. This is needed
2274           if your hardware includes a VFP unit.
2275
2276           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2277           release notes and additional status information.
2278
2279           Say N if your target does not have VFP hardware.
2280
2281 config VFPv3
2282         bool
2283         depends on VFP
2284         default y if CPU_V7
2285
2286 config NEON
2287         bool "Advanced SIMD (NEON) Extension support"
2288         depends on VFPv3 && CPU_V7
2289         help
2290           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2291           Extension.
2292
2293 endmenu
2294
2295 menu "Userspace binary formats"
2296
2297 source "fs/Kconfig.binfmt"
2298
2299 config ARTHUR
2300         tristate "RISC OS personality"
2301         depends on !AEABI
2302         help
2303           Say Y here to include the kernel code necessary if you want to run
2304           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2305           experimental; if this sounds frightening, say N and sleep in peace.
2306           You can also say M here to compile this support as a module (which
2307           will be called arthur).
2308
2309 endmenu
2310
2311 menu "Power management options"
2312
2313 source "kernel/power/Kconfig"
2314
2315 config ARCH_SUSPEND_POSSIBLE
2316         depends on !ARCH_S5PC100
2317         depends on CPU_ARM920T || CPU_ARM926T || CPU_SA1100 || \
2318                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_XSC3 || CPU_XSCALE || CPU_MOHAWK
2319         def_bool y
2320
2321 config ARM_CPU_SUSPEND
2322         def_bool PM_SLEEP
2323
2324 endmenu
2325
2326 source "net/Kconfig"
2327
2328 source "drivers/Kconfig"
2329
2330 source "fs/Kconfig"
2331
2332 source "arch/arm/Kconfig.debug"
2333
2334 source "security/Kconfig"
2335
2336 source "crypto/Kconfig"
2337
2338 source "lib/Kconfig"
2339
2340 source "arch/arm/kvm/Kconfig"