Merge branch 'for-linus' of git://git.linaro.org/people/mszyprowski/linux-dma-mapping
[profile/ivi/kernel-adaptation-intel-automotive.git] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select ARCH_HAVE_CUSTOM_GPIO_H
5         select HAVE_AOUT
6         select HAVE_DMA_API_DEBUG
7         select HAVE_IDE if PCI || ISA || PCMCIA
8         select HAVE_DMA_ATTRS
9         select HAVE_DMA_CONTIGUOUS if (CPU_V6 || CPU_V6K || CPU_V7)
10         select CMA if (CPU_V6 || CPU_V6K || CPU_V7)
11         select HAVE_MEMBLOCK
12         select RTC_LIB
13         select SYS_SUPPORTS_APM_EMULATION
14         select GENERIC_ATOMIC64 if (CPU_V6 || !CPU_32v6K || !AEABI)
15         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
16         select HAVE_ARCH_JUMP_LABEL if !XIP_KERNEL
17         select HAVE_ARCH_KGDB
18         select HAVE_ARCH_TRACEHOOK
19         select HAVE_KPROBES if !XIP_KERNEL
20         select HAVE_KRETPROBES if (HAVE_KPROBES)
21         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
22         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
23         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
24         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
25         select ARCH_BINFMT_ELF_RANDOMIZE_PIE
26         select HAVE_GENERIC_DMA_COHERENT
27         select HAVE_KERNEL_GZIP
28         select HAVE_KERNEL_LZO
29         select HAVE_KERNEL_LZMA
30         select HAVE_KERNEL_XZ
31         select HAVE_IRQ_WORK
32         select HAVE_PERF_EVENTS
33         select PERF_USE_VMALLOC
34         select HAVE_REGS_AND_STACK_ACCESS_API
35         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
36         select HAVE_C_RECORDMCOUNT
37         select HAVE_GENERIC_HARDIRQS
38         select HARDIRQS_SW_RESEND
39         select GENERIC_IRQ_PROBE
40         select GENERIC_IRQ_SHOW
41         select GENERIC_IRQ_PROBE
42         select HARDIRQS_SW_RESEND
43         select CPU_PM if (SUSPEND || CPU_IDLE)
44         select GENERIC_PCI_IOMAP
45         select HAVE_BPF_JIT
46         select GENERIC_SMP_IDLE_THREAD
47         select KTIME_SCALAR
48         select GENERIC_CLOCKEVENTS_BROADCAST if SMP
49         help
50           The ARM series is a line of low-power-consumption RISC chip designs
51           licensed by ARM Ltd and targeted at embedded applications and
52           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
53           manufactured, but legacy ARM-based PC hardware remains popular in
54           Europe.  There is an ARM Linux project with a web page at
55           <http://www.arm.linux.org.uk/>.
56
57 config ARM_HAS_SG_CHAIN
58         bool
59
60 config NEED_SG_DMA_LENGTH
61         bool
62
63 config ARM_DMA_USE_IOMMU
64         select NEED_SG_DMA_LENGTH
65         select ARM_HAS_SG_CHAIN
66         bool
67
68 config HAVE_PWM
69         bool
70
71 config MIGHT_HAVE_PCI
72         bool
73
74 config SYS_SUPPORTS_APM_EMULATION
75         bool
76
77 config GENERIC_GPIO
78         bool
79
80 config HAVE_TCM
81         bool
82         select GENERIC_ALLOCATOR
83
84 config HAVE_PROC_CPU
85         bool
86
87 config NO_IOPORT
88         bool
89
90 config EISA
91         bool
92         ---help---
93           The Extended Industry Standard Architecture (EISA) bus was
94           developed as an open alternative to the IBM MicroChannel bus.
95
96           The EISA bus provided some of the features of the IBM MicroChannel
97           bus while maintaining backward compatibility with cards made for
98           the older ISA bus.  The EISA bus saw limited use between 1988 and
99           1995 when it was made obsolete by the PCI bus.
100
101           Say Y here if you are building a kernel for an EISA-based machine.
102
103           Otherwise, say N.
104
105 config SBUS
106         bool
107
108 config STACKTRACE_SUPPORT
109         bool
110         default y
111
112 config HAVE_LATENCYTOP_SUPPORT
113         bool
114         depends on !SMP
115         default y
116
117 config LOCKDEP_SUPPORT
118         bool
119         default y
120
121 config TRACE_IRQFLAGS_SUPPORT
122         bool
123         default y
124
125 config GENERIC_LOCKBREAK
126         bool
127         default y
128         depends on SMP && PREEMPT
129
130 config RWSEM_GENERIC_SPINLOCK
131         bool
132         default y
133
134 config RWSEM_XCHGADD_ALGORITHM
135         bool
136
137 config ARCH_HAS_ILOG2_U32
138         bool
139
140 config ARCH_HAS_ILOG2_U64
141         bool
142
143 config ARCH_HAS_CPUFREQ
144         bool
145         help
146           Internal node to signify that the ARCH has CPUFREQ support
147           and that the relevant menu configurations are displayed for
148           it.
149
150 config GENERIC_HWEIGHT
151         bool
152         default y
153
154 config GENERIC_CALIBRATE_DELAY
155         bool
156         default y
157
158 config ARCH_MAY_HAVE_PC_FDC
159         bool
160
161 config ZONE_DMA
162         bool
163
164 config NEED_DMA_MAP_STATE
165        def_bool y
166
167 config ARCH_HAS_DMA_SET_COHERENT_MASK
168         bool
169
170 config GENERIC_ISA_DMA
171         bool
172
173 config FIQ
174         bool
175
176 config NEED_RET_TO_USER
177         bool
178
179 config ARCH_MTD_XIP
180         bool
181
182 config VECTORS_BASE
183         hex
184         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
185         default DRAM_BASE if REMAP_VECTORS_TO_RAM
186         default 0x00000000
187         help
188           The base address of exception vectors.
189
190 config ARM_PATCH_PHYS_VIRT
191         bool "Patch physical to virtual translations at runtime" if EMBEDDED
192         default y
193         depends on !XIP_KERNEL && MMU
194         depends on !ARCH_REALVIEW || !SPARSEMEM
195         help
196           Patch phys-to-virt and virt-to-phys translation functions at
197           boot and module load time according to the position of the
198           kernel in system memory.
199
200           This can only be used with non-XIP MMU kernels where the base
201           of physical memory is at a 16MB boundary.
202
203           Only disable this option if you know that you do not require
204           this feature (eg, building a kernel for a single machine) and
205           you need to shrink the kernel to the minimal size.
206
207 config NEED_MACH_IO_H
208         bool
209         help
210           Select this when mach/io.h is required to provide special
211           definitions for this platform.  The need for mach/io.h should
212           be avoided when possible.
213
214 config NEED_MACH_MEMORY_H
215         bool
216         help
217           Select this when mach/memory.h is required to provide special
218           definitions for this platform.  The need for mach/memory.h should
219           be avoided when possible.
220
221 config PHYS_OFFSET
222         hex "Physical address of main memory" if MMU
223         depends on !ARM_PATCH_PHYS_VIRT && !NEED_MACH_MEMORY_H
224         default DRAM_BASE if !MMU
225         help
226           Please provide the physical address corresponding to the
227           location of main memory in your system.
228
229 config GENERIC_BUG
230         def_bool y
231         depends on BUG
232
233 source "init/Kconfig"
234
235 source "kernel/Kconfig.freezer"
236
237 menu "System Type"
238
239 config MMU
240         bool "MMU-based Paged Memory Management Support"
241         default y
242         help
243           Select if you want MMU-based virtualised addressing space
244           support by paged memory management. If unsure, say 'Y'.
245
246 #
247 # The "ARM system type" choice list is ordered alphabetically by option
248 # text.  Please add new entries in the option alphabetic order.
249 #
250 choice
251         prompt "ARM system type"
252         default ARCH_VERSATILE
253
254 config ARCH_INTEGRATOR
255         bool "ARM Ltd. Integrator family"
256         select ARM_AMBA
257         select ARCH_HAS_CPUFREQ
258         select CLKDEV_LOOKUP
259         select HAVE_MACH_CLKDEV
260         select HAVE_TCM
261         select ICST
262         select GENERIC_CLOCKEVENTS
263         select PLAT_VERSATILE
264         select PLAT_VERSATILE_FPGA_IRQ
265         select NEED_MACH_IO_H
266         select NEED_MACH_MEMORY_H
267         select SPARSE_IRQ
268         select MULTI_IRQ_HANDLER
269         help
270           Support for ARM's Integrator platform.
271
272 config ARCH_REALVIEW
273         bool "ARM Ltd. RealView family"
274         select ARM_AMBA
275         select CLKDEV_LOOKUP
276         select HAVE_MACH_CLKDEV
277         select ICST
278         select GENERIC_CLOCKEVENTS
279         select ARCH_WANT_OPTIONAL_GPIOLIB
280         select PLAT_VERSATILE
281         select PLAT_VERSATILE_CLCD
282         select ARM_TIMER_SP804
283         select GPIO_PL061 if GPIOLIB
284         select NEED_MACH_MEMORY_H
285         help
286           This enables support for ARM Ltd RealView boards.
287
288 config ARCH_VERSATILE
289         bool "ARM Ltd. Versatile family"
290         select ARM_AMBA
291         select ARM_VIC
292         select CLKDEV_LOOKUP
293         select HAVE_MACH_CLKDEV
294         select ICST
295         select GENERIC_CLOCKEVENTS
296         select ARCH_WANT_OPTIONAL_GPIOLIB
297         select PLAT_VERSATILE
298         select PLAT_VERSATILE_CLCD
299         select PLAT_VERSATILE_FPGA_IRQ
300         select ARM_TIMER_SP804
301         help
302           This enables support for ARM Ltd Versatile board.
303
304 config ARCH_VEXPRESS
305         bool "ARM Ltd. Versatile Express family"
306         select ARCH_WANT_OPTIONAL_GPIOLIB
307         select ARM_AMBA
308         select ARM_TIMER_SP804
309         select CLKDEV_LOOKUP
310         select HAVE_MACH_CLKDEV
311         select GENERIC_CLOCKEVENTS
312         select HAVE_CLK
313         select HAVE_PATA_PLATFORM
314         select ICST
315         select NO_IOPORT
316         select PLAT_VERSATILE
317         select PLAT_VERSATILE_CLCD
318         help
319           This enables support for the ARM Ltd Versatile Express boards.
320
321 config ARCH_AT91
322         bool "Atmel AT91"
323         select ARCH_REQUIRE_GPIOLIB
324         select HAVE_CLK
325         select CLKDEV_LOOKUP
326         select IRQ_DOMAIN
327         select NEED_MACH_IO_H if PCCARD
328         help
329           This enables support for systems based on Atmel
330           AT91RM9200 and AT91SAM9* processors.
331
332 config ARCH_BCMRING
333         bool "Broadcom BCMRING"
334         depends on MMU
335         select CPU_V6
336         select ARM_AMBA
337         select ARM_TIMER_SP804
338         select CLKDEV_LOOKUP
339         select GENERIC_CLOCKEVENTS
340         select ARCH_WANT_OPTIONAL_GPIOLIB
341         help
342           Support for Broadcom's BCMRing platform.
343
344 config ARCH_HIGHBANK
345         bool "Calxeda Highbank-based"
346         select ARCH_WANT_OPTIONAL_GPIOLIB
347         select ARM_AMBA
348         select ARM_GIC
349         select ARM_TIMER_SP804
350         select CACHE_L2X0
351         select CLKDEV_LOOKUP
352         select CPU_V7
353         select GENERIC_CLOCKEVENTS
354         select HAVE_ARM_SCU
355         select HAVE_SMP
356         select SPARSE_IRQ
357         select USE_OF
358         help
359           Support for the Calxeda Highbank SoC based boards.
360
361 config ARCH_CLPS711X
362         bool "Cirrus Logic CLPS711x/EP721x/EP731x-based"
363         select CPU_ARM720T
364         select ARCH_USES_GETTIMEOFFSET
365         select NEED_MACH_MEMORY_H
366         help
367           Support for Cirrus Logic 711x/721x/731x based boards.
368
369 config ARCH_CNS3XXX
370         bool "Cavium Networks CNS3XXX family"
371         select CPU_V6K
372         select GENERIC_CLOCKEVENTS
373         select ARM_GIC
374         select MIGHT_HAVE_CACHE_L2X0
375         select MIGHT_HAVE_PCI
376         select PCI_DOMAINS if PCI
377         help
378           Support for Cavium Networks CNS3XXX platform.
379
380 config ARCH_GEMINI
381         bool "Cortina Systems Gemini"
382         select CPU_FA526
383         select ARCH_REQUIRE_GPIOLIB
384         select ARCH_USES_GETTIMEOFFSET
385         help
386           Support for the Cortina Systems Gemini family SoCs
387
388 config ARCH_PRIMA2
389         bool "CSR SiRFSoC PRIMA2 ARM Cortex A9 Platform"
390         select CPU_V7
391         select NO_IOPORT
392         select GENERIC_CLOCKEVENTS
393         select CLKDEV_LOOKUP
394         select GENERIC_IRQ_CHIP
395         select MIGHT_HAVE_CACHE_L2X0
396         select PINCTRL
397         select PINCTRL_SIRF
398         select USE_OF
399         select ZONE_DMA
400         help
401           Support for CSR SiRFSoC ARM Cortex A9 Platform
402
403 config ARCH_EBSA110
404         bool "EBSA-110"
405         select CPU_SA110
406         select ISA
407         select NO_IOPORT
408         select ARCH_USES_GETTIMEOFFSET
409         select NEED_MACH_IO_H
410         select NEED_MACH_MEMORY_H
411         help
412           This is an evaluation board for the StrongARM processor available
413           from Digital. It has limited hardware on-board, including an
414           Ethernet interface, two PCMCIA sockets, two serial ports and a
415           parallel port.
416
417 config ARCH_EP93XX
418         bool "EP93xx-based"
419         select CPU_ARM920T
420         select ARM_AMBA
421         select ARM_VIC
422         select CLKDEV_LOOKUP
423         select ARCH_REQUIRE_GPIOLIB
424         select ARCH_HAS_HOLES_MEMORYMODEL
425         select ARCH_USES_GETTIMEOFFSET
426         select NEED_MACH_MEMORY_H
427         help
428           This enables support for the Cirrus EP93xx series of CPUs.
429
430 config ARCH_FOOTBRIDGE
431         bool "FootBridge"
432         select CPU_SA110
433         select FOOTBRIDGE
434         select GENERIC_CLOCKEVENTS
435         select HAVE_IDE
436         select NEED_MACH_IO_H
437         select NEED_MACH_MEMORY_H
438         help
439           Support for systems based on the DC21285 companion chip
440           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
441
442 config ARCH_MXC
443         bool "Freescale MXC/iMX-based"
444         select GENERIC_CLOCKEVENTS
445         select ARCH_REQUIRE_GPIOLIB
446         select CLKDEV_LOOKUP
447         select CLKSRC_MMIO
448         select GENERIC_IRQ_CHIP
449         select MULTI_IRQ_HANDLER
450         help
451           Support for Freescale MXC/iMX-based family of processors
452
453 config ARCH_MXS
454         bool "Freescale MXS-based"
455         select GENERIC_CLOCKEVENTS
456         select ARCH_REQUIRE_GPIOLIB
457         select CLKDEV_LOOKUP
458         select CLKSRC_MMIO
459         select HAVE_CLK_PREPARE
460         select PINCTRL
461         help
462           Support for Freescale MXS-based family of processors
463
464 config ARCH_NETX
465         bool "Hilscher NetX based"
466         select CLKSRC_MMIO
467         select CPU_ARM926T
468         select ARM_VIC
469         select GENERIC_CLOCKEVENTS
470         help
471           This enables support for systems based on the Hilscher NetX Soc
472
473 config ARCH_H720X
474         bool "Hynix HMS720x-based"
475         select CPU_ARM720T
476         select ISA_DMA_API
477         select ARCH_USES_GETTIMEOFFSET
478         help
479           This enables support for systems based on the Hynix HMS720x
480
481 config ARCH_IOP13XX
482         bool "IOP13xx-based"
483         depends on MMU
484         select CPU_XSC3
485         select PLAT_IOP
486         select PCI
487         select ARCH_SUPPORTS_MSI
488         select VMSPLIT_1G
489         select NEED_MACH_IO_H
490         select NEED_MACH_MEMORY_H
491         select NEED_RET_TO_USER
492         help
493           Support for Intel's IOP13XX (XScale) family of processors.
494
495 config ARCH_IOP32X
496         bool "IOP32x-based"
497         depends on MMU
498         select CPU_XSCALE
499         select NEED_MACH_IO_H
500         select NEED_RET_TO_USER
501         select PLAT_IOP
502         select PCI
503         select ARCH_REQUIRE_GPIOLIB
504         help
505           Support for Intel's 80219 and IOP32X (XScale) family of
506           processors.
507
508 config ARCH_IOP33X
509         bool "IOP33x-based"
510         depends on MMU
511         select CPU_XSCALE
512         select NEED_MACH_IO_H
513         select NEED_RET_TO_USER
514         select PLAT_IOP
515         select PCI
516         select ARCH_REQUIRE_GPIOLIB
517         help
518           Support for Intel's IOP33X (XScale) family of processors.
519
520 config ARCH_IXP4XX
521         bool "IXP4xx-based"
522         depends on MMU
523         select ARCH_HAS_DMA_SET_COHERENT_MASK
524         select CLKSRC_MMIO
525         select CPU_XSCALE
526         select GENERIC_GPIO
527         select GENERIC_CLOCKEVENTS
528         select MIGHT_HAVE_PCI
529         select NEED_MACH_IO_H
530         select DMABOUNCE if PCI
531         help
532           Support for Intel's IXP4XX (XScale) family of processors.
533
534 config ARCH_DOVE
535         bool "Marvell Dove"
536         select CPU_V7
537         select PCI
538         select ARCH_REQUIRE_GPIOLIB
539         select GENERIC_CLOCKEVENTS
540         select NEED_MACH_IO_H
541         select PLAT_ORION
542         help
543           Support for the Marvell Dove SoC 88AP510
544
545 config ARCH_KIRKWOOD
546         bool "Marvell Kirkwood"
547         select CPU_FEROCEON
548         select PCI
549         select ARCH_REQUIRE_GPIOLIB
550         select GENERIC_CLOCKEVENTS
551         select NEED_MACH_IO_H
552         select PLAT_ORION
553         help
554           Support for the following Marvell Kirkwood series SoCs:
555           88F6180, 88F6192 and 88F6281.
556
557 config ARCH_LPC32XX
558         bool "NXP LPC32XX"
559         select CLKSRC_MMIO
560         select CPU_ARM926T
561         select ARCH_REQUIRE_GPIOLIB
562         select HAVE_IDE
563         select ARM_AMBA
564         select USB_ARCH_HAS_OHCI
565         select CLKDEV_LOOKUP
566         select GENERIC_CLOCKEVENTS
567         select USE_OF
568         help
569           Support for the NXP LPC32XX family of processors
570
571 config ARCH_MV78XX0
572         bool "Marvell MV78xx0"
573         select CPU_FEROCEON
574         select PCI
575         select ARCH_REQUIRE_GPIOLIB
576         select GENERIC_CLOCKEVENTS
577         select NEED_MACH_IO_H
578         select PLAT_ORION
579         help
580           Support for the following Marvell MV78xx0 series SoCs:
581           MV781x0, MV782x0.
582
583 config ARCH_ORION5X
584         bool "Marvell Orion"
585         depends on MMU
586         select CPU_FEROCEON
587         select PCI
588         select ARCH_REQUIRE_GPIOLIB
589         select GENERIC_CLOCKEVENTS
590         select PLAT_ORION
591         help
592           Support for the following Marvell Orion 5x series SoCs:
593           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
594           Orion-2 (5281), Orion-1-90 (6183).
595
596 config ARCH_MMP
597         bool "Marvell PXA168/910/MMP2"
598         depends on MMU
599         select ARCH_REQUIRE_GPIOLIB
600         select CLKDEV_LOOKUP
601         select GENERIC_CLOCKEVENTS
602         select GPIO_PXA
603         select IRQ_DOMAIN
604         select PLAT_PXA
605         select SPARSE_IRQ
606         select GENERIC_ALLOCATOR
607         help
608           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
609
610 config ARCH_KS8695
611         bool "Micrel/Kendin KS8695"
612         select CPU_ARM922T
613         select ARCH_REQUIRE_GPIOLIB
614         select ARCH_USES_GETTIMEOFFSET
615         select NEED_MACH_MEMORY_H
616         help
617           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
618           System-on-Chip devices.
619
620 config ARCH_W90X900
621         bool "Nuvoton W90X900 CPU"
622         select CPU_ARM926T
623         select ARCH_REQUIRE_GPIOLIB
624         select CLKDEV_LOOKUP
625         select CLKSRC_MMIO
626         select GENERIC_CLOCKEVENTS
627         help
628           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
629           At present, the w90x900 has been renamed nuc900, regarding
630           the ARM series product line, you can login the following
631           link address to know more.
632
633           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
634                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
635
636 config ARCH_TEGRA
637         bool "NVIDIA Tegra"
638         select CLKDEV_LOOKUP
639         select CLKSRC_MMIO
640         select GENERIC_CLOCKEVENTS
641         select GENERIC_GPIO
642         select HAVE_CLK
643         select HAVE_SMP
644         select MIGHT_HAVE_CACHE_L2X0
645         select NEED_MACH_IO_H if PCI
646         select ARCH_HAS_CPUFREQ
647         help
648           This enables support for NVIDIA Tegra based systems (Tegra APX,
649           Tegra 6xx and Tegra 2 series).
650
651 config ARCH_PICOXCELL
652         bool "Picochip picoXcell"
653         select ARCH_REQUIRE_GPIOLIB
654         select ARM_PATCH_PHYS_VIRT
655         select ARM_VIC
656         select CPU_V6K
657         select DW_APB_TIMER
658         select GENERIC_CLOCKEVENTS
659         select GENERIC_GPIO
660         select HAVE_TCM
661         select NO_IOPORT
662         select SPARSE_IRQ
663         select USE_OF
664         help
665           This enables support for systems based on the Picochip picoXcell
666           family of Femtocell devices.  The picoxcell support requires device tree
667           for all boards.
668
669 config ARCH_PNX4008
670         bool "Philips Nexperia PNX4008 Mobile"
671         select CPU_ARM926T
672         select CLKDEV_LOOKUP
673         select ARCH_USES_GETTIMEOFFSET
674         help
675           This enables support for Philips PNX4008 mobile platform.
676
677 config ARCH_PXA
678         bool "PXA2xx/PXA3xx-based"
679         depends on MMU
680         select ARCH_MTD_XIP
681         select ARCH_HAS_CPUFREQ
682         select CLKDEV_LOOKUP
683         select CLKSRC_MMIO
684         select ARCH_REQUIRE_GPIOLIB
685         select GENERIC_CLOCKEVENTS
686         select GPIO_PXA
687         select PLAT_PXA
688         select SPARSE_IRQ
689         select AUTO_ZRELADDR
690         select MULTI_IRQ_HANDLER
691         select ARM_CPU_SUSPEND if PM
692         select HAVE_IDE
693         help
694           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
695
696 config ARCH_MSM
697         bool "Qualcomm MSM"
698         select HAVE_CLK
699         select GENERIC_CLOCKEVENTS
700         select ARCH_REQUIRE_GPIOLIB
701         select CLKDEV_LOOKUP
702         help
703           Support for Qualcomm MSM/QSD based systems.  This runs on the
704           apps processor of the MSM/QSD and depends on a shared memory
705           interface to the modem processor which runs the baseband
706           stack and controls some vital subsystems
707           (clock and power control, etc).
708
709 config ARCH_SHMOBILE
710         bool "Renesas SH-Mobile / R-Mobile"
711         select HAVE_CLK
712         select CLKDEV_LOOKUP
713         select HAVE_MACH_CLKDEV
714         select HAVE_SMP
715         select GENERIC_CLOCKEVENTS
716         select MIGHT_HAVE_CACHE_L2X0
717         select NO_IOPORT
718         select SPARSE_IRQ
719         select MULTI_IRQ_HANDLER
720         select PM_GENERIC_DOMAINS if PM
721         select NEED_MACH_MEMORY_H
722         help
723           Support for Renesas's SH-Mobile and R-Mobile ARM platforms.
724
725 config ARCH_RPC
726         bool "RiscPC"
727         select ARCH_ACORN
728         select FIQ
729         select ARCH_MAY_HAVE_PC_FDC
730         select HAVE_PATA_PLATFORM
731         select ISA_DMA_API
732         select NO_IOPORT
733         select ARCH_SPARSEMEM_ENABLE
734         select ARCH_USES_GETTIMEOFFSET
735         select HAVE_IDE
736         select NEED_MACH_IO_H
737         select NEED_MACH_MEMORY_H
738         help
739           On the Acorn Risc-PC, Linux can support the internal IDE disk and
740           CD-ROM interface, serial and parallel port, and the floppy drive.
741
742 config ARCH_SA1100
743         bool "SA1100-based"
744         select CLKSRC_MMIO
745         select CPU_SA1100
746         select ISA
747         select ARCH_SPARSEMEM_ENABLE
748         select ARCH_MTD_XIP
749         select ARCH_HAS_CPUFREQ
750         select CPU_FREQ
751         select GENERIC_CLOCKEVENTS
752         select CLKDEV_LOOKUP
753         select ARCH_REQUIRE_GPIOLIB
754         select HAVE_IDE
755         select NEED_MACH_MEMORY_H
756         select SPARSE_IRQ
757         help
758           Support for StrongARM 11x0 based boards.
759
760 config ARCH_S3C24XX
761         bool "Samsung S3C24XX SoCs"
762         select GENERIC_GPIO
763         select ARCH_HAS_CPUFREQ
764         select HAVE_CLK
765         select CLKDEV_LOOKUP
766         select ARCH_USES_GETTIMEOFFSET
767         select HAVE_S3C2410_I2C if I2C
768         select HAVE_S3C_RTC if RTC_CLASS
769         select HAVE_S3C2410_WATCHDOG if WATCHDOG
770         select NEED_MACH_IO_H
771         help
772           Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443
773           and S3C2450 SoCs based systems, such as the Simtec Electronics BAST
774           (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or the
775           Samsung SMDK2410 development board (and derivatives).
776
777 config ARCH_S3C64XX
778         bool "Samsung S3C64XX"
779         select PLAT_SAMSUNG
780         select CPU_V6
781         select ARM_VIC
782         select HAVE_CLK
783         select HAVE_TCM
784         select CLKDEV_LOOKUP
785         select NO_IOPORT
786         select ARCH_USES_GETTIMEOFFSET
787         select ARCH_HAS_CPUFREQ
788         select ARCH_REQUIRE_GPIOLIB
789         select SAMSUNG_CLKSRC
790         select SAMSUNG_IRQ_VIC_TIMER
791         select S3C_GPIO_TRACK
792         select S3C_DEV_NAND
793         select USB_ARCH_HAS_OHCI
794         select SAMSUNG_GPIOLIB_4BIT
795         select HAVE_S3C2410_I2C if I2C
796         select HAVE_S3C2410_WATCHDOG if WATCHDOG
797         help
798           Samsung S3C64XX series based systems
799
800 config ARCH_S5P64X0
801         bool "Samsung S5P6440 S5P6450"
802         select CPU_V6
803         select GENERIC_GPIO
804         select HAVE_CLK
805         select CLKDEV_LOOKUP
806         select CLKSRC_MMIO
807         select HAVE_S3C2410_WATCHDOG if WATCHDOG
808         select GENERIC_CLOCKEVENTS
809         select HAVE_S3C2410_I2C if I2C
810         select HAVE_S3C_RTC if RTC_CLASS
811         help
812           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
813           SMDK6450.
814
815 config ARCH_S5PC100
816         bool "Samsung S5PC100"
817         select GENERIC_GPIO
818         select HAVE_CLK
819         select CLKDEV_LOOKUP
820         select CPU_V7
821         select ARCH_USES_GETTIMEOFFSET
822         select HAVE_S3C2410_I2C if I2C
823         select HAVE_S3C_RTC if RTC_CLASS
824         select HAVE_S3C2410_WATCHDOG if WATCHDOG
825         help
826           Samsung S5PC100 series based systems
827
828 config ARCH_S5PV210
829         bool "Samsung S5PV210/S5PC110"
830         select CPU_V7
831         select ARCH_SPARSEMEM_ENABLE
832         select ARCH_HAS_HOLES_MEMORYMODEL
833         select GENERIC_GPIO
834         select HAVE_CLK
835         select CLKDEV_LOOKUP
836         select CLKSRC_MMIO
837         select ARCH_HAS_CPUFREQ
838         select GENERIC_CLOCKEVENTS
839         select HAVE_S3C2410_I2C if I2C
840         select HAVE_S3C_RTC if RTC_CLASS
841         select HAVE_S3C2410_WATCHDOG if WATCHDOG
842         select NEED_MACH_MEMORY_H
843         help
844           Samsung S5PV210/S5PC110 series based systems
845
846 config ARCH_EXYNOS
847         bool "SAMSUNG EXYNOS"
848         select CPU_V7
849         select ARCH_SPARSEMEM_ENABLE
850         select ARCH_HAS_HOLES_MEMORYMODEL
851         select GENERIC_GPIO
852         select HAVE_CLK
853         select CLKDEV_LOOKUP
854         select ARCH_HAS_CPUFREQ
855         select GENERIC_CLOCKEVENTS
856         select HAVE_S3C_RTC if RTC_CLASS
857         select HAVE_S3C2410_I2C if I2C
858         select HAVE_S3C2410_WATCHDOG if WATCHDOG
859         select NEED_MACH_MEMORY_H
860         help
861           Support for SAMSUNG's EXYNOS SoCs (EXYNOS4/5)
862
863 config ARCH_SHARK
864         bool "Shark"
865         select CPU_SA110
866         select ISA
867         select ISA_DMA
868         select ZONE_DMA
869         select PCI
870         select ARCH_USES_GETTIMEOFFSET
871         select NEED_MACH_MEMORY_H
872         select NEED_MACH_IO_H
873         help
874           Support for the StrongARM based Digital DNARD machine, also known
875           as "Shark" (<http://www.shark-linux.de/shark.html>).
876
877 config ARCH_U300
878         bool "ST-Ericsson U300 Series"
879         depends on MMU
880         select CLKSRC_MMIO
881         select CPU_ARM926T
882         select HAVE_TCM
883         select ARM_AMBA
884         select ARM_PATCH_PHYS_VIRT
885         select ARM_VIC
886         select GENERIC_CLOCKEVENTS
887         select CLKDEV_LOOKUP
888         select HAVE_MACH_CLKDEV
889         select GENERIC_GPIO
890         select ARCH_REQUIRE_GPIOLIB
891         help
892           Support for ST-Ericsson U300 series mobile platforms.
893
894 config ARCH_U8500
895         bool "ST-Ericsson U8500 Series"
896         depends on MMU
897         select CPU_V7
898         select ARM_AMBA
899         select GENERIC_CLOCKEVENTS
900         select CLKDEV_LOOKUP
901         select ARCH_REQUIRE_GPIOLIB
902         select ARCH_HAS_CPUFREQ
903         select HAVE_SMP
904         select MIGHT_HAVE_CACHE_L2X0
905         help
906           Support for ST-Ericsson's Ux500 architecture
907
908 config ARCH_NOMADIK
909         bool "STMicroelectronics Nomadik"
910         select ARM_AMBA
911         select ARM_VIC
912         select CPU_ARM926T
913         select CLKDEV_LOOKUP
914         select GENERIC_CLOCKEVENTS
915         select PINCTRL
916         select MIGHT_HAVE_CACHE_L2X0
917         select ARCH_REQUIRE_GPIOLIB
918         help
919           Support for the Nomadik platform by ST-Ericsson
920
921 config ARCH_DAVINCI
922         bool "TI DaVinci"
923         select GENERIC_CLOCKEVENTS
924         select ARCH_REQUIRE_GPIOLIB
925         select ZONE_DMA
926         select HAVE_IDE
927         select CLKDEV_LOOKUP
928         select GENERIC_ALLOCATOR
929         select GENERIC_IRQ_CHIP
930         select ARCH_HAS_HOLES_MEMORYMODEL
931         help
932           Support for TI's DaVinci platform.
933
934 config ARCH_OMAP
935         bool "TI OMAP"
936         select HAVE_CLK
937         select ARCH_REQUIRE_GPIOLIB
938         select ARCH_HAS_CPUFREQ
939         select CLKSRC_MMIO
940         select GENERIC_CLOCKEVENTS
941         select ARCH_HAS_HOLES_MEMORYMODEL
942         help
943           Support for TI's OMAP platform (OMAP1/2/3/4).
944
945 config PLAT_SPEAR
946         bool "ST SPEAr"
947         select ARM_AMBA
948         select ARCH_REQUIRE_GPIOLIB
949         select CLKDEV_LOOKUP
950         select CLKSRC_MMIO
951         select GENERIC_CLOCKEVENTS
952         select HAVE_CLK
953         help
954           Support for ST's SPEAr platform (SPEAr3xx, SPEAr6xx and SPEAr13xx).
955
956 config ARCH_VT8500
957         bool "VIA/WonderMedia 85xx"
958         select CPU_ARM926T
959         select GENERIC_GPIO
960         select ARCH_HAS_CPUFREQ
961         select GENERIC_CLOCKEVENTS
962         select ARCH_REQUIRE_GPIOLIB
963         select HAVE_PWM
964         help
965           Support for VIA/WonderMedia VT8500/WM85xx System-on-Chip.
966
967 config ARCH_ZYNQ
968         bool "Xilinx Zynq ARM Cortex A9 Platform"
969         select CPU_V7
970         select GENERIC_CLOCKEVENTS
971         select CLKDEV_LOOKUP
972         select ARM_GIC
973         select ARM_AMBA
974         select ICST
975         select MIGHT_HAVE_CACHE_L2X0
976         select USE_OF
977         help
978           Support for Xilinx Zynq ARM Cortex A9 Platform
979 endchoice
980
981 #
982 # This is sorted alphabetically by mach-* pathname.  However, plat-*
983 # Kconfigs may be included either alphabetically (according to the
984 # plat- suffix) or along side the corresponding mach-* source.
985 #
986 source "arch/arm/mach-at91/Kconfig"
987
988 source "arch/arm/mach-bcmring/Kconfig"
989
990 source "arch/arm/mach-clps711x/Kconfig"
991
992 source "arch/arm/mach-cns3xxx/Kconfig"
993
994 source "arch/arm/mach-davinci/Kconfig"
995
996 source "arch/arm/mach-dove/Kconfig"
997
998 source "arch/arm/mach-ep93xx/Kconfig"
999
1000 source "arch/arm/mach-footbridge/Kconfig"
1001
1002 source "arch/arm/mach-gemini/Kconfig"
1003
1004 source "arch/arm/mach-h720x/Kconfig"
1005
1006 source "arch/arm/mach-integrator/Kconfig"
1007
1008 source "arch/arm/mach-iop32x/Kconfig"
1009
1010 source "arch/arm/mach-iop33x/Kconfig"
1011
1012 source "arch/arm/mach-iop13xx/Kconfig"
1013
1014 source "arch/arm/mach-ixp4xx/Kconfig"
1015
1016 source "arch/arm/mach-kirkwood/Kconfig"
1017
1018 source "arch/arm/mach-ks8695/Kconfig"
1019
1020 source "arch/arm/mach-lpc32xx/Kconfig"
1021
1022 source "arch/arm/mach-msm/Kconfig"
1023
1024 source "arch/arm/mach-mv78xx0/Kconfig"
1025
1026 source "arch/arm/plat-mxc/Kconfig"
1027
1028 source "arch/arm/mach-mxs/Kconfig"
1029
1030 source "arch/arm/mach-netx/Kconfig"
1031
1032 source "arch/arm/mach-nomadik/Kconfig"
1033 source "arch/arm/plat-nomadik/Kconfig"
1034
1035 source "arch/arm/plat-omap/Kconfig"
1036
1037 source "arch/arm/mach-omap1/Kconfig"
1038
1039 source "arch/arm/mach-omap2/Kconfig"
1040
1041 source "arch/arm/mach-orion5x/Kconfig"
1042
1043 source "arch/arm/mach-pxa/Kconfig"
1044 source "arch/arm/plat-pxa/Kconfig"
1045
1046 source "arch/arm/mach-mmp/Kconfig"
1047
1048 source "arch/arm/mach-realview/Kconfig"
1049
1050 source "arch/arm/mach-sa1100/Kconfig"
1051
1052 source "arch/arm/plat-samsung/Kconfig"
1053 source "arch/arm/plat-s3c24xx/Kconfig"
1054 source "arch/arm/plat-s5p/Kconfig"
1055
1056 source "arch/arm/plat-spear/Kconfig"
1057
1058 source "arch/arm/mach-s3c24xx/Kconfig"
1059 if ARCH_S3C24XX
1060 source "arch/arm/mach-s3c2412/Kconfig"
1061 source "arch/arm/mach-s3c2440/Kconfig"
1062 endif
1063
1064 if ARCH_S3C64XX
1065 source "arch/arm/mach-s3c64xx/Kconfig"
1066 endif
1067
1068 source "arch/arm/mach-s5p64x0/Kconfig"
1069
1070 source "arch/arm/mach-s5pc100/Kconfig"
1071
1072 source "arch/arm/mach-s5pv210/Kconfig"
1073
1074 source "arch/arm/mach-exynos/Kconfig"
1075
1076 source "arch/arm/mach-shmobile/Kconfig"
1077
1078 source "arch/arm/mach-tegra/Kconfig"
1079
1080 source "arch/arm/mach-u300/Kconfig"
1081
1082 source "arch/arm/mach-ux500/Kconfig"
1083
1084 source "arch/arm/mach-versatile/Kconfig"
1085
1086 source "arch/arm/mach-vexpress/Kconfig"
1087 source "arch/arm/plat-versatile/Kconfig"
1088
1089 source "arch/arm/mach-vt8500/Kconfig"
1090
1091 source "arch/arm/mach-w90x900/Kconfig"
1092
1093 # Definitions to make life easier
1094 config ARCH_ACORN
1095         bool
1096
1097 config PLAT_IOP
1098         bool
1099         select GENERIC_CLOCKEVENTS
1100
1101 config PLAT_ORION
1102         bool
1103         select CLKSRC_MMIO
1104         select GENERIC_IRQ_CHIP
1105
1106 config PLAT_PXA
1107         bool
1108
1109 config PLAT_VERSATILE
1110         bool
1111
1112 config ARM_TIMER_SP804
1113         bool
1114         select CLKSRC_MMIO
1115         select HAVE_SCHED_CLOCK
1116
1117 source arch/arm/mm/Kconfig
1118
1119 config ARM_NR_BANKS
1120         int
1121         default 16 if ARCH_EP93XX
1122         default 8
1123
1124 config IWMMXT
1125         bool "Enable iWMMXt support"
1126         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1127         default y if PXA27x || PXA3xx || PXA95x || ARCH_MMP
1128         help
1129           Enable support for iWMMXt context switching at run time if
1130           running on a CPU that supports it.
1131
1132 config XSCALE_PMU
1133         bool
1134         depends on CPU_XSCALE
1135         default y
1136
1137 config CPU_HAS_PMU
1138         depends on (CPU_V6 || CPU_V6K || CPU_V7 || XSCALE_PMU) && \
1139                    (!ARCH_OMAP3 || OMAP3_EMU)
1140         default y
1141         bool
1142
1143 config MULTI_IRQ_HANDLER
1144         bool
1145         help
1146           Allow each machine to specify it's own IRQ handler at run time.
1147
1148 if !MMU
1149 source "arch/arm/Kconfig-nommu"
1150 endif
1151
1152 config ARM_ERRATA_326103
1153         bool "ARM errata: FSR write bit incorrect on a SWP to read-only memory"
1154         depends on CPU_V6
1155         help
1156           Executing a SWP instruction to read-only memory does not set bit 11
1157           of the FSR on the ARM 1136 prior to r1p0. This causes the kernel to
1158           treat the access as a read, preventing a COW from occurring and
1159           causing the faulting task to livelock.
1160
1161 config ARM_ERRATA_411920
1162         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1163         depends on CPU_V6 || CPU_V6K
1164         help
1165           Invalidation of the Instruction Cache operation can
1166           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1167           It does not affect the MPCore. This option enables the ARM Ltd.
1168           recommended workaround.
1169
1170 config ARM_ERRATA_430973
1171         bool "ARM errata: Stale prediction on replaced interworking branch"
1172         depends on CPU_V7
1173         help
1174           This option enables the workaround for the 430973 Cortex-A8
1175           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1176           interworking branch is replaced with another code sequence at the
1177           same virtual address, whether due to self-modifying code or virtual
1178           to physical address re-mapping, Cortex-A8 does not recover from the
1179           stale interworking branch prediction. This results in Cortex-A8
1180           executing the new code sequence in the incorrect ARM or Thumb state.
1181           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1182           and also flushes the branch target cache at every context switch.
1183           Note that setting specific bits in the ACTLR register may not be
1184           available in non-secure mode.
1185
1186 config ARM_ERRATA_458693
1187         bool "ARM errata: Processor deadlock when a false hazard is created"
1188         depends on CPU_V7
1189         help
1190           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1191           erratum. For very specific sequences of memory operations, it is
1192           possible for a hazard condition intended for a cache line to instead
1193           be incorrectly associated with a different cache line. This false
1194           hazard might then cause a processor deadlock. The workaround enables
1195           the L1 caching of the NEON accesses and disables the PLD instruction
1196           in the ACTLR register. Note that setting specific bits in the ACTLR
1197           register may not be available in non-secure mode.
1198
1199 config ARM_ERRATA_460075
1200         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1201         depends on CPU_V7
1202         help
1203           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1204           erratum. Any asynchronous access to the L2 cache may encounter a
1205           situation in which recent store transactions to the L2 cache are lost
1206           and overwritten with stale memory contents from external memory. The
1207           workaround disables the write-allocate mode for the L2 cache via the
1208           ACTLR register. Note that setting specific bits in the ACTLR register
1209           may not be available in non-secure mode.
1210
1211 config ARM_ERRATA_742230
1212         bool "ARM errata: DMB operation may be faulty"
1213         depends on CPU_V7 && SMP
1214         help
1215           This option enables the workaround for the 742230 Cortex-A9
1216           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1217           between two write operations may not ensure the correct visibility
1218           ordering of the two writes. This workaround sets a specific bit in
1219           the diagnostic register of the Cortex-A9 which causes the DMB
1220           instruction to behave as a DSB, ensuring the correct behaviour of
1221           the two writes.
1222
1223 config ARM_ERRATA_742231
1224         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1225         depends on CPU_V7 && SMP
1226         help
1227           This option enables the workaround for the 742231 Cortex-A9
1228           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1229           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1230           accessing some data located in the same cache line, may get corrupted
1231           data due to bad handling of the address hazard when the line gets
1232           replaced from one of the CPUs at the same time as another CPU is
1233           accessing it. This workaround sets specific bits in the diagnostic
1234           register of the Cortex-A9 which reduces the linefill issuing
1235           capabilities of the processor.
1236
1237 config PL310_ERRATA_588369
1238         bool "PL310 errata: Clean & Invalidate maintenance operations do not invalidate clean lines"
1239         depends on CACHE_L2X0
1240         help
1241            The PL310 L2 cache controller implements three types of Clean &
1242            Invalidate maintenance operations: by Physical Address
1243            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1244            They are architecturally defined to behave as the execution of a
1245            clean operation followed immediately by an invalidate operation,
1246            both performing to the same memory location. This functionality
1247            is not correctly implemented in PL310 as clean lines are not
1248            invalidated as a result of these operations.
1249
1250 config ARM_ERRATA_720789
1251         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1252         depends on CPU_V7
1253         help
1254           This option enables the workaround for the 720789 Cortex-A9 (prior to
1255           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1256           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1257           As a consequence of this erratum, some TLB entries which should be
1258           invalidated are not, resulting in an incoherency in the system page
1259           tables. The workaround changes the TLB flushing routines to invalidate
1260           entries regardless of the ASID.
1261
1262 config PL310_ERRATA_727915
1263         bool "PL310 errata: Background Clean & Invalidate by Way operation can cause data corruption"
1264         depends on CACHE_L2X0
1265         help
1266           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1267           operation (offset 0x7FC). This operation runs in background so that
1268           PL310 can handle normal accesses while it is in progress. Under very
1269           rare circumstances, due to this erratum, write data can be lost when
1270           PL310 treats a cacheable write transaction during a Clean &
1271           Invalidate by Way operation.
1272
1273 config ARM_ERRATA_743622
1274         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1275         depends on CPU_V7
1276         help
1277           This option enables the workaround for the 743622 Cortex-A9
1278           (r2p*) erratum. Under very rare conditions, a faulty
1279           optimisation in the Cortex-A9 Store Buffer may lead to data
1280           corruption. This workaround sets a specific bit in the diagnostic
1281           register of the Cortex-A9 which disables the Store Buffer
1282           optimisation, preventing the defect from occurring. This has no
1283           visible impact on the overall performance or power consumption of the
1284           processor.
1285
1286 config ARM_ERRATA_751472
1287         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1288         depends on CPU_V7
1289         help
1290           This option enables the workaround for the 751472 Cortex-A9 (prior
1291           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1292           completion of a following broadcasted operation if the second
1293           operation is received by a CPU before the ICIALLUIS has completed,
1294           potentially leading to corrupted entries in the cache or TLB.
1295
1296 config PL310_ERRATA_753970
1297         bool "PL310 errata: cache sync operation may be faulty"
1298         depends on CACHE_PL310
1299         help
1300           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1301
1302           Under some condition the effect of cache sync operation on
1303           the store buffer still remains when the operation completes.
1304           This means that the store buffer is always asked to drain and
1305           this prevents it from merging any further writes. The workaround
1306           is to replace the normal offset of cache sync operation (0x730)
1307           by another offset targeting an unmapped PL310 register 0x740.
1308           This has the same effect as the cache sync operation: store buffer
1309           drain and waiting for all buffers empty.
1310
1311 config ARM_ERRATA_754322
1312         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1313         depends on CPU_V7
1314         help
1315           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1316           r3p*) erratum. A speculative memory access may cause a page table walk
1317           which starts prior to an ASID switch but completes afterwards. This
1318           can populate the micro-TLB with a stale entry which may be hit with
1319           the new ASID. This workaround places two dsb instructions in the mm
1320           switching code so that no page table walks can cross the ASID switch.
1321
1322 config ARM_ERRATA_754327
1323         bool "ARM errata: no automatic Store Buffer drain"
1324         depends on CPU_V7 && SMP
1325         help
1326           This option enables the workaround for the 754327 Cortex-A9 (prior to
1327           r2p0) erratum. The Store Buffer does not have any automatic draining
1328           mechanism and therefore a livelock may occur if an external agent
1329           continuously polls a memory location waiting to observe an update.
1330           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1331           written polling loops from denying visibility of updates to memory.
1332
1333 config ARM_ERRATA_364296
1334         bool "ARM errata: Possible cache data corruption with hit-under-miss enabled"
1335         depends on CPU_V6 && !SMP
1336         help
1337           This options enables the workaround for the 364296 ARM1136
1338           r0p2 erratum (possible cache data corruption with
1339           hit-under-miss enabled). It sets the undocumented bit 31 in
1340           the auxiliary control register and the FI bit in the control
1341           register, thus disabling hit-under-miss without putting the
1342           processor into full low interrupt latency mode. ARM11MPCore
1343           is not affected.
1344
1345 config ARM_ERRATA_764369
1346         bool "ARM errata: Data cache line maintenance operation by MVA may not succeed"
1347         depends on CPU_V7 && SMP
1348         help
1349           This option enables the workaround for erratum 764369
1350           affecting Cortex-A9 MPCore with two or more processors (all
1351           current revisions). Under certain timing circumstances, a data
1352           cache line maintenance operation by MVA targeting an Inner
1353           Shareable memory region may fail to proceed up to either the
1354           Point of Coherency or to the Point of Unification of the
1355           system. This workaround adds a DSB instruction before the
1356           relevant cache maintenance functions and sets a specific bit
1357           in the diagnostic control register of the SCU.
1358
1359 config PL310_ERRATA_769419
1360         bool "PL310 errata: no automatic Store Buffer drain"
1361         depends on CACHE_L2X0
1362         help
1363           On revisions of the PL310 prior to r3p2, the Store Buffer does
1364           not automatically drain. This can cause normal, non-cacheable
1365           writes to be retained when the memory system is idle, leading
1366           to suboptimal I/O performance for drivers using coherent DMA.
1367           This option adds a write barrier to the cpu_idle loop so that,
1368           on systems with an outer cache, the store buffer is drained
1369           explicitly.
1370
1371 endmenu
1372
1373 source "arch/arm/common/Kconfig"
1374
1375 menu "Bus support"
1376
1377 config ARM_AMBA
1378         bool
1379
1380 config ISA
1381         bool
1382         help
1383           Find out whether you have ISA slots on your motherboard.  ISA is the
1384           name of a bus system, i.e. the way the CPU talks to the other stuff
1385           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1386           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1387           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1388
1389 # Select ISA DMA controller support
1390 config ISA_DMA
1391         bool
1392         select ISA_DMA_API
1393
1394 # Select ISA DMA interface
1395 config ISA_DMA_API
1396         bool
1397
1398 config PCI
1399         bool "PCI support" if MIGHT_HAVE_PCI
1400         help
1401           Find out whether you have a PCI motherboard. PCI is the name of a
1402           bus system, i.e. the way the CPU talks to the other stuff inside
1403           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1404           VESA. If you have PCI, say Y, otherwise N.
1405
1406 config PCI_DOMAINS
1407         bool
1408         depends on PCI
1409
1410 config PCI_NANOENGINE
1411         bool "BSE nanoEngine PCI support"
1412         depends on SA1100_NANOENGINE
1413         help
1414           Enable PCI on the BSE nanoEngine board.
1415
1416 config PCI_SYSCALL
1417         def_bool PCI
1418
1419 # Select the host bridge type
1420 config PCI_HOST_VIA82C505
1421         bool
1422         depends on PCI && ARCH_SHARK
1423         default y
1424
1425 config PCI_HOST_ITE8152
1426         bool
1427         depends on PCI && MACH_ARMCORE
1428         default y
1429         select DMABOUNCE
1430
1431 source "drivers/pci/Kconfig"
1432
1433 source "drivers/pcmcia/Kconfig"
1434
1435 endmenu
1436
1437 menu "Kernel Features"
1438
1439 config HAVE_SMP
1440         bool
1441         help
1442           This option should be selected by machines which have an SMP-
1443           capable CPU.
1444
1445           The only effect of this option is to make the SMP-related
1446           options available to the user for configuration.
1447
1448 config SMP
1449         bool "Symmetric Multi-Processing"
1450         depends on CPU_V6K || CPU_V7
1451         depends on GENERIC_CLOCKEVENTS
1452         depends on HAVE_SMP
1453         depends on MMU
1454         select USE_GENERIC_SMP_HELPERS
1455         select HAVE_ARM_SCU if !ARCH_MSM_SCORPIONMP
1456         help
1457           This enables support for systems with more than one CPU. If you have
1458           a system with only one CPU, like most personal computers, say N. If
1459           you have a system with more than one CPU, say Y.
1460
1461           If you say N here, the kernel will run on single and multiprocessor
1462           machines, but will use only one CPU of a multiprocessor machine. If
1463           you say Y here, the kernel will run on many, but not all, single
1464           processor machines. On a single processor machine, the kernel will
1465           run faster if you say N here.
1466
1467           See also <file:Documentation/x86/i386/IO-APIC.txt>,
1468           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1469           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1470
1471           If you don't know what to do here, say N.
1472
1473 config SMP_ON_UP
1474         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1475         depends on EXPERIMENTAL
1476         depends on SMP && !XIP_KERNEL
1477         default y
1478         help
1479           SMP kernels contain instructions which fail on non-SMP processors.
1480           Enabling this option allows the kernel to modify itself to make
1481           these instructions safe.  Disabling it allows about 1K of space
1482           savings.
1483
1484           If you don't know what to do here, say Y.
1485
1486 config ARM_CPU_TOPOLOGY
1487         bool "Support cpu topology definition"
1488         depends on SMP && CPU_V7
1489         default y
1490         help
1491           Support ARM cpu topology definition. The MPIDR register defines
1492           affinity between processors which is then used to describe the cpu
1493           topology of an ARM System.
1494
1495 config SCHED_MC
1496         bool "Multi-core scheduler support"
1497         depends on ARM_CPU_TOPOLOGY
1498         help
1499           Multi-core scheduler support improves the CPU scheduler's decision
1500           making when dealing with multi-core CPU chips at a cost of slightly
1501           increased overhead in some places. If unsure say N here.
1502
1503 config SCHED_SMT
1504         bool "SMT scheduler support"
1505         depends on ARM_CPU_TOPOLOGY
1506         help
1507           Improves the CPU scheduler's decision making when dealing with
1508           MultiThreading at a cost of slightly increased overhead in some
1509           places. If unsure say N here.
1510
1511 config HAVE_ARM_SCU
1512         bool
1513         help
1514           This option enables support for the ARM system coherency unit
1515
1516 config ARM_ARCH_TIMER
1517         bool "Architected timer support"
1518         depends on CPU_V7
1519         help
1520           This option enables support for the ARM architected timer
1521
1522 config HAVE_ARM_TWD
1523         bool
1524         depends on SMP
1525         help
1526           This options enables support for the ARM timer and watchdog unit
1527
1528 choice
1529         prompt "Memory split"
1530         default VMSPLIT_3G
1531         help
1532           Select the desired split between kernel and user memory.
1533
1534           If you are not absolutely sure what you are doing, leave this
1535           option alone!
1536
1537         config VMSPLIT_3G
1538                 bool "3G/1G user/kernel split"
1539         config VMSPLIT_2G
1540                 bool "2G/2G user/kernel split"
1541         config VMSPLIT_1G
1542                 bool "1G/3G user/kernel split"
1543 endchoice
1544
1545 config PAGE_OFFSET
1546         hex
1547         default 0x40000000 if VMSPLIT_1G
1548         default 0x80000000 if VMSPLIT_2G
1549         default 0xC0000000
1550
1551 config NR_CPUS
1552         int "Maximum number of CPUs (2-32)"
1553         range 2 32
1554         depends on SMP
1555         default "4"
1556
1557 config HOTPLUG_CPU
1558         bool "Support for hot-pluggable CPUs (EXPERIMENTAL)"
1559         depends on SMP && HOTPLUG && EXPERIMENTAL
1560         help
1561           Say Y here to experiment with turning CPUs off and on.  CPUs
1562           can be controlled through /sys/devices/system/cpu.
1563
1564 config LOCAL_TIMERS
1565         bool "Use local timer interrupts"
1566         depends on SMP
1567         default y
1568         select HAVE_ARM_TWD if (!ARCH_MSM_SCORPIONMP && !EXYNOS4_MCT)
1569         help
1570           Enable support for local timers on SMP platforms, rather then the
1571           legacy IPI broadcast method.  Local timers allows the system
1572           accounting to be spread across the timer interval, preventing a
1573           "thundering herd" at every timer tick.
1574
1575 config ARCH_NR_GPIO
1576         int
1577         default 1024 if ARCH_SHMOBILE || ARCH_TEGRA
1578         default 355 if ARCH_U8500
1579         default 264 if MACH_H4700
1580         default 0
1581         help
1582           Maximum number of GPIOs in the system.
1583
1584           If unsure, leave the default value.
1585
1586 source kernel/Kconfig.preempt
1587
1588 config HZ
1589         int
1590         default 200 if ARCH_EBSA110 || ARCH_S3C24XX || ARCH_S5P64X0 || \
1591                 ARCH_S5PV210 || ARCH_EXYNOS4
1592         default OMAP_32K_TIMER_HZ if ARCH_OMAP && OMAP_32K_TIMER
1593         default AT91_TIMER_HZ if ARCH_AT91
1594         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE
1595         default 100
1596
1597 config THUMB2_KERNEL
1598         bool "Compile the kernel in Thumb-2 mode (EXPERIMENTAL)"
1599         depends on CPU_V7 && !CPU_V6 && !CPU_V6K && EXPERIMENTAL
1600         select AEABI
1601         select ARM_ASM_UNIFIED
1602         select ARM_UNWIND
1603         help
1604           By enabling this option, the kernel will be compiled in
1605           Thumb-2 mode. A compiler/assembler that understand the unified
1606           ARM-Thumb syntax is needed.
1607
1608           If unsure, say N.
1609
1610 config THUMB2_AVOID_R_ARM_THM_JUMP11
1611         bool "Work around buggy Thumb-2 short branch relocations in gas"
1612         depends on THUMB2_KERNEL && MODULES
1613         default y
1614         help
1615           Various binutils versions can resolve Thumb-2 branches to
1616           locally-defined, preemptible global symbols as short-range "b.n"
1617           branch instructions.
1618
1619           This is a problem, because there's no guarantee the final
1620           destination of the symbol, or any candidate locations for a
1621           trampoline, are within range of the branch.  For this reason, the
1622           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1623           relocation in modules at all, and it makes little sense to add
1624           support.
1625
1626           The symptom is that the kernel fails with an "unsupported
1627           relocation" error when loading some modules.
1628
1629           Until fixed tools are available, passing
1630           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1631           code which hits this problem, at the cost of a bit of extra runtime
1632           stack usage in some cases.
1633
1634           The problem is described in more detail at:
1635               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1636
1637           Only Thumb-2 kernels are affected.
1638
1639           Unless you are sure your tools don't have this problem, say Y.
1640
1641 config ARM_ASM_UNIFIED
1642         bool
1643
1644 config AEABI
1645         bool "Use the ARM EABI to compile the kernel"
1646         help
1647           This option allows for the kernel to be compiled using the latest
1648           ARM ABI (aka EABI).  This is only useful if you are using a user
1649           space environment that is also compiled with EABI.
1650
1651           Since there are major incompatibilities between the legacy ABI and
1652           EABI, especially with regard to structure member alignment, this
1653           option also changes the kernel syscall calling convention to
1654           disambiguate both ABIs and allow for backward compatibility support
1655           (selected with CONFIG_OABI_COMPAT).
1656
1657           To use this you need GCC version 4.0.0 or later.
1658
1659 config OABI_COMPAT
1660         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1661         depends on AEABI && EXPERIMENTAL && !THUMB2_KERNEL
1662         default y
1663         help
1664           This option preserves the old syscall interface along with the
1665           new (ARM EABI) one. It also provides a compatibility layer to
1666           intercept syscalls that have structure arguments which layout
1667           in memory differs between the legacy ABI and the new ARM EABI
1668           (only for non "thumb" binaries). This option adds a tiny
1669           overhead to all syscalls and produces a slightly larger kernel.
1670           If you know you'll be using only pure EABI user space then you
1671           can say N here. If this option is not selected and you attempt
1672           to execute a legacy ABI binary then the result will be
1673           UNPREDICTABLE (in fact it can be predicted that it won't work
1674           at all). If in doubt say Y.
1675
1676 config ARCH_HAS_HOLES_MEMORYMODEL
1677         bool
1678
1679 config ARCH_SPARSEMEM_ENABLE
1680         bool
1681
1682 config ARCH_SPARSEMEM_DEFAULT
1683         def_bool ARCH_SPARSEMEM_ENABLE
1684
1685 config ARCH_SELECT_MEMORY_MODEL
1686         def_bool ARCH_SPARSEMEM_ENABLE
1687
1688 config HAVE_ARCH_PFN_VALID
1689         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1690
1691 config HIGHMEM
1692         bool "High Memory Support"
1693         depends on MMU
1694         help
1695           The address space of ARM processors is only 4 Gigabytes large
1696           and it has to accommodate user address space, kernel address
1697           space as well as some memory mapped IO. That means that, if you
1698           have a large amount of physical memory and/or IO, not all of the
1699           memory can be "permanently mapped" by the kernel. The physical
1700           memory that is not permanently mapped is called "high memory".
1701
1702           Depending on the selected kernel/user memory split, minimum
1703           vmalloc space and actual amount of RAM, you may not need this
1704           option which should result in a slightly faster kernel.
1705
1706           If unsure, say n.
1707
1708 config HIGHPTE
1709         bool "Allocate 2nd-level pagetables from highmem"
1710         depends on HIGHMEM
1711
1712 config HW_PERF_EVENTS
1713         bool "Enable hardware performance counter support for perf events"
1714         depends on PERF_EVENTS && CPU_HAS_PMU
1715         default y
1716         help
1717           Enable hardware performance counter support for perf events. If
1718           disabled, perf events will use software events only.
1719
1720 source "mm/Kconfig"
1721
1722 config FORCE_MAX_ZONEORDER
1723         int "Maximum zone order" if ARCH_SHMOBILE
1724         range 11 64 if ARCH_SHMOBILE
1725         default "9" if SA1111
1726         default "11"
1727         help
1728           The kernel memory allocator divides physically contiguous memory
1729           blocks into "zones", where each zone is a power of two number of
1730           pages.  This option selects the largest power of two that the kernel
1731           keeps in the memory allocator.  If you need to allocate very large
1732           blocks of physically contiguous memory, then you may need to
1733           increase this value.
1734
1735           This config option is actually maximum order plus one. For example,
1736           a value of 11 means that the largest free memory block is 2^10 pages.
1737
1738 config LEDS
1739         bool "Timer and CPU usage LEDs"
1740         depends on ARCH_CDB89712 || ARCH_EBSA110 || \
1741                    ARCH_EBSA285 || ARCH_INTEGRATOR || \
1742                    ARCH_LUBBOCK || MACH_MAINSTONE || ARCH_NETWINDER || \
1743                    ARCH_OMAP || ARCH_P720T || ARCH_PXA_IDP || \
1744                    ARCH_SA1100 || ARCH_SHARK || ARCH_VERSATILE || \
1745                    ARCH_AT91 || ARCH_DAVINCI || \
1746                    ARCH_KS8695 || MACH_RD88F5182 || ARCH_REALVIEW
1747         help
1748           If you say Y here, the LEDs on your machine will be used
1749           to provide useful information about your current system status.
1750
1751           If you are compiling a kernel for a NetWinder or EBSA-285, you will
1752           be able to select which LEDs are active using the options below. If
1753           you are compiling a kernel for the EBSA-110 or the LART however, the
1754           red LED will simply flash regularly to indicate that the system is
1755           still functional. It is safe to say Y here if you have a CATS
1756           system, but the driver will do nothing.
1757
1758 config LEDS_TIMER
1759         bool "Timer LED" if (!ARCH_CDB89712 && !ARCH_OMAP) || \
1760                             OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1761                             || MACH_OMAP_PERSEUS2
1762         depends on LEDS
1763         depends on !GENERIC_CLOCKEVENTS
1764         default y if ARCH_EBSA110
1765         help
1766           If you say Y here, one of the system LEDs (the green one on the
1767           NetWinder, the amber one on the EBSA285, or the red one on the LART)
1768           will flash regularly to indicate that the system is still
1769           operational. This is mainly useful to kernel hackers who are
1770           debugging unstable kernels.
1771
1772           The LART uses the same LED for both Timer LED and CPU usage LED
1773           functions. You may choose to use both, but the Timer LED function
1774           will overrule the CPU usage LED.
1775
1776 config LEDS_CPU
1777         bool "CPU usage LED" if (!ARCH_CDB89712 && !ARCH_EBSA110 && \
1778                         !ARCH_OMAP) \
1779                         || OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1780                         || MACH_OMAP_PERSEUS2
1781         depends on LEDS
1782         help
1783           If you say Y here, the red LED will be used to give a good real
1784           time indication of CPU usage, by lighting whenever the idle task
1785           is not currently executing.
1786
1787           The LART uses the same LED for both Timer LED and CPU usage LED
1788           functions. You may choose to use both, but the Timer LED function
1789           will overrule the CPU usage LED.
1790
1791 config ALIGNMENT_TRAP
1792         bool
1793         depends on CPU_CP15_MMU
1794         default y if !ARCH_EBSA110
1795         select HAVE_PROC_CPU if PROC_FS
1796         help
1797           ARM processors cannot fetch/store information which is not
1798           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1799           address divisible by 4. On 32-bit ARM processors, these non-aligned
1800           fetch/store instructions will be emulated in software if you say
1801           here, which has a severe performance impact. This is necessary for
1802           correct operation of some network protocols. With an IP-only
1803           configuration it is safe to say N, otherwise say Y.
1804
1805 config UACCESS_WITH_MEMCPY
1806         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user() (EXPERIMENTAL)"
1807         depends on MMU && EXPERIMENTAL
1808         default y if CPU_FEROCEON
1809         help
1810           Implement faster copy_to_user and clear_user methods for CPU
1811           cores where a 8-word STM instruction give significantly higher
1812           memory write throughput than a sequence of individual 32bit stores.
1813
1814           A possible side effect is a slight increase in scheduling latency
1815           between threads sharing the same address space if they invoke
1816           such copy operations with large buffers.
1817
1818           However, if the CPU data cache is using a write-allocate mode,
1819           this option is unlikely to provide any performance gain.
1820
1821 config SECCOMP
1822         bool
1823         prompt "Enable seccomp to safely compute untrusted bytecode"
1824         ---help---
1825           This kernel feature is useful for number crunching applications
1826           that may need to compute untrusted bytecode during their
1827           execution. By using pipes or other transports made available to
1828           the process as file descriptors supporting the read/write
1829           syscalls, it's possible to isolate those applications in
1830           their own address space using seccomp. Once seccomp is
1831           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1832           and the task is only allowed to execute a few safe syscalls
1833           defined by each seccomp mode.
1834
1835 config CC_STACKPROTECTOR
1836         bool "Enable -fstack-protector buffer overflow detection (EXPERIMENTAL)"
1837         depends on EXPERIMENTAL
1838         help
1839           This option turns on the -fstack-protector GCC feature. This
1840           feature puts, at the beginning of functions, a canary value on
1841           the stack just before the return address, and validates
1842           the value just before actually returning.  Stack based buffer
1843           overflows (that need to overwrite this return address) now also
1844           overwrite the canary, which gets detected and the attack is then
1845           neutralized via a kernel panic.
1846           This feature requires gcc version 4.2 or above.
1847
1848 config DEPRECATED_PARAM_STRUCT
1849         bool "Provide old way to pass kernel parameters"
1850         help
1851           This was deprecated in 2001 and announced to live on for 5 years.
1852           Some old boot loaders still use this way.
1853
1854 endmenu
1855
1856 menu "Boot options"
1857
1858 config USE_OF
1859         bool "Flattened Device Tree support"
1860         select OF
1861         select OF_EARLY_FLATTREE
1862         select IRQ_DOMAIN
1863         help
1864           Include support for flattened device tree machine descriptions.
1865
1866 # Compressed boot loader in ROM.  Yes, we really want to ask about
1867 # TEXT and BSS so we preserve their values in the config files.
1868 config ZBOOT_ROM_TEXT
1869         hex "Compressed ROM boot loader base address"
1870         default "0"
1871         help
1872           The physical address at which the ROM-able zImage is to be
1873           placed in the target.  Platforms which normally make use of
1874           ROM-able zImage formats normally set this to a suitable
1875           value in their defconfig file.
1876
1877           If ZBOOT_ROM is not enabled, this has no effect.
1878
1879 config ZBOOT_ROM_BSS
1880         hex "Compressed ROM boot loader BSS address"
1881         default "0"
1882         help
1883           The base address of an area of read/write memory in the target
1884           for the ROM-able zImage which must be available while the
1885           decompressor is running. It must be large enough to hold the
1886           entire decompressed kernel plus an additional 128 KiB.
1887           Platforms which normally make use of ROM-able zImage formats
1888           normally set this to a suitable value in their defconfig file.
1889
1890           If ZBOOT_ROM is not enabled, this has no effect.
1891
1892 config ZBOOT_ROM
1893         bool "Compressed boot loader in ROM/flash"
1894         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1895         help
1896           Say Y here if you intend to execute your compressed kernel image
1897           (zImage) directly from ROM or flash.  If unsure, say N.
1898
1899 choice
1900         prompt "Include SD/MMC loader in zImage (EXPERIMENTAL)"
1901         depends on ZBOOT_ROM && ARCH_SH7372 && EXPERIMENTAL
1902         default ZBOOT_ROM_NONE
1903         help
1904           Include experimental SD/MMC loading code in the ROM-able zImage.
1905           With this enabled it is possible to write the ROM-able zImage
1906           kernel image to an MMC or SD card and boot the kernel straight
1907           from the reset vector. At reset the processor Mask ROM will load
1908           the first part of the ROM-able zImage which in turn loads the
1909           rest the kernel image to RAM.
1910
1911 config ZBOOT_ROM_NONE
1912         bool "No SD/MMC loader in zImage (EXPERIMENTAL)"
1913         help
1914           Do not load image from SD or MMC
1915
1916 config ZBOOT_ROM_MMCIF
1917         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
1918         help
1919           Load image from MMCIF hardware block.
1920
1921 config ZBOOT_ROM_SH_MOBILE_SDHI
1922         bool "Include SuperH Mobile SDHI loader in zImage (EXPERIMENTAL)"
1923         help
1924           Load image from SDHI hardware block
1925
1926 endchoice
1927
1928 config ARM_APPENDED_DTB
1929         bool "Use appended device tree blob to zImage (EXPERIMENTAL)"
1930         depends on OF && !ZBOOT_ROM && EXPERIMENTAL
1931         help
1932           With this option, the boot code will look for a device tree binary
1933           (DTB) appended to zImage
1934           (e.g. cat zImage <filename>.dtb > zImage_w_dtb).
1935
1936           This is meant as a backward compatibility convenience for those
1937           systems with a bootloader that can't be upgraded to accommodate
1938           the documented boot protocol using a device tree.
1939
1940           Beware that there is very little in terms of protection against
1941           this option being confused by leftover garbage in memory that might
1942           look like a DTB header after a reboot if no actual DTB is appended
1943           to zImage.  Do not leave this option active in a production kernel
1944           if you don't intend to always append a DTB.  Proper passing of the
1945           location into r2 of a bootloader provided DTB is always preferable
1946           to this option.
1947
1948 config ARM_ATAG_DTB_COMPAT
1949         bool "Supplement the appended DTB with traditional ATAG information"
1950         depends on ARM_APPENDED_DTB
1951         help
1952           Some old bootloaders can't be updated to a DTB capable one, yet
1953           they provide ATAGs with memory configuration, the ramdisk address,
1954           the kernel cmdline string, etc.  Such information is dynamically
1955           provided by the bootloader and can't always be stored in a static
1956           DTB.  To allow a device tree enabled kernel to be used with such
1957           bootloaders, this option allows zImage to extract the information
1958           from the ATAG list and store it at run time into the appended DTB.
1959
1960 config CMDLINE
1961         string "Default kernel command string"
1962         default ""
1963         help
1964           On some architectures (EBSA110 and CATS), there is currently no way
1965           for the boot loader to pass arguments to the kernel. For these
1966           architectures, you should supply some command-line options at build
1967           time by entering them here. As a minimum, you should specify the
1968           memory size and the root device (e.g., mem=64M root=/dev/nfs).
1969
1970 choice
1971         prompt "Kernel command line type" if CMDLINE != ""
1972         default CMDLINE_FROM_BOOTLOADER
1973
1974 config CMDLINE_FROM_BOOTLOADER
1975         bool "Use bootloader kernel arguments if available"
1976         help
1977           Uses the command-line options passed by the boot loader. If
1978           the boot loader doesn't provide any, the default kernel command
1979           string provided in CMDLINE will be used.
1980
1981 config CMDLINE_EXTEND
1982         bool "Extend bootloader kernel arguments"
1983         help
1984           The command-line arguments provided by the boot loader will be
1985           appended to the default kernel command string.
1986
1987 config CMDLINE_FORCE
1988         bool "Always use the default kernel command string"
1989         help
1990           Always use the default kernel command string, even if the boot
1991           loader passes other arguments to the kernel.
1992           This is useful if you cannot or don't want to change the
1993           command-line options your boot loader passes to the kernel.
1994 endchoice
1995
1996 config XIP_KERNEL
1997         bool "Kernel Execute-In-Place from ROM"
1998         depends on !ZBOOT_ROM && !ARM_LPAE
1999         help
2000           Execute-In-Place allows the kernel to run from non-volatile storage
2001           directly addressable by the CPU, such as NOR flash. This saves RAM
2002           space since the text section of the kernel is not loaded from flash
2003           to RAM.  Read-write sections, such as the data section and stack,
2004           are still copied to RAM.  The XIP kernel is not compressed since
2005           it has to run directly from flash, so it will take more space to
2006           store it.  The flash address used to link the kernel object files,
2007           and for storing it, is configuration dependent. Therefore, if you
2008           say Y here, you must know the proper physical address where to
2009           store the kernel image depending on your own flash memory usage.
2010
2011           Also note that the make target becomes "make xipImage" rather than
2012           "make zImage" or "make Image".  The final kernel binary to put in
2013           ROM memory will be arch/arm/boot/xipImage.
2014
2015           If unsure, say N.
2016
2017 config XIP_PHYS_ADDR
2018         hex "XIP Kernel Physical Location"
2019         depends on XIP_KERNEL
2020         default "0x00080000"
2021         help
2022           This is the physical address in your flash memory the kernel will
2023           be linked for and stored to.  This address is dependent on your
2024           own flash usage.
2025
2026 config KEXEC
2027         bool "Kexec system call (EXPERIMENTAL)"
2028         depends on EXPERIMENTAL && (!SMP || HOTPLUG_CPU)
2029         help
2030           kexec is a system call that implements the ability to shutdown your
2031           current kernel, and to start another kernel.  It is like a reboot
2032           but it is independent of the system firmware.   And like a reboot
2033           you can start any kernel with it, not just Linux.
2034
2035           It is an ongoing process to be certain the hardware in a machine
2036           is properly shutdown, so do not be surprised if this code does not
2037           initially work for you.  It may help to enable device hotplugging
2038           support.
2039
2040 config ATAGS_PROC
2041         bool "Export atags in procfs"
2042         depends on KEXEC
2043         default y
2044         help
2045           Should the atags used to boot the kernel be exported in an "atags"
2046           file in procfs. Useful with kexec.
2047
2048 config CRASH_DUMP
2049         bool "Build kdump crash kernel (EXPERIMENTAL)"
2050         depends on EXPERIMENTAL
2051         help
2052           Generate crash dump after being started by kexec. This should
2053           be normally only set in special crash dump kernels which are
2054           loaded in the main kernel with kexec-tools into a specially
2055           reserved region and then later executed after a crash by
2056           kdump/kexec. The crash dump kernel must be compiled to a
2057           memory address not used by the main kernel
2058
2059           For more details see Documentation/kdump/kdump.txt
2060
2061 config AUTO_ZRELADDR
2062         bool "Auto calculation of the decompressed kernel image address"
2063         depends on !ZBOOT_ROM && !ARCH_U300
2064         help
2065           ZRELADDR is the physical address where the decompressed kernel
2066           image will be placed. If AUTO_ZRELADDR is selected, the address
2067           will be determined at run-time by masking the current IP with
2068           0xf8000000. This assumes the zImage being placed in the first 128MB
2069           from start of memory.
2070
2071 endmenu
2072
2073 menu "CPU Power Management"
2074
2075 if ARCH_HAS_CPUFREQ
2076
2077 source "drivers/cpufreq/Kconfig"
2078
2079 config CPU_FREQ_IMX
2080         tristate "CPUfreq driver for i.MX CPUs"
2081         depends on ARCH_MXC && CPU_FREQ
2082         help
2083           This enables the CPUfreq driver for i.MX CPUs.
2084
2085 config CPU_FREQ_SA1100
2086         bool
2087
2088 config CPU_FREQ_SA1110
2089         bool
2090
2091 config CPU_FREQ_INTEGRATOR
2092         tristate "CPUfreq driver for ARM Integrator CPUs"
2093         depends on ARCH_INTEGRATOR && CPU_FREQ
2094         default y
2095         help
2096           This enables the CPUfreq driver for ARM Integrator CPUs.
2097
2098           For details, take a look at <file:Documentation/cpu-freq>.
2099
2100           If in doubt, say Y.
2101
2102 config CPU_FREQ_PXA
2103         bool
2104         depends on CPU_FREQ && ARCH_PXA && PXA25x
2105         default y
2106         select CPU_FREQ_TABLE
2107         select CPU_FREQ_DEFAULT_GOV_USERSPACE
2108
2109 config CPU_FREQ_S3C
2110         bool
2111         help
2112           Internal configuration node for common cpufreq on Samsung SoC
2113
2114 config CPU_FREQ_S3C24XX
2115         bool "CPUfreq driver for Samsung S3C24XX series CPUs (EXPERIMENTAL)"
2116         depends on ARCH_S3C24XX && CPU_FREQ && EXPERIMENTAL
2117         select CPU_FREQ_S3C
2118         help
2119           This enables the CPUfreq driver for the Samsung S3C24XX family
2120           of CPUs.
2121
2122           For details, take a look at <file:Documentation/cpu-freq>.
2123
2124           If in doubt, say N.
2125
2126 config CPU_FREQ_S3C24XX_PLL
2127         bool "Support CPUfreq changing of PLL frequency (EXPERIMENTAL)"
2128         depends on CPU_FREQ_S3C24XX && EXPERIMENTAL
2129         help
2130           Compile in support for changing the PLL frequency from the
2131           S3C24XX series CPUfreq driver. The PLL takes time to settle
2132           after a frequency change, so by default it is not enabled.
2133
2134           This also means that the PLL tables for the selected CPU(s) will
2135           be built which may increase the size of the kernel image.
2136
2137 config CPU_FREQ_S3C24XX_DEBUG
2138         bool "Debug CPUfreq Samsung driver core"
2139         depends on CPU_FREQ_S3C24XX
2140         help
2141           Enable s3c_freq_dbg for the Samsung S3C CPUfreq core
2142
2143 config CPU_FREQ_S3C24XX_IODEBUG
2144         bool "Debug CPUfreq Samsung driver IO timing"
2145         depends on CPU_FREQ_S3C24XX
2146         help
2147           Enable s3c_freq_iodbg for the Samsung S3C CPUfreq core
2148
2149 config CPU_FREQ_S3C24XX_DEBUGFS
2150         bool "Export debugfs for CPUFreq"
2151         depends on CPU_FREQ_S3C24XX && DEBUG_FS
2152         help
2153           Export status information via debugfs.
2154
2155 endif
2156
2157 source "drivers/cpuidle/Kconfig"
2158
2159 endmenu
2160
2161 menu "Floating point emulation"
2162
2163 comment "At least one emulation must be selected"
2164
2165 config FPE_NWFPE
2166         bool "NWFPE math emulation"
2167         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
2168         ---help---
2169           Say Y to include the NWFPE floating point emulator in the kernel.
2170           This is necessary to run most binaries. Linux does not currently
2171           support floating point hardware so you need to say Y here even if
2172           your machine has an FPA or floating point co-processor podule.
2173
2174           You may say N here if you are going to load the Acorn FPEmulator
2175           early in the bootup.
2176
2177 config FPE_NWFPE_XP
2178         bool "Support extended precision"
2179         depends on FPE_NWFPE
2180         help
2181           Say Y to include 80-bit support in the kernel floating-point
2182           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
2183           Note that gcc does not generate 80-bit operations by default,
2184           so in most cases this option only enlarges the size of the
2185           floating point emulator without any good reason.
2186
2187           You almost surely want to say N here.
2188
2189 config FPE_FASTFPE
2190         bool "FastFPE math emulation (EXPERIMENTAL)"
2191         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3 && EXPERIMENTAL
2192         ---help---
2193           Say Y here to include the FAST floating point emulator in the kernel.
2194           This is an experimental much faster emulator which now also has full
2195           precision for the mantissa.  It does not support any exceptions.
2196           It is very simple, and approximately 3-6 times faster than NWFPE.
2197
2198           It should be sufficient for most programs.  It may be not suitable
2199           for scientific calculations, but you have to check this for yourself.
2200           If you do not feel you need a faster FP emulation you should better
2201           choose NWFPE.
2202
2203 config VFP
2204         bool "VFP-format floating point maths"
2205         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2206         help
2207           Say Y to include VFP support code in the kernel. This is needed
2208           if your hardware includes a VFP unit.
2209
2210           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2211           release notes and additional status information.
2212
2213           Say N if your target does not have VFP hardware.
2214
2215 config VFPv3
2216         bool
2217         depends on VFP
2218         default y if CPU_V7
2219
2220 config NEON
2221         bool "Advanced SIMD (NEON) Extension support"
2222         depends on VFPv3 && CPU_V7
2223         help
2224           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2225           Extension.
2226
2227 endmenu
2228
2229 menu "Userspace binary formats"
2230
2231 source "fs/Kconfig.binfmt"
2232
2233 config ARTHUR
2234         tristate "RISC OS personality"
2235         depends on !AEABI
2236         help
2237           Say Y here to include the kernel code necessary if you want to run
2238           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2239           experimental; if this sounds frightening, say N and sleep in peace.
2240           You can also say M here to compile this support as a module (which
2241           will be called arthur).
2242
2243 endmenu
2244
2245 menu "Power management options"
2246
2247 source "kernel/power/Kconfig"
2248
2249 config ARCH_SUSPEND_POSSIBLE
2250         depends on !ARCH_S5PC100 && !ARCH_TEGRA
2251         depends on CPU_ARM920T || CPU_ARM926T || CPU_SA1100 || \
2252                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_XSC3 || CPU_XSCALE || CPU_MOHAWK
2253         def_bool y
2254
2255 config ARM_CPU_SUSPEND
2256         def_bool PM_SLEEP
2257
2258 endmenu
2259
2260 source "net/Kconfig"
2261
2262 source "drivers/Kconfig"
2263
2264 source "fs/Kconfig"
2265
2266 source "arch/arm/Kconfig.debug"
2267
2268 source "security/Kconfig"
2269
2270 source "crypto/Kconfig"
2271
2272 source "lib/Kconfig"